如何才能提高射频功率放大器的效率

资料大小: 0.12 MB

所需积分: 1

下载次数:

用户评论: 0条评论,查看

上传日期: 2020-08-13

上 传 者: 发烧友他上传的所有资料

资料介绍

标签:功率放大器(1088)射频(2248)CMOS(3299)

  在向着4G手机发展的过程中,便携式系统设计工程师将面临的最大挑战是支持现有的多种移动通信标准,包括GSM、 GPRS、EDGE、UMTS、WCDMA和HSDPA,与此同时,要要支持100Mb/s~1Gb/s的数据率以及支持OFDMA调制、支持 MIMO天线技术,乃至支持VoWLAN的组网,因此,在射频信号链设计的过程中,如何降低射频功率放大器的功耗及提升效率成为了半导体行业的竞争焦点之一。目前行业发展呈现三条技术路线,本文就这三条技术路线进行简要的比较。利用超CMOS工艺 从提高集成度来间接提升PA效率 UltraCMOS采用了SOI技术,在绝缘的蓝宝石基片上淀积了一层很薄的硅。类似CMOS,UltraCMOS能够提供低功耗,较好的可制造性、可重复性以及可升级性,是一种易用的工艺,支持IP块的复用和更高的集成度。与CMOS不同的是,UltraCMOS能够提供与在手机、射频和微波应用领域普遍使用的GaAs或SiGe技术相媲美甚至更好的性能。尽管UltraCMOS和pHEMT GaAs都能提供相同级别的小信号性能并具有相当的网格通态电阻,但是,UltraCMOS能够提供比GaAs或SiGe更优异的线性度和防静电放电(ESD)性能。对于更复杂的应用,如最新的多模式、多频带手机,选择合适的工艺技术更为关键。例如,在这些应用中,天线必须能够覆盖800~2200MHz的频段,开关必须能管理多达8路的大功率射频信号,同时还必须具有低插损、高隔离度、极好的线性度和低功耗。适当的工艺技术能够改善技术选项的可用性,进而改善天线和射频开关的性能,最终改善器件的总体性能。更重要的是,如果工程师在整个设计中采用同一工艺技术,能够获取更高的集成度。例如,Peregrine公司在UltraCMOS RFIC方面的最新进展是推出SP6T和SP7T天线开关。这些符合3GPP的开关满足 WCDMA和GSM的要求,使得设计工程师可以在兼容WCDMA/GSM的手机中使用一套射频电路,并且实现业界领先的性能。 SP6T和SP7T天线开关采用了Peregrine公司的HaR技术,实现了二次谐波为-85dBc、三次谐波为-83dBc、2.14GHz上的三阶交调失真(IMD3)为-111dBm这样的优异指标。在手机设计中两个最耗电的部分就是基带处理器和射频前端。功率放大器(PA)消耗了射频前端中的绝大部分功率。实现低功耗的关键是使射频前端中的其他电路消耗尽可能少的功耗且不影响PA的工作。在目前所用的选择中,带解码器的GaAs 开关吸纳的电流为600µA,但在典型的射频前端应用中,UltraCMOS SP7T开关只吸纳10µA的电流,因此,可以大幅降低射频前端的功耗,从而提高射频功率放大器的效率。

用户评论

查看全部 条评论

发表评论请先 , 还没有账号?免费注册

发表评论

用户评论
技术交流、我要发言! 发表评论可获取积分! 请遵守相关规定。
上传电子资料