资料介绍
The AD9511 provides a multi-output clock distribution function along with an on-chip PLL core. The design emphasizes low jitter and phase noise to maximize data converter performance. Other applications with demanding phase noise and jitter requirements also benefit from this part. The PLL section consists of a programmable reference divider (R); a low noise phase frequency detector (PFD); a precision charge pump (CP); and a programmable feedback divider (N)。 By connecting an external VCXO or VCO to the CLK2/CLK2B pins, frequencies up to 1.6 GHz may be synchronized to the input reference. There are five independent clock outputs. Three outputs are LVPECL (1.2 GHz), and two are selectable as either LVDS (800 MHz) or CMOS (250 MHz) levels. Each output has a programmable divider that may be bypassed or set to divide by any integer up to 32. The phase of one clock output relative to another clock output may be varied by means of a divider phase select function that serves as a coarse timing adjustment. One of the LVDS/CMOS outputs features a programmable delay element with full-scale ranges up to 10 ns of delay. This fine tuning delay block has 5-bit resolution, giving 32 possible delays from which to choose for each full-scale setting. The AD9511 is ideally suited for data converter clocking applications where maximum converter performance is achieved by encode signals with subpicosecond jitter. The AD9511 is available in a 48-lead LFCSP and can be operated from a single 3.3 V supply. An external VCO, which requires an extended voltage range, can be accommodated by connecting the charge pump supply (VCP) to 5.5 V. The temperature range is −40°C to +85°C.
- AD9515 1.6 GHz时钟分配IC,分频器,延迟调整,双输出数据表 12次下载
- LTC6954:低相位噪声、三输出时钟分布分频器/驱动器数据表 4次下载
- AD9573:PCI-Express时钟发生器IC,PLL内核,分频器,双输出数据表 5次下载
- AD9515:1.6 GHz时钟分配IC、分频器、延迟调整、双输出数据表 9次下载
- AD9512:1.2 GHz时钟分配IC,1.6 GHz输入,分频器,延迟调整,五输出数据表 13次下载
- AD9508:1.65 GHz时钟扇出缓冲器,集成输出分频器和延迟调整 2次下载
- AD9510:1.2 GHz时钟分配IC,PLL内核,分频器,延迟调整,8路输出 11次下载
- AD9511: 1.2 GHz Clock Distribution IC, PLL Core, Dividers, Delay Adjust, Five Outputs Data Sheet 3次下载
- 1.6千兆赫时钟分配IC分频器延迟调整两个输出ad9515数据表 6次下载
- 1.6千兆赫时钟分配IC分频器延迟调整三输出ad9514数据表 13次下载
- 1.2千兆赫时钟分配IC锁相环核心分频器延迟调整八输出AD9510数据表 12次下载
- FPGA时钟分配网络设计技术 12次下载
- 小数分频锁相环的工作原理 0次下载
- 一种FPGA时钟网络中锁相环的实现方案 25次下载
- 基于时钟恢复系统中的锁相环电路的设计 54次下载
- 奇数分频器的设计 692次阅读
- 锁相环中的分频器 2041次阅读
- 基于FPGA的整数倍分频器设计 1030次阅读
- 分音器和分频器的区别 8781次阅读
- 浅谈有源电子分频器 有源电子分频器电路图 2w次阅读
- 关于2.4 GHz的低噪声亚采样锁相环设计 8837次阅读
- 一文解析主动分频器和被动分频器的优缺点 4.7w次阅读
- 分频器是什么东西_音箱分频器的结构、特点 1.1w次阅读
- 浅谈VCO输出端的分频器对相噪和杂散的影响 7139次阅读
- 为什么要使用电子分频器_电子分频器工作原理及调整方法 2.4w次阅读
- 音箱分频器怎么接线_音箱分频器接线图解 11w次阅读
- 什么是分频器_分频器的主要参数(分频点、路、阶) 4.6w次阅读
- 用Verilog语言实现奇数倍分频电路3分频、5分频、7分频 1.2w次阅读
- 用Verilog语言实现奇数倍分频电路3分频、5分频、7分频 9 1w次阅读
- 锁相环的电源管理设计 3741次阅读
下载排行
本周
- 1TC358743XBG评估板参考手册
- 1.36 MB | 330次下载 | 免费
- 2开关电源基础知识
- 5.73 MB | 6次下载 | 免费
- 3100W短波放大电路图
- 0.05 MB | 4次下载 | 3 积分
- 4嵌入式linux-聊天程序设计
- 0.60 MB | 3次下载 | 免费
- 5基于FPGA的光纤通信系统的设计与实现
- 0.61 MB | 2次下载 | 免费
- 651单片机窗帘控制器仿真程序
- 1.93 MB | 2次下载 | 免费
- 751单片机大棚环境控制器仿真程序
- 1.10 MB | 2次下载 | 免费
- 8基于51单片机的RGB调色灯程序仿真
- 0.86 MB | 2次下载 | 免费
本月
- 1OrCAD10.5下载OrCAD10.5中文版软件
- 0.00 MB | 234315次下载 | 免费
- 2555集成电路应用800例(新编版)
- 0.00 MB | 33564次下载 | 免费
- 3接口电路图大全
- 未知 | 30323次下载 | 免费
- 4开关电源设计实例指南
- 未知 | 21549次下载 | 免费
- 5电气工程师手册免费下载(新编第二版pdf电子书)
- 0.00 MB | 15349次下载 | 免费
- 6数字电路基础pdf(下载)
- 未知 | 13750次下载 | 免费
- 7电子制作实例集锦 下载
- 未知 | 8113次下载 | 免费
- 8《LED驱动电路设计》 温德尔著
- 0.00 MB | 6653次下载 | 免费
总榜
- 1matlab软件下载入口
- 未知 | 935054次下载 | 免费
- 2protel99se软件下载(可英文版转中文版)
- 78.1 MB | 537796次下载 | 免费
- 3MATLAB 7.1 下载 (含软件介绍)
- 未知 | 420026次下载 | 免费
- 4OrCAD10.5下载OrCAD10.5中文版软件
- 0.00 MB | 234315次下载 | 免费
- 5Altium DXP2002下载入口
- 未知 | 233046次下载 | 免费
- 6电路仿真软件multisim 10.0免费下载
- 340992 | 191185次下载 | 免费
- 7十天学会AVR单片机与C语言视频教程 下载
- 158M | 183279次下载 | 免费
- 8proe5.0野火版下载(中文版免费下载)
- 未知 | 138040次下载 | 免费
评论
查看更多