PCB印制电路板的电磁兼容性和电路抗干扰设计原则汇总

资料大小: 0.02 MB

所需积分: 0

下载次数:

用户评论: 0条评论,查看

上传日期: 2019-05-24

上 传 者: 夏新4他上传的所有资料

资料介绍

标签:emc(1051)元器件(932)pcb(6359)

  抗干扰设计的基本任务是系统或装置既不因外界电磁干扰影响而误动作或丧失功能,也不向外界发送过大的噪声干扰,以免影响其他系统或装置正常工作。因此提高系统的抗干扰能力也是该系统设计的一个重要环节。

  1、电源线的设计

  (1) 选择合适的电源;

  (2) 尽量加宽电源线;

  (3) 保证电源线、底线走向和数据传输方向一致;

  (4) 使用抗干扰元器件

  (5) 电源入口添加去耦电容(10——100uf)。

  2、地线的设计

  (1) 模拟地和数字地分开;

  (2) 尽量采用单点接地;

  (3) 尽量加宽地线;

  (4) 将敏感电路连接到稳定的接地参考源;

  (5) 对pcb板进行分区设计,把高带宽的噪声电路与低频电路分开;

  (6) 尽量减少接地环路(所有器件接地后回电源地形成的通路叫“地线环路”)的面积。

  3、元器件的配置

  (1) 不要有过长的平行信号线

  (2) 保证pcb时钟发生器、晶振和cpu时钟输入端尽量靠近,同时远离其他低频器件;

  (3) 元器件应围绕核心器件进行配置,尽量减少引线长度;

  (4) 对pcb板进行分区布局;

  (5) 考虑pcb板在机箱中的位置和方向;

  (6) 缩短高频元器件之间的引线。

  4、去耦电容的配置

  (1) 每10个集成电路要增加一片充放电电容(10uf);

  (2) 引线式电容用于低频,贴片式电容用于高频;

  (3) 每个集成芯片要布置一个0.1uf的陶瓷电容;

  (4) 对抗噪声能力弱,关断时电源变化大的器件要加高频去耦电容;

  (5) 电容之间不要共用过孔;

  (6) 去耦电容引线不能太长。

  5、降低噪声和电磁干扰原则

  (1) 尽量采用45°折线而不是90°折线(尽量减少高频信号对外的发射与耦合);

  (2) 用串联电阻的方法来降低电路信号边沿的跳变速率;

  (3) 石英晶振外壳要接地;

  (4) 闲置不用的们电路不要悬空;

  (5) 时钟垂直于IO线时干扰小;

  (6) 尽量让时钟周围电动势趋于零;

  (7) IO驱动电路尽量靠近pcb的边缘;

  (8) 任何信号不要形成回路;

  (9) 对高频板,电容的分布电感不能忽略,电感的分布电容也不能忽略;

  (10) 通常功率线、交流线尽量在和信号线不同的板子上。

用户评论

查看全部 条评论

发表评论请先 , 还没有账号?免费注册

发表评论

用户评论
技术交流、我要发言! 发表评论可获取积分! 请遵守相关规定。
上传电子资料

本月热点资料

电子资料热门词

最新资料

下载排行

本周

本月

总榜

行业聚焦