0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

AD9861 混合信号前端(MxFE™)基带收发器,适合宽带应用

数据:

优势和特点

  • 接收路径内置双通道10位模数转换器,支持内部或外部基准电压源接入,提供50 MSPS和80 MSPS两种型号
  • 发射路径内置双通道10位、200 MSPS数模转换器,提供1倍、2倍或4倍插值和可编程增益控制
  • 内部时钟分配模块包括可编程锁相环(PLL)与时序产生电路,允许单一基准时钟操作
  • 灵活的20引脚I/O数据接口,允许在半双工模式下进行各种交错或非交错数据传输,以及在全双工模式下进行交错数据传输
  • 通过寄存器可编程性或可选MODE引脚的有限可编程性可配置
  • 独立的接收(Rx)与发送(Tx)关断控制引脚
  • 64引脚LFCSP封装(9 mm × 9 mm尺寸)
  • 3个可配置辅助转换器引脚

产品详情

AD9861是面向通信市场的集成转换器MxFE系列产品之一。它集成双通道10位模数转换器(ADC)和双通道10位数模转换器(TxDAC®)。可提供-50和-80两种速度等级。-50等级针对50 MSPS及以下的ADC采样速率进行了优化,-80等级则针对50 MSPS到80 MSPS之间的ADC采样速率进行了优化。双通道TxDAC在最高200 MHz频率下工作,并内置一个可旁路的2倍或4倍插值滤波器。同时提供三个辅助转换器,以提供所需的系统级控制电压或用来监控系统信号。AD9861针对高性能、低功耗、小尺寸而优化,为宽带通信市场提供高性价比的解决方案。

AD9861使用一个输入时钟引脚(CLKIN)产生所有系统时钟。ADC和TxDAC时钟在时序产生模块内产生,提供分频电路、PLL乘法器和开关等用户可编程选项。

灵活的双向20位I/O总线支持各种定制的数字后端或开放市场DSP。

在半双工系统中,接口支持20位并行传输或10位交错传输。在全双工系统中,接口支持交错传输的10位ADC总线以及交错传输的10位TxDAC总线。灵活的I/O总线减少了引脚数量,进而缩小了AD9861及其连接器件的封装尺寸。

AD9861可以利用MODE引脚或串行可编程接口(SPI)配置接口总线,在低功耗模式下运行ADC,配置TxDAC插值速率,并控制ADC及TxDAC关断。SPI可为TxDAC路径(例如为通道匹配而进行的粗调和精调增益控制以及失调控制)与ADC路径(例如,内部占空比稳定器和二进制补码数据格式)提供更多可编程方案。

AD9861采用64引脚LFCSP封装(薄型、细间距芯片级封装)。外形尺寸仅为9 mm × 9 mm,高度小于0.9 mm,适合PCMCIA卡等空间紧凑的应用。

应用

  • 宽带接入
  • 宽带局域网(LAN)
  • 通信(调制解调器)

方框图



技术文档

数据手册(1)
元器件购买 AD9861 相关库存