完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>
CDCLVP111时钟驱动器使用最小的时分偏斜将LVPECL输入的一个差分时钟对(CLK0,CLK1)分频为差分LVPECL时钟(Q0,Q9) CDCLVP111专用设计用于驱动器50Ω传输线路。当一个输出引脚不被使用时,建议将其保持在开状态以减少功耗。如果只使用差分对中的输出引脚中的一个,那么其它输出引脚必须被同样地端接至50Ω。
如果要求单端输入运行,V BB 基准电压输出被使用。在这种情况下,V BB 引脚应该被连接至 CLK0 并由一个10nF电容器旁通至接地(GND)。
然而,要实现高达3.5GHz的高速性能,强烈建议使用差分模式。
CDCLVP111额定工作温度范围是 - 55°C至125°C。
Additive RMS Jitter (Typ) (fs) |
Output Frequency (Max) (MHz) |
Input Level |
Number of Outputs |
Output Level |
VCC (V) |
VCC Out (V) |
Input Frequency (Max) (MHz) |
Operating Temperature Range (C) |
Package Group |
Package Size: mm2:W x L (PKG) |
Rating |
CDCLVP111-EP |
---|
40 |
3500 |
CML LVDS LVPECL SSTL |
10 |
LVPECL |
2.5 3.3 |
2.5 3.3 |
3500 |
-55 to 125 |
LQFP |
32LQFP: 81 mm2: 9 x 9(LQFP) |
HiRel Enhanced Product |