0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

SN74AHCT139 双路 2 线路至 4 线路解码器/多路解复用器

数据:

描述

?? AHCT139器件是双路2线到4线解码器/解复用器,设计用于4.5 V至5.5 VV CC 操作。这些器件设计用于需要非常短的传播延迟时间的高性能存储器解码或数据路由应用。在高性能存储器系统中,这些解码器可用于最小化系统解码的影响。当与利用快速使能电路的高速存储器一起使用时,这些解码器的延迟时间和存储器的使能时间通常小于存储器的典型存取时间。这意味着解码器引入的有效系统延迟可以忽略不计。

低电平有效使能(G)\输入可用作多路分解应用中的数据线。这些解码器/解复用器具有完全缓冲的输入,每个输入仅代表其驱动电路的一个归一化负载。

特性

  • 输入兼容TTL电压
  • 专为高速存储器解码器和数据传输系统而设计
  • 合并两个使能输入以简化级联和/或数据接收
  • 每个JESD的闩锁性能超过250 mA 17
  • ESD保护超过JESD 22
    • 2000-V人体模型(A114-A)
    • 200-V机型(A115-A)
    • 1000-V充电设备型号(C101)

参数 与其它产品相比 编码器和解码器

 
Function
Technology Family
VCC (Min) (V)
VCC (Max) (V)
Channels (#)
Voltage (Nom) (V)
F @ Nom Voltage (Max) (Mhz)
ICC @ Nom Voltage (Max) (mA)
tpd @ Nom Voltage (Max) (ns)
Configuration
Type
IOL (Max) (mA)
IOH (Max) (mA)
Rating
Operating Temperature Range (C)
Package Group
Package Size: mm2:W x L (PKG)
Bits (#)
Digital input leakage (Max) (uA)
ESD Charged Device Model (kV)
ESD HBM (kV)
SN74AHCT139
Decoder
Demultiplexer    
AHCT    
4.5    
5.5    
2    
5    
70    
0.02    
8.5    
2:4    
Standard    
8    
-8    
Catalog    
-40 to 85    
PDIP
SOIC
SSOP
TSSOP
TVSOP    
See datasheet (PDIP)
16SOIC: 59 mm2: 6 x 9.9(SOIC)
16SSOP: 48 mm2: 7.8 x 6.2(SSOP)
16TSSOP: 32 mm2: 6.4 x 5(TSSOP)
16TVSOP: 23 mm2: 6.4 x 3.6(TVSOP)    
4    
5    
0.75    
2    

技术文档

数据手册(1)
元器件购买 SN74AHCT139 相关库存