电子发烧友App

硬声App

0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

电子发烧友网>可编程逻辑>PLD技术>Incisive 12.2版本融入Cadence验证IP,SoC验证效率提高50%

Incisive 12.2版本融入Cadence验证IP,SoC验证效率提高50%

收藏

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论

查看更多

相关推荐

Cadence首个DDR4 Design IP解决方案在28纳米级芯片上得到验证

Cadence宣布业内首个DDR4 Design IP解决方案在28纳米级芯片上得到验证
2012-09-10 09:53:241403

Cadence Incisive Enterprise Simulator将低功耗验证效率提升30%

全球电子设计创新领先企业Cadence设计系统公司(NASDAQ: CDNS),近日推出新版本Incisive Enterprise Simulator,该版本将复杂SoC的低功耗验证效率提高了30
2013-05-14 10:31:401832

设计和验证技术如何确保汽车SoC的功能安全

  确保汽车 SoC 在功能上安全还可以让驾驶员和乘客对他们的车辆充满信心。将安全验证集成到功能验证流程中可以是加快流程和管理符合 ISO 26262 等标准的工作的有效方法。
2022-06-15 16:09:403256

SoC芯片设计验证详解

汽车外,还有很多其他行业也能从电子器件的增加受益,当然保障功能安全是大的前提。本文讨论SOC芯片设计验证验证计划和策略以及验证方法。它定义了功能模拟、功能覆盖、
2023-07-31 23:45:12836

SoC验证平台的FPGA综合怎么实现?

SoC芯片的规模一般远大于普通的ASIC,同时深亚微米工艺带来的设计困难等使得SoC设计的复杂度大大提高。仿真与验证SoC设计流程中最复杂、最耗时的环节,约占整个芯片开发周期的50%~80%,采用
2019-10-11 07:07:07

SoC验证未来将朝什么方向发展?

SoC验证超越了常规逻辑仿真,但用于加速SoC验证的广泛应用的三种备选方法不但面临可靠性问题,而且难以进行权衡。而且,最重要的问题还在于硬件加速访问权限、时机及其稳定性。
2019-11-11 06:37:11

SoC设计与验证整合

由于片上系统(SoC)设计变得越来越复杂,验证面临着巨大的挑战。大型团队不断利用更多资源来寻求最高效的方法,从而将新的方法学与验证整合在一起,并最终将设计与验证整合在一起。虽然我们知道实现验证计划
2019-07-11 07:35:58

验证方法简介

通用的验证相关实用程序。 OVM 版本将采用 Apache 2.0 许可,任何人都可以将 OVM 库用于任何目的,包括创建衍生作品。 OVM 由 Cadence 和 Mentor Graphics
2022-02-13 17:03:49

ALLEGRO导出CSV格式的坐标文件 该方案是本人使用cadence allegro 17.2版本验证

ALLEGRO导出CSV格式的坐标文件该方案是本人使用cadence allegro 17.2版本验证。16.6版本验证。具体操作如下1、Tools→Reports2、找到placed component report并双击
2019-07-04 21:21:47

Veloce平台在大规模SOC仿真验证中的应用

Graphics公司Veloce验证平台在超大规模IC系统中仿真验证的应用。借助Veloce的高速和大容量的特性,极大的提高功能验证效率,解决由于芯片规模大FPGA无法验证的问题,保证芯片的按时投片
2010-05-28 13:41:35

fft ip核仿真的验证

我用quartus II调用modelsim仿真fft ip核,仿真结束后我想验证下数据是否正确,结果是:我用matlab生成同样的整形数据,然后用modelsim仿出的结果txt文件与用
2012-09-20 12:48:37

一个优秀的SOC验证环境应该具备哪些功能呢

小编前段时间帮客户找到一些人解决了SOC验证环境的问题。在招人的时候我们和不少人进行了沟通交流,从中发现SOC验证环境一千家公司有一千家公司的做法。那么一个优秀的SOC验证环境应该具备哪些功能呢
2022-05-31 11:39:18

什么是SoC验证平台自动化电路仿真侦错功能?

随着系统芯片(SoC)设计的体积与复杂度持续升高,验证作业变成了瓶颈:占了整个SoC研发过程中70%的时间。因此,任何能够降低验证成本并能更早实现验证sign-off的方法都是众人的注目焦点。
2019-08-26 07:06:04

关于功能验证、时序验证、形式验证、时序建模的论文

的新方法,提高验证效率。论文还研究了运用形式验证的方法对RTL级和RTL级以及RTL级和门级网表进行等价性验证。为了进一步保证RTL级设计和对应的全定制设计模块之间功能的等价性,设计了一个能同时考察两种
2011-12-07 17:40:14

基于VHDL语言的IP验证

onchip,片上系统)开发效率和质量的重要手段。如果能对IP核进行验证、测试和集成.就可以加速SoC的设计,而这需要从以下5个方面进行考虑。代码纯化.指在代码设计中及完成后进行自定义的、IEEE标准
2021-09-01 19:32:45

如何设计和验证SoC

制用于将外部验证环境融入到在系统CPU上运行的软件。ST Microelectronics验证工程师可以使用VAL对内部设计IP和外部验证组件进行编程和配置。“我们为早期项目开发的这个机制在模拟中运行
2017-04-05 14:17:46

怎样去构建一种SoC系统验证平台?

SoC系统验证平台总体框架是怎样的?SoC系统验证平台如何去构建?
2021-04-28 07:13:41

怎样用C语言去启动SOC验证环境呢

上次说到CPU的boot,今天说说SOC环境的另外一种启动方式。用C启动SOC验证环境有几个问题。一是CPU boot过程比较慢,每次仿真前都需要很长的一段初始化时间。二是IP验证环境的测试用例无法
2022-06-17 14:41:50

探究始于验证体系结构的SoC IP方法

SoCIP有什么关系?如何去验证IP
2021-04-28 06:02:37

有什么方法可以进行混合信号SoC的全芯片验证吗?

请问一下,如何利用AMSVF来进行混合信号SoC的全芯片验证
2021-05-06 07:56:08

求一种数模混合SoC设计协同仿真的验证方法

固网短信电话专用SoC芯片介绍一种数模混合SoC设计协同仿真的验证方法
2021-04-23 06:06:39

硬件验证方法简明介绍

、包和库,特别是半导体知识产权 (IP) 核心设计过程,包括以下章节:验证方法——概述验证方法——简介验证 IP - 方法论的作用如何选择验证方法基于标准的 IPSoC验证方法功能验证方法
2022-11-26 20:43:20

一种数模混合SoC 设计协同仿真的验证方法

数模混合信号仿真已经成为SoC芯片验证的重要环节。文章以一款固网短信电话专用SoC芯片为例,介绍一种使用Synopsys公司的NanoSim-VCS协同仿真环境进行仿真的验证方法,并给出验证
2009-05-15 15:41:2619

一种数模混合SoC 设计协同仿真的验证方法

数模混合信号仿真已经成为SoC芯片验证的重要环节。文章以一款固网短信电话专用SoC芯片为例,介绍一种使用Synopsys公司的NanoSim-VCS协同仿真环境进行仿真的验证方法,并给出验证
2009-05-15 15:41:265

基于VHDL语言的IP验证

探讨了IP 核的验证与测试的方法及其和VHDL 语言在IC 设计中的应用,并给出了其在RISC8 框架CPU 核中的下载实例。关键词:IP 核;片上系统;验证
2009-06-15 10:59:1432

各种验证技术在SoC设计中的应用

本文针对目前芯片验证中出现的瓶颈问题,阐述了当前流行的验证技术和部分硬件验证语言。文中介绍了SystemC 和E 语言,以及多种功能验证技术。最后通过对Rana接口芯片的功
2009-08-13 08:44:1927

SoC芯片验证技术的研究

近几年来,SoC 技术已经得到了迅速的发展,随之而来的是 SoC 设计的验证也变得更加复杂,花费的时间和人力成倍增加。一个SoC 芯片的验证可能会用到多种验证技术,常用的 SoC
2009-08-31 10:33:2524

结合覆盖率驱动技术的RVM验证方法学在SOC验证中的应用

        本文首先介绍RVM验证方法学和覆盖率驱动技术,然后详细分析如何使用结合覆盖率驱动技术的RVM验证方法学对SOC(System On Chip)进行完备的功能验证, 最
2009-09-05 08:53:0015

SoC设计中采用ESL设计和验证方法

ESL 设计和验证方法使设计工程师能够专注于那些给产品及IP 带来差异化和价值的系统设计属性,即功能性和性能。本文讨论电子系统级(ESL)设计和验证方法学在系统级芯片(SoC)设
2009-11-30 16:15:1533

SoC验证环境搭建方法的研究

本文从SoC (System on a Chip)验证环境外在的框架结构、内在的验证数据的组织与管理和体现其工作原理的系统脚本的设计思想三方面出发,讨论SoC 验证环境的搭建方法,并搭建的验证
2009-12-14 09:52:5822

一种基于事务的SoC功能验证方法

本文介绍了基于事务的SoC验证方法,详细说明了事务、事务处理器的概念和事务级验证平台的功能结构。Synopsys公司的RVM验证方法学是当前比较流行的基于事务的SoC验证方法,文中详细
2010-02-24 11:44:048

提高算法验证以及目标硬件实施的效率

提高算法验证以及目标硬件实施的效率
2010-07-16 18:05:4212

无线温度验证系统 支持多种验证 温度压力一体记录仪

无线温度验证系统 温度压力一体 温度验证仪分有线系统与无线系统。有线的温度验证系统精度低,价格相对于无线产品的价格要低廉的多,无线验证系统操作方便,节省时间,而有线布线特别麻烦。所以在某些全封闭
2023-12-20 10:10:23

IP验证增量仿真技术的运用

IP验证增量仿真技术的运用 验证涉及每个阶段的迭代循环:仿真、检查结果,改变激励或设计或调试设置,重新仿真并不断重复。在系统调
2009-01-27 17:58:24834

Cadence推出首个TLM驱动式设计与验证解决方案

Cadence推出首个TLM驱动式设计与验证解决方案 Cadence设计系统公司今天推出首个TLM驱动式协同设计与验证解决方案和方法学,使SoC设计师们可以尽享事务级建模(TLM)的好处。
2009-08-07 07:32:00674

Cadence推出首个TLM驱动式设计与验证解决方案提升基于

Cadence推出首个TLM驱动式设计与验证解决方案提升基于RTL流程的开发效率 Cadence设计系统公司推出首个TLM驱动式协同设计与验证解决方案和方法学,使SoC设计师们可以尽
2009-08-11 09:12:18499

Cadence为PCI Express 3.0推出首款验证

Cadence为PCI Express 3.0推出首款验证解决方案 Cadence设计系统公司宣布其已经开发了基于开放验证方法学(OVM)的验证IP(VIP)帮助开发者应用最新的PCI Express Base Specification
2009-11-04 16:59:591142

设计与验证复杂SoC中可综合的模拟及射频模型

设计与验证复杂SoC中可综合的模拟及射频模型 设计用于SoC集成的复杂模拟及射频模块是一项艰巨任务。本文介绍的采用基于性能指标规格来优化设计(如PLL或ADC等)的方
2009-12-26 14:38:13557

芯邦采用Cadence Incisive Xtreme II

芯邦采用Cadence Incisive Xtreme III系统提升SoC验证实效  全球电子设计创新领先企业Cadence设计系统公司今天宣布,位于中国深圳的、无晶圆厂集成电路设计领先企业芯邦科
2010-03-02 10:32:47573

用于SoC验证的(UVM)开源参考流程使EDA360的SoC

全球电子设计创新领先企业Cadence设计系统公司,今天宣布了业界最全面的用于系统级芯片(SoC验证的通用验证方法学(UVM)开源参考流程。为了配合Cadence EDA360中SoC实现能力的策略,
2010-06-28 08:29:142240

Cadence Incisive技术提升FPGA/ASIC设计效率

Cadence设计系统公司600多种新功能扩展了指标驱动型验证(MDV)的范围,帮助工程师实现更快、更全面的验证闭合与硅实现。
2011-01-13 11:26:17768

INCISIVE CONFORMAL ASIC

Cadence Incisive Conformal ASIC是Incisive验证平台等效检查解决方案的一部分,设计者无需测试向量就能验证和调试数百万门的设计。它组合了业界最优的等效检查工具和扩展功能检查,数据路
2011-04-13 23:40:4517

计算所采用Cadence Incisive Xtreme Ⅲ

电子设计创新企业Cadence设计系统公司(NASDAQ: CDNS)今天宣布,中国科学院计算技术研究所(简称计算所)采用了Cadence? Incisive?Xtreme Ⅲ? 系统,来加速其下一代6400万门以上龙芯3号高级多
2011-05-27 10:49:34646

基于PCI接口的IP验证平台

IP验证平台采用6层板PCB设计,使用独立的外部时钟同步芯片,可以为PCI及其它接口提供稳定的零延迟时钟系统电路,满足PCI总线的时钟要求,使验证平台高速,稳定,可靠的工作。
2012-01-17 14:02:191501

龙芯处理器IP核的FPGA验证平台设计

本文利用Altera公司的FPGA开发工具对皋于国产龙芯I号处理器IP核的SoC芯片进行ASIC流片前的系统验证,全实时方式运行协同设计所产生的硬件代码和软件代码,构建一个可独立运行、可现场
2012-04-21 15:22:013161

基于OVM验证平台的IP芯片验证

  芯片验证的工作量约占整个芯片研发的70%,已然成为缩短芯片上市时间的瓶颈。应用OVM方法学搭建SoC设计中的DMA IP验证平台,可有效提高验证效率
2012-06-20 09:03:292627

Cadence验证IP为ARM AMBA 4协议大幅缩短验证周转时间

电子设计创新企业Cadence设计系统公司,今天宣布使用ARM AMBA协议类型的Cadence验证IP(VIP)实现多个成功验证项目,这是业界最广泛使用的AMBA协议系列验证解决方案之一。顶尖客户,包括
2012-11-07 08:21:52997

Cadence收购Evatronix IP业务,进军云端市场

通过对Evatronix公司的收购,Cadence就能顺理成章地进入移动、连线与云端市场领域。Evatronix公司提供的获得芯片验证IP产品阵容,包括公认的 USB 2.0 /3.0、显示器
2013-05-20 09:27:462397

Cadence宣布提供业界首款HDMI 2.0验证IP

9月26日——全球电子设计创新领先企业Cadence设计系统公司(纳斯达克股票代码:CDNS)今天宣布可提供业界首款支持全新HDMI 2.0规范的验证IP(VIP)。这款VIP使设计师们可以快速
2013-09-27 16:19:08857

Cadence Incisive 13.2平台为 SoC 验证性能和生产率设定新标准

全球电子设计创新领先企业Cadence设计系统公司(NASDAQ: CDNS)今天发布了新版 Incisive® 功能验证平台,再一次为整体验证性能和生产率设定新标准。
2014-01-16 17:36:131047

Cadence收购Jasper Design Automation 扩展其验证解决方案

日益增长的验证复杂性正推动着包括形式分析的多种互补验证方法的需求,而 Jasper是快速增长形式分析行业的领导者,目标针对各种复杂验证的挑战,Cadence与Jasper的结合将扩大产业最强与最广泛的系统验证产品的差异性优势。
2014-04-25 18:32:482326

SoC多语言协同验证平台技术研究

SoC基于IP设计的特点使验证项目中多语言VIP(Verification IP)协同验证的需求不断增加,给验证工作带来了很大的挑战。为了解决多语言VIP在SoC验证环境灵活重用的问题。提出了一种
2015-12-31 09:25:1312

基于IEEE1500标准的IP核测试壳的设计与验证

基于IEEE1500标准的IP核测试壳的设计与验证_冯燕
2017-01-07 19:00:3923

Cadence发布业界首款已通过产品流片验证的Xcelium并行仿真平台

™ 可以显著缩短片上系统(SoC)面市时间。较Cadence上一代仿真平台,Xcelium™ 单核版本性能平均可提高2倍,多核版本性能平均可提高5倍以上。
2017-03-01 15:57:053341

Cadence推出用于早期软件开发的FPGA原型验证平台Protium S1

2017年3月2日,上海——楷登电子(美国 Cadence 公司,NASDAQ: CDNS)今日发布全新基于FPGA的Protium™ S1原型验证平台。借由创新的实现算法,平台可显著提高工程生产
2017-03-02 11:13:112744

参数化UVM IP验证环境(上)

参数化的IP是可配置的,这意味着在不同的SOCIP设计可以有不同的设计参数,设计参数可以对应到协议、端口号、端口名称、以及内部逻辑。大量的IP设计参数非常影响验证环境的构建,比如testbench
2017-09-15 14:37:346

IP功能验证效率提升的十大技巧

功能验证正成为IP 验证的瓶颈,并影响到整个设计团队。设计工程师想方设法提高验证效率,以实现整个芯片设计的最佳利益。在这里,我们提供10 个简单技巧,显著提升您的IP 验证效率。 1.参与验证计划
2017-10-19 09:17:238

基于FPGA的验证平台及有效的SoC验证过程和方法

技术方法,验证SoC系统、DSP指令、硬件IP等。实验证明,此FPGA验证平台能够验证SoC设计,提高了设计效率
2017-11-17 03:06:0113138

利用FPGA软硬件协同系统验证SoC系统的过程和方法

技术方法,验证SoC系统、DSP指令、硬件IP等。实验证明,此FPGA验证平台能够验证SoC设计,提高了设计效率
2017-11-17 03:06:013769

零成本快速完成 SoC 概念验证

本文档内容介绍了基于零成本快速完成 SoC 概念验证,供参考
2018-03-19 11:21:525

SoC设计的可扩展验证解决方案

为了充分利用系统级芯片(SoC)设计带来的优点,业界需要一种可以扩展的验证解决方案,解决设计周期中各个阶段的问题,缩短验证鸿沟。本文将探讨可扩展验证解决方案为何能够以及如何解决SoC设计目前面临的功能方面的严峻挑战,以达到提高设计生产力、保证设计质量、缩短产品上市时间以及提高投资回报率的目的。
2018-06-04 03:13:00743

版图验证方法说明

版图验证是指采用专门的软件工具,对版图进行几个项目的验证,例如是否符合设计规则?版图和电路图是否一致?版图是否存在短路、断路及悬空的节点?借助于计算机和Cadence软件的功能,对版图设计进行高效而全面的验证。经过版图验证后,一次流片成功率大大提高
2018-04-20 15:56:470

基于片上系统的SOC设计验证方案

在片上系统的设计与实现中,验证这一环节日益重要,整个过程中花在验证的时间比重越来越大,主要原因在于随着SOC 芯片复杂度的提高验证的规模也成指数级的增加。系统芯片的时代已经到来,在RTL级硬件
2018-06-01 07:18:001367

基于ZYNQ FPGA与PC的IP设计与验证方案

复旦大学微电子学院某国家重点实验室内部教学视频:基于ZYNQ FPGA与PC的IP设计与验证方案。 关键词:IP设计,IP验证,AXI总线协议,ARM,UDP传输,PYTHON
2019-08-06 06:16:001968

SoC设计中的互连验证中遇到的问题

在我们之前的博客中,我们提到验证NoC系统远远超出了事务路由检查。我们能够在SoC级别的复杂互连验证期间捕获各种问题,其中NoC具有20多个总线主控器,80多个总线从器件,以及具有不同总线协议的多个
2019-08-12 11:22:542299

智能跟踪SoC验证进度的方法

,已成为验证进程管理的棘手问题。本文主要跟小伙伴们聊一聊智能跟踪SoC验证进度的方法。 EDA工具两大巨头Synopsys和Cadence都有自己的验证计划工具,分别是Synopsys公司
2021-03-28 10:52:023292

SoC设计中的验证技术有哪些

SoC设计中的验证技术有哪些。
2021-03-29 10:37:3012

Cadence推出下一代Palladium Z2和Protium X2系统,革命性提升硅前硬件纠错及软件验证速度

Cadence拥有最完整的IPSoC验证、硬件与软件回归测试及早期软件开发的全系列解决方案。
2021-04-06 13:48:532431

如何提高PA的设计验证效率

的频段与带宽,使得测试验证的复杂度也随之提高。 • 如何提高PA的设计验证效率? • 如何真实地反映PA本身的EVM指标? • 为什么经常遇到不同的测试仪表平台的EVM测试结果有很大差别? 相信这些都是大家在平时的工作中常遇到的困扰,基于此,我们总结
2021-11-05 15:24:342494

SK部署Cadence仿真器进行FastSPICE功能验证

楷登电子(美国 Cadence 公司,NASDAQ:CDNS)今日宣布,SK hynix Inc. 已部署 Cadence® Spectre® FX Simulator 仿真器,用于对其面向 PC 和移动应用的 DDR4 和 DDR5 DRAM 进行基于 FastSPICE 的功能验证
2022-04-08 14:49:001565

Cadence Clarity 3D Solver 2022版本发布 电磁设计同步分析功能提高效率

Cadence Clarity 3D Solver 2022版本发布 电磁设计同步分析功能提高效率 最新的电磁设计同步分析功能有助于提高 IC、IC 封装和高性能 PCB 设计的速度。 美国加州
2022-04-29 14:42:294770

适用于复杂SoC的软件定义验证验证环境

  拥有如此多的利益相关者和优先事项正在推动迫切需要一种更好的方法来完成 SoC 验证。软件定义的验证验证环境和方法将使工程团队能够交付复杂的 SoC,满足上市时间,提供更彻底的检查,并降低风险和成本。
2022-06-02 10:00:021034

Cadence推出15种新验证 IP(VIP)解决方案

楷登电子(美国 Cadence 公司,NASDAQ:CDNS)今日宣布推出 15 种新的验证 IP(VIP)解决方案,助力工程师迅速有效地验证设计,以满足最新标准协议的要求。
2022-06-06 11:18:212665

设计和验证技术如何确保汽车SoC的功能安全

  确保汽车 SoC 在功能上安全还可以让驾驶员和乘客对他们的车辆充满信心。将安全验证集成到功能验证流程中可以是加快流程和管理符合 ISO 26262 等标准的工作的有效方法。
2022-06-13 15:17:201177

SoC互连的功能和性能验证

  面对持续不断的上市时间压力和日益复杂的 SoC 设计,很难找到不想从设计周期中缩短时间的工程师。特别是在高级节点,验证 SoC 互连已成为一个耗时的步骤。但是,工具现在可以高效且有效地执行周期精确的性能分析和互连验证
2022-06-14 10:12:171692

利用Systemverilog+UVM搭建soc验证环境

利用Systemverilog+UVM搭建soc验证环境
2022-08-08 14:35:055

Cadence Verisium验证平台以AI助力瑞萨电子提高纠错效率

楷登电子(美国 Cadence 公司,NASDAQ:CDNS)今日宣布,瑞萨电子(Renesas Electronics)已采用全新的人工智能(AI)驱动的 Cadence Verisium 验证
2023-03-15 09:07:00539

为什么SoC验证一定需要FPGA原型验证呢??

在现代SoC芯片验证过程中,不可避免的都会使用FPGA原型验证,或许原型验证一词对你而言非常新鲜,但是FPGA上板验证应该是非常熟悉的场景了。
2023-03-28 09:33:16854

SoC设计的IO PAD怎么移植到FPGA原型验证

FPGA原型验证系统要尽可能多的复用SoC相关的模块,这样才是复刻SoC原型的意义所在。
2023-04-19 09:08:15852

SoC设计的IO PAD怎么移植到FPGA原型验证

FPGA原型验证系统要尽可能多的复用SoC相关的模块,这样才是复刻SoC原型的意义所在。
2023-05-23 16:50:34381

SystemVerilog测试套件加速IPSoC的重用

如果没有经过深思熟虑的验证环境,验证团队会浪费大量时间在 SoC 级别重新创建验证环境以实现芯片级验证,因为他们不考虑重用最初开发的环境来验证其块级 IP。即使跨相同的抽象级别,也无法重用相同的验证IP和环境来支持仿真和仿真,也会导致延迟,并消耗不必要的工程资源。
2023-05-29 10:13:16335

SoC仿真验证到FPGA原型验证的时机

我们当然希望在项目中尽快准备好基于FPGA原型验证的代码,以便最大限度地为软件团队和RTL验证人员带来更客观的收益。
2023-05-30 11:10:27769

为什么SoC验证一定需要FPGA原型验证呢?

在现代SoC芯片验证过程中,不可避免的都会使用FPGA原型验证,或许原型验证一词对你而言非常新鲜,但是FPGA上板验证应该是非常熟悉的场景了。
2023-05-30 15:04:06905

思尔芯系统级验证原型解决方案助力BLE Audio领域的IP/蓝牙SoC快速设计

思尔芯(S2C)近日宣布,公司的系统级验证原型验证解决方案获得了较为全面的正向市场反馈,成功协助多家设计企业完成低功耗蓝牙音频(BLE Audio)领域的IP/蓝牙SoC定制方案设计。
2023-05-30 15:52:52402

Cadence:以 AI 技术驱动数字验证的变革

Cadence 在面对 SoC 设计验证挑战下的应对之法。 随着 SoC 设计的发展,如何在有限的时间内尽可能发现更多的 bug 和实现更多的溯源分析,让项目各方面的投资都做到物尽其用,这是验证工作所面临
2023-06-07 00:20:03466

一文浅谈SoC功能验证中的软件仿真

随着SOC/ASIC设计规模不断增大,且结构愈加复杂,导致验证的复杂度呈指数级增长。为了缩短芯片的上市周期,在不同设计阶段工程师们往往选择不同的仿真验证工具,提高整个芯片开发效率。在一个芯片
2023-01-12 17:11:15492

DB GlobalChip有效运用Cadence的Spectre FX和AMS Designer,将IP验证速度加快2倍

和混合信号 IP,与现有流程相比,在达到所需精度的同时,可帮助提升 2 倍性能。 Cadence 的这款解决方案助力 DB GlobalChip 加速了 IP 开发和验证周期,可以更快将产品推向市场。 在客户规定的时间内满足模拟和混
2023-06-25 12:25:02512

移动SoC的时钟验证

移动电话技术的进步不断挑战极限,要求SoC在提供不断提升的性能的同时,还能保持较长的电池续航时间。为了满足这些需求,业界正在逐步采用更低的技术节点,目前的设计都是在5纳米或更低的工艺下完成的。在这
2023-07-17 10:12:18433

fpga验证及其在soc验证中的作用有哪些

很多其他行业也能从电子器件的增加受益,当然保障功能安全是大的前提。本文讨论SOC芯片设计验证验证计划和策略以及验证方法。它定义了功能模拟、功能覆盖、代码覆盖以及设计验证中使用的重要术语。本文还涉及FPGA验证及其在S
2023-07-20 09:05:59597

什么是形式验证(Formal验证)?Formal是怎么实现的呢?

相信很多人已经接触过验证。如我以前有篇文章所写验证分为IP验证,FPGA验证SOC验证和CPU验证,这其中大部分是采用动态仿真(dynamic simulation)实现,即通过给定设计(design)端口测试激励,结合时间消耗判断设计的输出结果是否符合预期。
2023-07-21 09:53:244286

开始报名!2023 Cadence 中国技术巡回研讨会 — 系统验证及 IC 验证研讨会专场(北京、成都、西安)

电子设计自动化领域领先的供应商 Cadence,诚邀您参加 “ 2023 Cadence 中国技术巡回研讨会”。会议将集聚 Cadence 的开发者与资深技术专家,与您分享系统验证及 IC 验证
2023-09-21 17:20:02339

【成都线下】就在明天!系统验证及 IC 验证研讨会专场 — 2023 Cadence 中国技术巡回研讨会

电子设计自动化领域领先的供应商 Cadence,诚邀您参加“2023 Cadence 中国技术巡回研讨会”。会议将集聚 Cadence 的开发者与资深技术专家,与您分享系统验证及 IC 验证解决方案
2023-10-23 11:55:02287

Cadence 与 Arm Total Design 合作,加速开发基于 Arm 的定制 SoC

双方的共同客户可获取 Cadence 的全流程系统级设计验证和实现解决方案以及接口 IP,依托 Neoverse CSS 加速开发基于 Arm 的定制 SoC 中国上海,2023 年 10 月 25
2023-10-25 10:40:02197

【西安线下】就在明天!系统验证及 IC 验证研讨会专场 — 2023 Cadence 中国技术巡回研讨会

电子设计自动化领域领先的供应商 Cadence,诚邀您参加“2023 Cadence 中国技术巡回研讨会”。会议将集聚 Cadence 的开发者与资深技术专家,与您分享系统验证及 IC 验证解决方案
2023-10-25 10:40:02190

已全部加载完成