电子发烧友网 > 制造/封装 > 电子技术 > 正文

FPGA对DDRSDRAM内存条的控制

2010年06月29日 15:37 次阅读
首先介绍了内存条的工作原理,内存条电路设计的注意事项,以及如何使用FPGA实现对DDR内存条的控制,最后给出控制的仿真波形。

1 内存条的工作原理
    DDR内存条是由多颗粒的DDR SDKAM芯片互连组成,DDR SDRAM是双数据率同步动态随机存储器的缩写。DDR SDRAM采用双数据速率接口,也就是在时钟的正沿或负沿都需要对数据进行采样。在本设计中采用的内存是hynix公司的lGB的HYMD564M646CP6-J。内存条的工作原理与单颗粒内存芯片的工作原理一样,主要的控制信号以及控制信号完成的主要功能如表1所示。


    以上的控制信号及地址信号都是由差分时钟信号中CK的正沿触发。DDR SDRAM必须按照一定的工作模式来完成初始化,完成初始化后才能进入到读写过程。DDR SDRAM的控制流程如图1所示。

 初始化的过程为:(1)上电后,延时200us等待时钟稳定,然后将CKE拉高,执行一次NOP或者DESELECT操作。(2)执行一次precharge all操作。(3)设置扩展模式寄存器(BAl为低电平BA0为高电平)使能DLL。(4)设置模式寄存器(BAl,BA0均为低电平)复位DLL。(5)执行一次pre-charge all指令。(6)再经过2个自刷新(Auto refresh)指令后再次设置模式寄存器设置操作模式。(7)延时200个周期才能进行读操作。DDR SDRAM的扩展模式寄存器和模式寄存器的定义如图2和图3所示。


    完成初始化后进入图1中的IDEL状态,此时可以进行读写操作。在进行写操作时,首先要进入Row acTIve状态,此时选中要操作的bank与row。然后执行NOP操作等待tRCD的时间后可以进入写状态。

2 内存条电路设计
    由于DDR SDRAM采用的时钟频率较高,加上DDRSDRAM的数据率为时钟速率的两倍,DDR SDRAM对时钟质量的要求很高,必须保证时钟上升沿的时间小于5%的时钟周期。DDR SDRAM的数据线与相对应的数据采样信号(DQS)的长度要尽量相等,来保证数据的采样窗口尽量要大一些。由于信号质量要求高,我们将所有的信号线都采用微电线和带状线来传输。使用FPGA和内存条的IBIS模型进行仿真来保证设计中信号的完整性,我们将信号分为3类,第一类,由FPGA到DDR SDRAM的时钟差分信号;第二类,由FPGA到DDR SDRAM的控制线;第三类,FPGA与DDR SDRAM之间的双向传输线。对三类IBIS模型的herperlinx仿真如图4:


    通过仿真我们可以确定3类信号线中带状线和微带线板厚,铜厚,以及信号线的线宽,线长等参数。

3 FPGA对DDR SDRAM的控制
    本设计中使用的FPGA是ALTERA公司的cyclone II系列的EP2C20F484C6。对内存条的工作模式设置为BL=4,CL=3,如图7为FPGA对DDR SD-RAM的控制模块框图。

其中,Clkin为外部输入的时钟信号,为了使FPGA到DDR SDRAM的两对时钟信号的质量尽量好,使用FPGA内部的两个锁相环输出差分时钟信号。为了保证锁相环输出的两路差分信号相位一致,在设计PCB时我们使晶振输出到FPGA两个PLL输入的布线距离相等,为了保证两个锁相环输出信号到达DDR SDRAM接口时相位一致,由FPGA锁相环输出到DDR SDRAM的接口布线长度相等。
    控制模块采用的工作模式是按照图2所示的状态来跳转,上电以后首先是对DDR SDRAM进行初始化,初始化完成以后就可以进出等待工作的状态。此时刷新计数器开始计数,等待7.8 us后给出刷新请求,在空闲状态时(IDEL)刷新请求的优先级最高,响应刷新请求后执行REFR-ESH指令同时复位刷新计数器。初始化后如果FIF00的读空标志为O说明FIF00中有数据,此时可以进入到写状态。由于采用的是BL=4的工作状态,写操作每次都写入4个64位的数。所以,我们将输入的数据进行并位成256位的数,每次写操作只需要从FIF00中读出一个256位的数。假设我们采用1OOMHz的时钟,每写4个64位的数大概需要10个时钟周期。如果输入的数据位宽为16位,那么由外部传给FPGA的数据率要小于160 MHz。写操作完成的时候进入空闲状态,等待刷新标志或者读空标志。读的时候需要等待系统发出读命令(read),然后进入读状态,读出的数据由Ddrout[127:O]送到FIF01和FIF02中。通过控制FIF01和FIF02的写请求信号来实现将数据分别写入。读的时候BL=4每次读出4个64位数,执行一次读操作大约需要10个时钟周期。如果输出的数据位宽为16位,那么数据由FPGA向外传输的速率要小于160 MHzo控制模块在读写内存条的时候控制数据模块来实现数据率为时钟速度的两倍,数据模块使用两个时钟一个是系统时钟一个是2倍的系统时钟。



    因为DDR SDRAM的控制相对复杂,我们可以使用内存条的vefilog模型,通过对内存条的vefilog仿真,我们可以知道自己程序的正确性,图8为modelsim中的仿真波形。如果仿真过程正确,我就可以对程序进行编译,布局布线,然后下载到FPGA中,由于布局布线的延时,输出的信号波形与仿真波形不一致,此时,可以通过调整FPGA内部的锁相环来调整时序,实现对内存条的控制。

4 结束语
    通过介绍内存条的工作原理,以及内存条电路设计时的注意事项的介绍,我们可以更合理的实现FPGA与内存条的互连。最后,给出FPGA内部对内存条控制的方法,以及给出仿真波形,实现对内存条的控制。实现FPGA对DDRSDRAM内存条的控制,可以实现大容量高速的数据存储,在工程中的得到广泛的应用。

技术专区

关注电子发烧友微信

有趣有料的资讯及技术干货

下载发烧友APP

打造属于您的人脉电子圈

关注发烧友课堂

锁定最新课程活动及技术直播
收藏 人收藏
分享:

评论

相关推荐

开发FPGA的第一步,当然是选择一片符合设计需求...

首先需要分析功能需求,然后在平衡资源与速度后,估计速度需求。同样也可以根据之前的设计来确定,根据FP...

发表于 2018-04-08 16:22 181次阅读
开发FPGA的第一步,当然是选择一片符合设计需求...

版主 你好,我在论坛查到FPGA的数字电压表的设计已经过期了。

发表于 2018-04-08 14:42 6次阅读
版主  你好,我在论坛查到FPGA的数字电压表的设计已经过期了。

解决FPGA一个解复用和时钟域转换问题

SERDES恢复出的数据进入FPGA有一个解复用和时钟域转换的问题,Stratix GX包含了专用电...

发表于 2018-04-08 08:46 499次阅读
解决FPGA一个解复用和时钟域转换问题

基于UltraScale+FPGA可编程逻辑D...

随着实施基于云的服务和机器到机器通信所产生的数据呈指数级增长,数据中心面临重重挑战....

发表于 2018-04-08 08:43 485次阅读
 基于UltraScale+FPGA可编程逻辑D...

一文知晓FPGA与ARM、DSP的不同点

FPGA并不是万能的。相对于串行结构处理器,其设计的灵活性是以工作量的增加为代价的。FPGA与ARM...

发表于 2018-04-08 08:27 72次阅读
一文知晓FPGA与ARM、DSP的不同点

基于FPGA的图像差分处理

基于FPGA的比特平面分层 基于单核Zynq 7Z007S的MiniZed™ 开发套件 Xilinx...

发表于 2018-04-06 11:53 268次阅读
基于FPGA的图像差分处理

基于verilog的计步器设计

发表于 2018-04-05 09:59 150次阅读
基于verilog的计步器设计

基于14纳米工艺的原型GPU,包含现场可编程门阵...

英特尔通过聘请业内最知名的AMD前GPU架构师Raja Koduri负责研发其独立GPU产品。

发表于 2018-04-04 08:52 1382次阅读
基于14纳米工艺的原型GPU,包含现场可编程门阵...

因特尔Cyclone 10 LP FPGA评估板...

Intel公司的Cyclone 10 LP FPGA系列是低成本和低静态功耗的器件,提供高密度可编门...

发表于 2018-04-04 08:15 47次阅读
因特尔Cyclone 10 LP FPGA评估板...

美高森美PolarFire FPGA器件荣获《今...

 致力于在功耗、安全、可靠性和性能方面提供差异化的领先半导体技术方案供应商美高森美公司(Micros...

发表于 2018-04-03 10:40 1700次阅读
美高森美PolarFire FPGA器件荣获《今...

采用Zynq UltraScale+MPSoC进...

ZCU104 评估套件可帮助设计人员为监控、高级驾驶员辅助系统 (ADAS)、机器视觉、增强实境 (...

发表于 2018-04-03 08:30 1974次阅读
采用Zynq UltraScale+MPSoC进...

FPGA比CPU和GPU快的原因

CPU和GPU都属于冯·诺依曼结构,指令译码执行,共享内存。FPGA之所以比CPU、GPU更快,本质...

发表于 2018-04-02 17:52 435次阅读
FPGA比CPU和GPU快的原因

fpga的图像mif文件vga显示问题,出来是白色一片

发表于 2018-04-02 16:43 138次阅读
fpga的图像mif文件vga显示问题,出来是白色一片

赛灵思Victor Peng:发明了FPGA再推...

2018 年 3 月 16 日,赛灵思又面向中国市场专门举行了一场信任 CEO 见面会,会上,已经在...

发表于 2018-04-02 11:06 278次阅读
赛灵思Victor Peng:发明了FPGA再推...

系统关键技术通用评估平台,轻松集成FPGA设计

系统设计有时十分复杂,需要充分了解许多不同的元件,如果解决方案的各环节可以进行原型制作并快速演示,就...

发表于 2018-04-02 09:33 1928次阅读
系统关键技术通用评估平台,轻松集成FPGA设计

基于FPGA核心实施现代航空电子设计方法

本文将介绍一种基于现场可编程门阵列 (FPGA) 核心的实施体现了先进的现代航空电子设计方法。这项技...

发表于 2018-04-02 09:27 1848次阅读
基于FPGA核心实施现代航空电子设计方法

DSP专家给你一个选择FPGA的理由

FPGA 对绝大多数的人来说相对有些陌生。经常有朋友问我,你们成天搞的这个 FPGA 到底是什么东西...

发表于 2018-03-31 08:20 3080次阅读
DSP专家给你一个选择FPGA的理由

“2017中国电子工程师生活与工作状况调查”结果...

今日发布“2011中国电子工程师生活与工作状况调查”结果。本次调查从2011年4月25日开始,至5月...

发表于 2018-03-31 07:14 323次阅读
“2017中国电子工程师生活与工作状况调查”结果...

FPGA时序约束简介

在简单电路中,当频率较低时,数字信号的边沿时间可以忽略时,无需考虑时序约束。但在复杂电路中,为了减少...

发表于 2018-03-30 13:42 205次阅读
FPGA时序约束简介

【下载】《CPLD/FPGA的开发与应用》

发表于 2018-03-29 17:11 738次阅读
【下载】《CPLD/FPGA的开发与应用》

基于OMAP-L138 DSP+ARM处理器与F...

Critical Link选择其MityDSP-L138F嵌入式系统模块作为SDR的基础,因为该模块...

发表于 2018-03-29 11:05 57次阅读
基于OMAP-L138 DSP+ARM处理器与F...

怎么看FPGA管脚定义

发表于 2018-03-29 10:53 288次阅读
怎么看FPGA管脚定义

【下载】《FPGA高手设计实战真经100则》

发表于 2018-03-28 17:14 1150次阅读
【下载】《FPGA高手设计实战真经100则》

异步电路中时钟如何同步的多种方法

时钟是数字电路中所有信号的参考,特别是在FPGA中,时钟是时序电路的动力,是血液,是核心。

发表于 2018-03-28 17:12 595次阅读
异步电路中时钟如何同步的多种方法

FPGA相比CPU在运算中的优势

FPGA相比于CPU,最大的优点在于速度,简单来讲,FPGA是靠控制每个时钟(Cycle)来驱动信号...

发表于 2018-03-28 17:10 772次阅读
FPGA相比CPU在运算中的优势

技术控:FPGA中RAM使用技巧探索

FPGA中RAM的使用探索。以4bitX4为例,数据位宽为4,深度为4。

发表于 2018-03-28 17:07 508次阅读
技术控:FPGA中RAM使用技巧探索

FPGA 如何支持智能搜索? 英特尔FPGA 加...

在这个以数据为中心的世界,用户对搜索引擎提出了比以往更高的要求。先进的英特尔技术可帮助 必应 利用强...

发表于 2018-03-28 10:22 132次阅读
FPGA 如何支持智能搜索? 英特尔FPGA 加...

高云半导体和ELDIS科技强强联合 进一步打开欧...

高云半导体 科技股份有限公司今日宣布签约ELDIS科技有限公司为以色列授权代理商。此举标志着高云半...

发表于 2018-03-28 10:19 83次阅读
高云半导体和ELDIS科技强强联合 进一步打开欧...

基于CSMA/CA的MAC协议设计实现

嵌入式技术的发展对MAC协议的实现也提供了很好的技术支撑。本文搭建了一种基于 ARM 和 FPGA ...

发表于 2018-03-28 08:51 124次阅读
基于CSMA/CA的MAC协议设计实现

特朗普对华发起贸易战包括信息技术而中国没有反制的...

美国为何在许多自己的强项上制裁中国,中国又为何不对进口额超过石油的集成电路产品征收高关税呢?

发表于 2018-03-28 08:34 5727次阅读
特朗普对华发起贸易战包括信息技术而中国没有反制的...

500亿晶体管!ACAP技术细节

ACAP 的核心是新一代的 FPGA 架构,结合了分布式存储器与硬件可编程的 DSP 模块、一个多核...

发表于 2018-03-27 11:04 346次阅读
500亿晶体管!ACAP技术细节

Xilinx首次亮相的Virtex UltraS...

随着人工智能、5G通信、大数据、云计算等应用的出现,人们对于通信带宽的要求也在不断的提高,这些应用需...

发表于 2018-03-27 11:02 296次阅读
Xilinx首次亮相的Virtex UltraS...

FPGA定点小数的常规格式、相对于浮点小数的优势...

 Lattice的ECP3/ECP5系列FPGA内部集成了多个sysDSP架构的乘法器模块,基于sy...

发表于 2018-03-27 08:54 282次阅读
FPGA定点小数的常规格式、相对于浮点小数的优势...

特权同学海量fpga资料

发表于 2018-03-26 16:16 453次阅读
特权同学海量fpga资料

勇敢的芯伴你玩转Altera FPGA连载57:3-8译码器实验

发表于 2018-03-26 16:13 340次阅读
勇敢的芯伴你玩转Altera FPGA连载57:3-8译码器实验

Xilinx IP核配置,一步一步验证Xilin...

之前用serdes一直都是跑的比较低速的应用,3.125Gbps,按照官方文档一步一步来都没出过什么...

发表于 2018-03-26 14:40 67次阅读
Xilinx IP核配置,一步一步验证Xilin...

赛灵思新CEO首秀 推新一代的FPGA架构ACA...

赛灵思公司第四任CEO Victor Peng 走马上任,他同时兼任公司总裁,Victor Peng...

发表于 2018-03-26 14:34 275次阅读
赛灵思新CEO首秀 推新一代的FPGA架构ACA...

基于FPGA的8比特图像的可比特平面分层

像素是由比特组成的数字。例如,在256级灰度图像中,每个像素的灰度是由8比特(也就是1个字节)组成。...

发表于 2018-03-26 13:18 70次阅读
基于FPGA的8比特图像的可比特平面分层

FPGA二值图像边界提取算法实现

我们使用3x3模板进行边界提取,所以当3x3九个点都是‘1’的时候,输出为‘1’,当九个点都是‘0’...

发表于 2018-03-26 13:00 113次阅读
FPGA二值图像边界提取算法实现

两种能够帮助工程师简化FPGA的电源解决方案

我不得不承认,随着时间的推移为 FPGA 供电变得越来越复杂,本文提供一些建议,希望可以帮助简化 F...

发表于 2018-03-26 09:08 2146次阅读
两种能够帮助工程师简化FPGA的电源解决方案

以计数器为32位为例:FPGA中计数器设计探索

值得注意的是,以上测试是在资源足够频率不高的条件下测试的。根据经验,当资源使用较多,时钟频频较高时,...

发表于 2018-03-24 11:07 1119次阅读
以计数器为32位为例:FPGA中计数器设计探索

fpga逻辑资源

发表于 2018-03-24 11:04 264次阅读
fpga逻辑资源

ARM、FPGA与可编程模拟电路设计的单芯片技术...

相比分立IC,逻辑和线性模块能够提供不折不扣的高性能,同样地,ARM Cortex-M3处理器也是一...

发表于 2018-03-24 10:03 129次阅读
ARM、FPGA与可编程模拟电路设计的单芯片技术...

勇敢的芯伴你玩转Altera FPGA连载56:流水灯实例

发表于 2018-03-23 21:38 423次阅读
勇敢的芯伴你玩转Altera FPGA连载56:流水灯实例

信号完整性“案例:错误的设计带来的驱动能力问题”

找到问题根源后,根据测量结果修改 DSP 对 FLASH 空间的异步时序配置,以保证足够的裕量,问题...

发表于 2018-03-23 11:19 341次阅读
信号完整性“案例:错误的设计带来的驱动能力问题”

FPGA如何成为新时代的“宠”儿,FPGA技术未...

随着人工智能和深度学习对运算要求越来越高,人们逐渐认识到并行处理、低延时、低功耗和可重配置的重要性,...

发表于 2018-03-23 11:14 414次阅读
FPGA如何成为新时代的“宠”儿,FPGA技术未...

基于FPGA的等位移多点采样原理

检测线圈和检测线路组成一个振荡器,当硬币通过币道时,线圈的电感会发生变化,引起检测电路振荡频率发生变...

发表于 2018-03-22 10:47 158次阅读
基于FPGA的等位移多点采样原理

从FPGA到ACAP 迎接数据中心的挑战

Victor Peng于2008年加入赛灵思,曾任赛灵思产品执行副总裁兼总经理,主要负责公司各种系列...

发表于 2018-03-22 09:17 1179次阅读
从FPGA到ACAP 迎接数据中心的挑战

Zynq UltraScale+ MPSoC 上...

本实验工程将介绍如何利在赛灵思异构多处理器产品系列 Zynq UtralScale+ MPSoC ...

发表于 2018-03-21 14:55 54次阅读
Zynq UltraScale+ MPSoC 上...

Xilinx FPGA底层资源架构与设计规范

这一次给大家分享的内容主要涉及Xilinx FPGA内的CLBs,SelectIO和Clocking...

发表于 2018-03-21 14:48 61次阅读
Xilinx FPGA底层资源架构与设计规范

FPGA开发中的脚本语言有哪些?

多数FPGA开发者都习惯图形化界面(GUI)。GUI方式简单易学,为小项目提供了一键式流程。然而,随...

发表于 2018-03-21 14:03 67次阅读
FPGA开发中的脚本语言有哪些?

二值图像 FPGA腐蚀算法解析

在二值图像的腐蚀算法过程中我们使用二值图像3x3图像矩阵,由图2可知,当九个格子中不全为‘0’或者‘...

发表于 2018-03-21 11:14 74次阅读
二值图像 FPGA腐蚀算法解析

数字信号处理架构下FPGA,ARM,DSP的对比

信号处理系统一般不单单是模拟信号或者数字信号,一般两者都会有。信号的处理关注的是信号以及信号所包含的...

发表于 2018-03-21 11:08 145次阅读
数字信号处理架构下FPGA,ARM,DSP的对比

比特大陆不排除在世界范围收购几家芯片公司

比特币挖矿机,就是用于赚取比特币的电脑,这类电脑一般有专业的挖矿芯片,多采用烧显卡的方式工作,耗电量...

发表于 2018-03-21 10:00 691次阅读
比特大陆不排除在世界范围收购几家芯片公司

硬件工程师发展的几个方向及要学习东西

总之,硬件的内容很多很杂,硬件那方面练成了都会成为一个高手,我时常会给人家做下方案评估,很多高级硬件...

发表于 2018-03-21 08:40 767次阅读
硬件工程师发展的几个方向及要学习东西

Intel MAX 10 FPGA系列低成本开发...

Intel公司的MAX 10 FPGA系列采用TSMC 55nm NOR闪存技术,容量从2K到50K...

发表于 2018-03-20 11:56 235次阅读
Intel MAX 10 FPGA系列低成本开发...

如何合理优化FPGA架构设计及配方法

如果符合一些简单的设计原则,采用最新的Xilinx7系列FPGA架构上实现无线通信。Xilinx公司...

发表于 2018-03-20 11:18 426次阅读
如何合理优化FPGA架构设计及配方法

Xilinx推出革命性的新型自适应计算产品

加利福尼亚州圣何塞 —自适应和智能计算的全球领先企业赛灵思公司(Xilinx, Inc.,(NASD...

发表于 2018-03-20 10:21 1869次阅读
Xilinx推出革命性的新型自适应计算产品

Xilinx CEO 描绘公司新愿景与战略蓝图

自适应和智能计算的全球领先企业赛灵思公司(Xilinx, Inc.,(NASDAQ:XLNX))总裁...

发表于 2018-03-20 09:23 1662次阅读
Xilinx CEO 描绘公司新愿景与战略蓝图

Xilinx首位华人CEO Victor Pen...

自适应和智能计算的全球领先企业赛灵思公司(Xilinx, Inc.,(NASDAQ:XLNX))总裁...

发表于 2018-03-20 04:39 220次阅读
Xilinx首位华人CEO Victor Pen...

PWM蜂鸣器驱动之FPGA在线下载配置图解

如图7.20所示,在弹出的Hardware Setup页面里,选择当前硬件为USB Blaster,...

发表于 2018-03-18 10:15 561次阅读
PWM蜂鸣器驱动之FPGA在线下载配置图解

从汇编、C语言为起点,再到FPGA开发设计经验总...

在学习一门技术之前我们往往从它的编程语言入手,比如学习单片机时,我们往往从汇编或者C语言入门。所以不...

发表于 2018-03-17 09:19 578次阅读
从汇编、C语言为起点,再到FPGA开发设计经验总...

典型高速系统应用框图举例

典型高速系统应用框图举例

发表于 2018-03-16 16:25 618次阅读
典型高速系统应用框图举例

FPGA的电源管理不简单,五个设计死角一定不可忽...

关于为FPGA应用设计优秀的电源管理解决方案已经有许多技术讨论,因为这不是一项简单的任务。 此任务的...

发表于 2018-03-16 11:57 1778次阅读
FPGA的电源管理不简单,五个设计死角一定不可忽...

开放式FPGA实现仪器的各种特性

在高产量生产线的末端生产测试中,测试时间分秒必争。当生产线的测试速率与生产速率相匹配时,生产效率达到...

发表于 2018-03-16 10:32 112次阅读
开放式FPGA实现仪器的各种特性

使用Xilinx可编程逻辑实现数据中心互连

随着实施基于云的服务和机器到机器通信所产生的数据呈指数级增长,数据中心面临重重挑战。这种增长毫无减缓...

发表于 2018-03-16 10:17 627次阅读
使用Xilinx可编程逻辑实现数据中心互连

基于FPGA的伽玛能谱的峰值测量

石油作为一种战略资源,越来越受到世界各国的重视;但石油又是一种不可再生的能源,随着世界经济的不断发展...

发表于 2018-03-16 10:16 114次阅读
基于FPGA的伽玛能谱的峰值测量

FPGA是什么,中国FPGA市场及人才需求

从市场规模来看,全球FPGA近几年基本维持在50亿美元左右。当前,在国家大力支持集成电路产业发展的环...

发表于 2018-03-15 14:23 877次阅读
FPGA是什么,中国FPGA市场及人才需求

在FPGA上跑二值图像膨胀算法程序代码

基于FPGA的二值图像的膨胀算法的实现 Xilinx 突破性技术与产品亮相 OFC 2018,大展光...

发表于 2018-03-14 18:29 383次阅读
在FPGA上跑二值图像膨胀算法程序代码

深度学习框架只为GPU? 答案在这里

目前大多数的机器学习是在处理器上完成的,大多数机器学习软件会针对GPU进行更多的优化,甚至有人认为学...

发表于 2018-03-14 18:29 2449次阅读
深度学习框架只为GPU? 答案在这里

基于FPGA的疲劳驾驶检测报警系统

本系统是针对现有市场上销售的车辆多注重于事故发生时对人身安全的保障(如安全气囊等),忽略了防范事故于...

发表于 2018-03-14 03:38 188次阅读
基于FPGA的疲劳驾驶检测报警系统

CAN总线结构与CAN总线标准帧

CAN总线规范采用了ISO-OSI(Open System Interconnection Refe...

发表于 2018-03-13 14:09 688次阅读
CAN总线结构与CAN总线标准帧

传统FPGA调试方案与EXOSTIV Probe...

相信每一个电子工程师在项目开发的过程中都不可避免的要进行方案的调试,除了模拟调试我们还必须进行真机调...

发表于 2018-03-13 13:54 591次阅读
传统FPGA调试方案与EXOSTIV Probe...

PWM蜂鸣器驱动之引脚分配

在Pin Planner界面最下面出现的“Node Name”一列中,有我们的3个信号接口,这里“L...

发表于 2018-03-13 10:09 519次阅读
PWM蜂鸣器驱动之引脚分配

人眼仿生学原理设计一种嵌入式的微型3D图像传感器

3D图像传感器系统结构包含两只CMOS型图像传感器及缓存图像数据的SDRAM,为了对两只图像传感器...

发表于 2018-03-13 09:55 623次阅读
人眼仿生学原理设计一种嵌入式的微型3D图像传感器

AS配置方式由FPGA器件引导配置操作过程

JTAG模式在线下载FPGA的原理如图7.15所示,PC端的Quartus II软件通过下载线缆将b...

发表于 2018-03-13 09:46 551次阅读
AS配置方式由FPGA器件引导配置操作过程

莱迪思发布新一代FPGA设计软件 适用于开发低功...

莱迪思半导体公司布推出全新的FPGA设计软件——Lattice Radiant™,适用于需要开发低功...

发表于 2018-03-12 15:52 157次阅读
莱迪思发布新一代FPGA设计软件 适用于开发低功...

献给那些刚刚踏上硬件之路的同学们:硬件开发经验

在进行FPGA学习的时候,我遇到过问题停滞不前,试验没有进展,心情沮丧的时候。那时对底层硬件一无所知...

发表于 2018-03-12 14:18 936次阅读
献给那些刚刚踏上硬件之路的同学们:硬件开发经验

FPGA设计的经验技巧,FPGA开发设计经验总结

FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在P...

发表于 2018-03-12 10:35 598次阅读
FPGA设计的经验技巧,FPGA开发设计经验总结

FPGA控制的无人机电源管理系统

工业电子产品的发展趋势是更小的电路板尺寸、更时尚的外形和更具成本效益。由于这些趋势,电子系统设计人员...

发表于 2018-03-12 09:48 3025次阅读
FPGA控制的无人机电源管理系统

一个电子工程师的硬件初学之路分享

抱着热情,自己后来一点一点地深入的学习fpga,一些常规逻辑电路的设计,包括逻辑门电路、数据选择器、...

发表于 2018-03-09 16:45 685次阅读
一个电子工程师的硬件初学之路分享

初学者爱问这个问题,FPGA到底能做什么?

各种方案虽然只是初步的了解一些,但是发现这方面虽然有类似SOPC概念的海思和TI双核解决方案,而且是...

发表于 2018-03-09 14:19 682次阅读
初学者爱问这个问题,FPGA到底能做什么?

主动噪声控制平台的FPGA实现

主动噪声控制平台的FPGA实现。基于FPGA搭建了针对汽车的主动噪声控制平台,此平台可以正确实时地采...

发表于 2018-03-05 10:34 591次阅读
主动噪声控制平台的FPGA实现

学习硬件必须掌握的基础知识点总结

如果你认为这么多书,怎么看都看不完。那是以一种静止、偏面的观点来分析问题了。其实上介绍那么多课,很多...

发表于 2018-03-04 15:28 1242次阅读
学习硬件必须掌握的基础知识点总结

基于FPGA的惯性导航系统设计

惯性导航系统(INS,Inertial Navigation System)也称作惯性参考系统,是一...

发表于 2018-03-04 09:25 91次阅读
基于FPGA的惯性导航系统设计

基于FPGA的压控晶振同步频率控制系统的研究与设...

本文主要介绍了基于FPGA的压控晶振同步频率控制系统的研究与设计。利用GPS提供的1pps秒脉冲信号...

发表于 2018-03-02 14:55 319次阅读
基于FPGA的压控晶振同步频率控制系统的研究与设...

基于FPGA的超级电容均压及充放电设计方案

由于超级电容器单体性能参数的离散性,当多个单体串联组成电容器组时,在充放电过程中容易造成过充或过放现...

发表于 2018-02-28 08:40 426次阅读
基于FPGA的超级电容均压及充放电设计方案

英特尔发售业内首款基于58G PAM4 技术的F...

英特尔宣布开始发售英特尔® Stratix® 10 TX FPGA ,这也是业内唯一一款采用 58G...

发表于 2018-02-27 11:55 491次阅读
英特尔发售业内首款基于58G PAM4 技术的F...

针对Linux BSP开发的Petalinux,...

本实验工程将介绍如何利在赛灵思异构多处理器产品系列 Zynq UtralScale+ MPSoC ...

发表于 2018-02-27 11:01 4955次阅读
针对Linux BSP开发的Petalinux,...

基于FPGA的改进型FIR滤波器的实现

FIR数字滤波器在数字信号处理的过程中有很好的线性相位和稳定性,被广泛应用于音频处理、语音处理、信息...

发表于 2018-02-26 18:44 242次阅读
基于FPGA的改进型FIR滤波器的实现

如何经济的设计一个新的芯片

我们最近与Bunny Huang进行了有趣的交流,他是硬件大师以及Chumby,NetTV和Nove...

发表于 2018-02-24 10:53 957次阅读
如何经济的设计一个新的芯片

SoC FPGA的DSP能力应对新兴的小型基站需...

虽然推动业界向小型基站转变的因素众多,但可能最重要的是,消费者想要随时随地都能快速有效地连接到服务提...

发表于 2018-02-20 09:21 1320次阅读
SoC FPGA的DSP能力应对新兴的小型基站需...

基于QPSK数字调制解调的FPGA实现

随着FPGA技术的发展,数字通信技术与FPGA的结合体现了现代数字通信系统发展的一个趋势。为了使高速...

发表于 2018-02-20 07:50 1339次阅读
基于QPSK数字调制解调的FPGA实现

FPGA基础知识及其工作原理与基本的功能块案例

高端设计工具为少有甚是没有硬件设计技术的工程师和科学家提供现场可编程门阵列(FPGA)。无论你使用图...

发表于 2018-02-17 19:38 1824次阅读
FPGA基础知识及其工作原理与基本的功能块案例

基于FPGA的多通道频率测量系统设计方案介绍

FPGA及其外围电路是整个测量系统的核心。外围电路包括以下几个部分:1)电源转换电路,将5V电源转换...

发表于 2018-02-17 03:02 113次阅读
基于FPGA的多通道频率测量系统设计方案介绍

Stratix IV内嵌DPA电路的基本结构分析

不论从哪个角度看,今天的现场可编程门阵列(FPGA),都显得鹤立鸡群,真是非常棒的器件。如果在这个智...

发表于 2018-02-16 17:38 2870次阅读
Stratix IV内嵌DPA电路的基本结构分析

低成本FPGA中实现动态相位调整方案

在FPGA中,动态相位调整(DPA)主要是实现LVDS接口接收时对时钟和数据通道的相位补偿,以达到正...

发表于 2018-02-16 17:32 1531次阅读
低成本FPGA中实现动态相位调整方案

FPGA和多DSP的高速视觉测量系统

随着检测节点的增多,视觉测量系统需要处理的数据量也不断增大,对视觉测量系统的测量速度提出了更高的要求...

发表于 2018-02-10 13:21 317次阅读
FPGA和多DSP的高速视觉测量系统

基于FPGA的实时视频图像采集处理系统

设计了一种基于FPGA的实时视频图像采集处理电路系统。采用FPGA作为整个系统的控制和图像数据处理中...

发表于 2018-02-10 02:43 650次阅读
基于FPGA的实时视频图像采集处理系统

可编程硬件发展路线分析:eFPGA还是FPGA ...

eFPGA IP和FPGA SoC,谁将在未来更受欢迎呢?笔者认为,这两种生态都表明了SoC在摩尔定...

发表于 2018-02-10 01:30 551次阅读
可编程硬件发展路线分析:eFPGA还是FPGA ...