0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

两块FPGA器件研究

Xilinx赛灵思官微 来源:djl 作者:赛灵思Steve Leibso 2019-07-24 15:44 次阅读

你可以将两块FPGA器件甚至是两块FPGA开发板捆绑在一起,使用并行或串行I/O以及Chip2Chip LogiCORE和AXI IP的组合,使他们相当于一个器件进行工作。这在新的应用笔记“AXI Chip2Chip Reference Design forReal-Time Video Application”(XAPP1160)中有展示。这个文件的重点在于,在两块Kintex-7 FPGA KC705 Eval板之间,或者在一块Kintex-7 FPGA KC705 Eval板和一块Zynq-7000 AP SoC ZC706 Eval板之间传输实时高清视频流,两板之间通过FMC HPC接口连接。

这里的基本概念是FPGA或者SoC中的具体化的IP和FMC-to-FMC线连接“消失”了,器件上的其他逻辑认为它是在与传统的AXI端口对话,同时发送出去的和接收到的数据就像是它开创了一条连接线缆的道路一样,在另一块板的上器件中的AXI端口上出现。就像是一种AXI的瞬间移动。

这里有一张来自“LogiCORE Chip2Chip产品指南” (PG067)的简单框图,用来说明基本概念:

两块FPGA器件研究

这里是来自“AXI Chip2Chip Reference Design forReal-Time Video Application” (XAPP1160)应用笔记的更详细的参考设计方块图。

两块FPGA器件研究

操作说明书中的一张图片,展示了使用跨板FMC接口的内部链接方案将两块Kintex-7 FPGA KC705板捆绑在一起。

在连接Kintex-7 FPGA和Kintex-7 FPGA的设计中,设置64位 AXI Chip2Chip主实例为物理层以频率为200MHz运行的独立时钟模式。在连接Kintex-7FPGA和Zynq-7000 APSoC设计中,使用32位的AXI数据宽度来减少在设计中的I/O信号数量。KC705-to-KC705系统在板子间发送1920x1080p60的视频。拥有较窄AXI位宽的KC705-to-ZC706系统在板间发送720x480p60的视频。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • FPGA
    +关注

    关注

    1600

    文章

    21286

    浏览量

    592904
  • FMC
    FMC
    +关注

    关注

    0

    文章

    74

    浏览量

    19540
  • 开发板
    +关注

    关注

    25

    文章

    4403

    浏览量

    93816
收藏 人收藏

    评论

    相关推荐

    求证两块芯片是否兼容

    8位的HC08单片机芯片MC908JB8ADWE  与 MC68HC908JB16DW这两块芯片是否可替代求高手达人来鉴定一下,十万火急
    发表于 08-08 09:52

    两块板拼一起的方法

    现在想把两块板子放在一起去制作。不知道如何将两块板子拼起来。想问一下板主,这个怎么弄的。答:第一种方法,将A板全选,然后在B板中,打开ECO模式,将A板复制进来。此时需要处理一些细节,比如重名的元件会
    发表于 12-12 11:47

    两块未知的芯片

    `江湖救急!小弟手里有两块贴片芯片 19CTKOK CD......(14个脚,O也有可能是D。省略号表示不知道是什么),第二芯片是NOOZ022(O可能是D),两块芯片的封装一样。如有知道者或能提供相关资料的人,小弟重谢!!
    发表于 06-07 14:42

    PCB两块不同的板子拼到一起加工

    如题,有两块不同的PCB板,用Altium Designer制作,由于这两块板子使用时是一起的,所以要求两块板子一起加工,客户只要拿到板子掰开就行。请问这种拼版需要怎么完成?可以用V-CUT线,也可以用下面的图一样,直接掰开。
    发表于 05-10 21:24

    两块LED的解码驱动板接两块RGB的灯条,不能同步变化

    我有两块LED的解码驱动板,分别接两块RGB的灯条,然后同时上电,一开始个灯条的灯能同步变化,可是时间一长就不行啦,请问是什么原因
    发表于 08-19 08:48

    两块FPGA之间并行数据传输

    需要实现两块FPGA之间的8位并行数据传输,用什么握手协议比较好呢?想请问一下各位的建议。这两块FPGA使用的时钟是36M的,同一个晶振产生。除了8位数据线外,
    发表于 01-26 14:20

    两块S系列的板卡如何共享时钟源

    如何让两块S系列的不同板卡共享PXI机箱的时钟源?
    发表于 04-07 16:03

    两块DSPF***通过双端口RAM通信怎么连接

    两块TMS320F***通过双端口RAM通讯,一写入,另一读出,应该怎么连接
    发表于 04-21 10:35

    两块Kintex超大规模FPGA开发单板应该如何为FPGA供电?

    你好,任何人:我现在用两块Kintex超大规模FPGA开发单板。我应该如何为FPGA供电?1)单一解决方案,一个DCDC稳压器供电
    发表于 04-03 15:26

    请问两块蓝牙模块怎么连接?

    手里有两块蓝牙模块,怎么连接?需要一个设置为主,一个为从吗?然后再给主机输入AT指令吗?都要输什么指令啊?
    发表于 04-18 23:48

    Linux两块空硬盘如何合并

    两块空硬盘合并为“一”,挂载到指定目录下,达到在一个目录使用2硬盘所有空间的效果。
    发表于 07-18 06:46

    请问谁做过两块ddr的等长?

    谁做过两块ddr的等长?T型的等长
    发表于 08-15 01:33

    如何实现两块FPGA之间的通信总结

    1、两块fpga之间采用12根线连接,包括8根数据线,2根同步时钟线,2根使能信号线。2、每块fpga的引脚配置为[3:0]rxd(接受数据),rxc(接受时钟),rxen(接受使能信号),[3:0
    发表于 08-18 16:58

    对于有两块flash的xilinx fpga,vivado中是否可以指定烧录哪个flash

    如果FPGA两块qspi flash并行烧录的功能,我在hardware manager里是否可以指定烧录哪一flash呢?我想把我自己的数据烧录到第二flash中,把bit流烧
    发表于 04-18 19:45

    HPM6750的AXI内存分为XRAM0和XRAM1两块,为什么两块SRAM的地址是连续的?

    HPM6750的AXI内存分为XRAM0和XRAM1两块,但在用户手册16章系统内存映射表上这两块SRAM的地址是连续的,请问这样设计是有什么特殊考虑吗,如果程序连续读写这一段内存空间,跨越两块AXI SRAM时会不会有问题出现
    发表于 05-26 06:44