0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

三星发布新一代3nm闸极全环工艺 在GAA工艺上获得领先地位

SSDFans 来源:yxw 2019-05-30 15:53 次阅读

近年来,在激烈的市场竞争环境下,三星将其业务重点转向了逻辑工艺代工。在近日的SFF(SamsungFoundry Forum)美国分会上,三星宣布了四种FinFET工艺,涵盖了7nm到4nm。同时发布了新一代3nm闸极全环(GAA,Gate-All-Around)工艺。与7nm技术相比,三星的3GAE工艺将减少45%的面积,降低50%的功耗,提升35%的性能。三星表示第一批3nm芯片主要面向智能手机及其他移动设备。

目前,先进半导体制造工艺已经进入10nm节点以下,台积电去年率先量产7nm工艺,但没有EUV光刻工艺,三星则选择了直接进入7nmEUV工艺,所以在进度上比台积电落后了一年,不过三星决心要在3nm工艺上赶超台积电。根据三星的路线图,他们会在2021年量产3nm工艺,到时候台积电也差不多要进入3nm节点了,不过台积电尚未明确3nm的技术细节,这意味着三星在GAA工艺上已经获得了领先地位。

三星晶圆代工业务市场副总Ryan Sanghyun Lee表示,三星从2002年以来一直在开发GAA技术,通过使用纳米片设备制造出了MBCFET(Multi-Bridge-Channel FET,多桥-通道场效应管),该技术可以显著增强晶体管性能,从而实现3nm工艺的制造。

不过台积电也在积极推进3nm工艺,2018年,台积电就宣布计划投入6000亿新台币兴建3nm工厂,希望在2020年动工,最快于2022年年底开始量产。曾有消息称,台积电3nm制程技术已进入实验阶段,在GAA技术上已有新突破。台积电在其第一季度财报中指出,其3nm技术已经进入全面开发阶段。

其实,多年来台积电和三星电子一直在先进工艺上展开较量,今年来,他们将主要在3nm工艺上进行角逐。但不管是台积电、三星,还是英特尔,都没有提及3nm之后的半导体工艺路线图。

因为集成电路加工线宽达到3nm之后,将进入介观(Mesoscopic)物理学的范畴。资料显示,介观尺度的材料,一方面含有一定量粒子,无法仅仅用薛定谔方程求解;另一方面,其粒子数又没有多到可以忽略统计涨落(Statistical Floctuation)的程度。这就使集成电路技术的进一步发展遇到很多物理障碍。此外,漏电流加大所导致的功耗问题也难以解决。

因此3nm工艺也被称为半导体的物理极限。不过之前半导体行业发展的几十年当中,业界已经多次遇到所谓的工艺极限问题,但是这些技术颈瓶一次次被人们打破。

三星代工业务营销副总裁Ryan Lee还对三星芯片的未来作了预测:GAA技术的发展可能会让2nm甚至1nm工艺成为可能,虽然三星还不确定是否会采用什么样的结构,但依然相信会有这样的技术出现。也就是说三星打算用GAA工艺挑战物理极限。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    446

    文章

    47655

    浏览量

    408562
  • 三星电子
    +关注

    关注

    34

    文章

    15596

    浏览量

    180083
  • 3nm
    3nm
    +关注

    关注

    2

    文章

    219

    浏览量

    13694

原文标题:三星将推3nm芯片!挑战物理学极限

文章出处:【微信号:SSDFans,微信公众号:SSDFans】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    Marvell将与台积电合作2nm 共创生产平台新纪元

    Marvell与台积电的合作历史悠久且成果丰硕,双方此前在5nm3nm工艺领域的成功合作已经奠定了业界领先地位
    的头像 发表于 03-11 14:51 279次阅读

    三星电子3nm工艺良率低迷,始终在50%左右徘徊

    据韩国媒体报道称,三星电子旗下的3纳米工艺良品比例仍是一个问题。报道中仅提及了“3nm”这一笼统概念,并没有明确指出具体的工艺类型。知情者透露,尽管有部分分析师认为其已经超过60%
    的头像 发表于 03-07 15:59 213次阅读

    三星与Arm携手,运用GAA工艺技术提升下一代Cortex-X CPU性能

    三星继续推进工艺技术的进步,近年来首次量产了基于2022年GAA技术的3nm MBCFET ™ 。GAA技术不仅能够大幅减小设备尺寸,降低供
    的头像 发表于 02-22 09:36 151次阅读

    三星3nm良率 0%!

    来源:EETOP,谢谢 编辑:感知芯视界 Link 近期韩媒DealSite+报道,表示三星3nm GAA生产工艺存在问题,在尝试生产适用于Galaxy S25 /S25+手机的Ex
    的头像 发表于 02-04 09:31 329次阅读

    台积电3nm工艺预计2024年产量达80%

    据悉,2024年台积电的第二代3nm工艺(称为N3E)有望得到更广泛运用。此前只有苹果有能力订购第一代N3B高端晶圆。经过解决工艺难题及提升产量后,台积电推出经济实惠的3nm版型,吸引
    的头像 发表于 01-03 14:15 305次阅读

    今日看点丨三星透露:已和大客户接洽2nm、1.4nm代工服务;广汽埃安 AION S Max 纯电轿车正式上市

    ,但在吸引高通、英伟达等大客户方面仍落后于台积电。   他表示,对客户来说,晶圆代工的“稳定性”是最重要的,因此客户在决定时需要花费可达2~3年的较长时间。但是三星3nm以下的前沿半导体工艺中,有信心
    发表于 10-27 11:14 758次阅读
    今日看点丨<b class='flag-5'>三星</b>透露:已和大客户接洽2<b class='flag-5'>nm</b>、1.4<b class='flag-5'>nm</b>代工服务;广汽埃安 AION S Max 纯电轿车正式上市

    三星为新客户代工3nm服务器芯片:GAA结构,SiP封装

    半导体设计公司ad technology于10月10日宣布,与海外客户签订了利用gaa(全环绕栅极)结构的3nm基础2.5d服务器芯片设计合同,并委托三星进行设计。使用sip封装工艺
    的头像 发表于 10-17 14:18 450次阅读
    <b class='flag-5'>三星</b>为新客户代工<b class='flag-5'>3nm</b>服务器芯片:<b class='flag-5'>GAA</b>结构,SiP封装

    三星3nm GAA完整晶圆遭遇难产,良率仅50%

    三星向中国客户提供了第一个3nm gaa,但新的报告显示,这些芯片的实际形态并不完整,缺乏逻辑芯片的sram。据悉,由于很难生产出完整的3纳米gaa晶片,因此
    的头像 发表于 10-12 10:10 495次阅读

    苹果拒绝为3nm工艺缺陷买单 台积电3nm按良率收费!

    根据外媒报道,据称台积电新的3nm制造工艺的次品率约为30%。不过根据独家条款,该公司仅向苹果收取良品芯片的费用!
    的头像 发表于 08-08 15:59 795次阅读

    三星3nm GAA正式商业量产

    一篇拆解报告,称比特微电子的Whatsminer M56S++矿机所用的AISC芯片采用的是三星3nm GAA制程工艺。这一发现证实了三星
    的头像 发表于 07-21 16:03 1047次阅读

    三星3nm GAA商业量产已经开始,首个客户是中国矿机芯片公司

    三星3nm GAA商业量产已经开始。
    的头像 发表于 07-20 11:20 1149次阅读
    <b class='flag-5'>三星</b><b class='flag-5'>3nm</b> <b class='flag-5'>GAA</b>商业量产已经开始,首个客户是中国矿机芯片公司

    三星3nm GAA正式商业量产 首家客户及芯片型号被曝光

    大约一年前,三星正式开始采用其 SF3E(3nm 级、早期全栅)工艺技术大批量生产芯片,但没有无晶圆厂芯片设计商证实其产品使用了该节点。
    的头像 发表于 07-19 17:13 1040次阅读

    三星3nm良率已经超过台积电?

    目前三星在4nm工艺方面的良率为75%,稍低于台积电的80%。然而,通过加强对3nm技术的发展,三星有望在未来赶超台积电。
    的头像 发表于 07-19 16:37 3197次阅读

    台积电的3nm工艺价格为每片19150美元

    尽管英特尔的第14代酷睿尚未发布,但第15代酷睿(代号Arrow Lake)已经曝光。新的酷睿系列产品将改为酷睿Ultra系列,并使用台积电的3nm工艺,预计会有显著的性能提升。
    的头像 发表于 06-20 17:48 1172次阅读

    Cadence 发布面向 TSMC 3nm 工艺的 112G-ELR SerDes IP 展示

    3nm 时代来临了!Cadence 在 2023 年 TSMC 北美技术研讨会期间发布了面向台积电 3nm 工艺(N3E)的 112G 超长距离(112G-ELR)SerDes IP
    发表于 05-19 16:25 794次阅读
    Cadence <b class='flag-5'>发布</b>面向 TSMC <b class='flag-5'>3nm</b> <b class='flag-5'>工艺</b>的 112G-ELR SerDes IP 展示