0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

处理高速差分信号使用交流耦合的问题解决

h1654155971.8456 来源:工程师曾玲 2019-02-02 17:00 次阅读

我们在处理高速差分信号的时候,经常使用交流耦合,也会使用直流耦合, 比如PCI Express我们看到的是交流耦合, 早期光模块和芯片之间的LVPECL则更多地使用直流耦合, 这篇文章我们不打算讨论什么情况下使用交流耦合,什么情况下使用直流耦合,我们要讨论的是使用交流耦合时需要解决的问题。

很简单的一个问题,交流耦合的电容需要选择多大?我们最常见的有0.1uF和0.01uF,可是我们有想过为什么吗?为什么不选更大或者更小的?今天我们试图来用最简单的方式来解释,我们先使用频域的方式。

◆◆1.频域◆◆

以PCIE为例,我们知道PCIE内含8b/10b编码,并且我们知道它的所谓2.5Gbps(PCIE1.0),5Gbps(PCIE2.0),8Gbps(PCIE3.0)速率指的包含了8b/10b后的速率,也就波特率,这一点和以太网不一样,千兆以太网的SGMII接口速率其实1.25Gbps,去除8b/10b后比特率是1000M,所以这里的千兆指的payload速率,而且PCIE的速率指的是加上开销以后的速率。

处理高速差分信号使用交流耦合的问题解决

题外话不多说,我们知道8b/10b作用是确保0和1的平衡,使得信号不会出现很长0和很长的1,防止接收端的CDR失锁,也就是去除了信号的低频部分,使得信号的频谱保持在某个频率以上。如图所示经过8b/10b编码后信号的频谱在低频段衰减了8dB

处理高速差分信号使用交流耦合的问题解决

那么我们怎么去除为什么我们要去除低频,保留高频呢?这还得从AC耦合的结构原理说起:

处理高速差分信号使用交流耦合的问题解决

根据上图,我们进一步细化一下模型如下:

处理高速差分信号使用交流耦合的问题解决

我们看到耦合电容和传输线的特征阻抗组成了一个高通滤波器,如下面的图所示我们需要确保此Highpassfilter的截止频率(绿色线)要低于信号经过8b/10b后的频谱的最低点(红色线),因为只有这样才能确保信号的能量完整的通过。

处理高速差分信号使用交流耦合的问题解决

下面我们来计算一下:

1.传输线特征阻抗Zr=50;

2.ACcoupling电容值为C;

3.PCIE信号经过8b/10b后的信号频谱也是已知的,用频谱仪测一下或者简单用速率(比如PCIE2.0的5Gbps)除以4简单估算一下, 因为8b/10b最长0或者1只有4位了;

下面我们就来计算电容的值:

处理高速差分信号使用交流耦合的问题解决

我们很容易就能得出C的值了,简单吧。

◆◆2.时域◆◆

从时域来解释,如果不用8b/10b的话,问题有两个,请看下面这段英文的精妙论述:AC coupled data signals would have DC drifts dependingonthe data content. A long sequence of 1´s will lead into positive drift and many 0´s will drift toward negative voltage.意思是说如果没有8b/10b的话,信号的长0和长1会使得信号本身发生直流漂移。

处理高速差分信号使用交流耦合的问题解决

而加了8b/10b以后,CDR和恢复和信号直流漂移问题解决,下面这张图我们再来看,所谓的“constantaveragevalue”已经趋于水平而不会上下摇摆。

处理高速差分信号使用交流耦合的问题解决

我们继续阐述8b/10b在时域的作用,信号经过了accoupling电容之后,相当于经过了一个高通的滤波器,会产生的问题如下,高频跳变的能量可以顺利通过, 而低频的长0和长1则不能通过, 低频信号发生了畸变,而经过了8b/10b后,信号的低频部分被消除,也不会有畸变的事情发生了。

处理高速差分信号使用交流耦合的问题解决

那么是不是就说加了8b/10b后,使用accoupling就什么问题都没有了呢? 否, 我们需要仔细考虑计算我们的accoupling电容的大小。我们先来看看经过highpass后时域信号发生的变化:

处理高速差分信号使用交流耦合的问题解决

我们看到仍然有部分低频部分被去除,这可能是由于电容选择不合理,我们先来看看电容取值如果太小会怎么样?

处理高速差分信号使用交流耦合的问题解决

电容如果取值太小,高速信号在充放电的时候,很显然容易饱和,我们知道电容一旦饱和,阻抗就会变得很大,抵抗外面的高速信号的变化,为什么小电容容易饱和呢?我们想象一下,电容的正负极板其实是随着信号跳变也在不停地做充放电,这样极板两边的极性才会随着信号的高低而变化,如果是小电容再加上长0长1的低频部分到来,一下就充满了。一旦充满,最终导致信号的有效低频部分被去除,如下如所示,连续三个1就会导致电容饱和,我们仔细看一下变化的步骤:

1)开关打到1;

2)电容阻抗无穷小,电阻分压最大;

3)随着电容充电,电容的阻抗在变大,如果饱和了,阻抗就变得无穷大,阻碍外部的交流变化,而且电阻上的分压变得很小,导致直流漂移;

4)开关打到2;

5)电容开始放电,如此周而复始。

我们可以看到直流电平缓慢下降的直流漂移会带来什么,会带来抖动,这种特殊的抖动叫PDJ。

处理高速差分信号使用交流耦合的问题解决

我们看到当出现1110的数据时,就会在1到0转变的边沿偏离,产生抖动,产生的原因很简单,就是因为直流电平的起点低了,导致下降沿比正常的周期跳变信号提前了, 这种抖动是我们不喜欢的,一方面信号变形,另外一方面CDR需要跟踪并且修复这种抖动,是的眼图质量裂化,误码率升高。

那么电容选太大会怎么样?当然很容易想明白,不能选太大的电容,因为大电容含有ESL/ESR,也会对信号有衰减。

所以从时域和频域的两个角度,我们知道高速信号的accoupling的电容选择需要仔细计算和考量, 不能随意。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 耦合
    +关注

    关注

    13

    文章

    557

    浏览量

    100315
  • 差分信号
    +关注

    关注

    3

    文章

    329

    浏览量

    27269

原文标题:高速信号-交流耦合电容

文章出处:【微信号:eda365wx,微信公众号:EDA365电子论坛】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    PCB设计高速分信号的布线技巧

    在pcb上靠近平行走高速分信号线对的时候,在阻抗匹配的情况下,由于两线的相互耦合,会带来很多好处。但是有观点认为这样会增大信号的衰减,影响
    发表于 03-03 12:37

    咨询一个分信号处理

    如图中所示,前级运放输出一对分信号,经过处理器切换到二阶低通滤波器上,最后传输到串行AD进行数据转换。这里不太明白滤波器前对分信号的切换
    发表于 03-03 10:53

    精辟的辨析单端信号分信号

    线圈上通着交流电时,这根导线上会产生感应电动势~~好简单的道理,实际上工业现场遇到的大部分。问题就是这么简单,可是你无法抗拒~ 如果是单端信号,产生多少,就是多少,这就是噪声你毫无办法。但是如果是
    发表于 11-19 13:45

    详解差分信号及PCB分信号设计中几个常见的误区

    分信号(DifferenTIal Signal)在高速电路设计中的应用越来越广泛,电路中最关键的信号往往都要采用分结构设计,那么是什么
    发表于 07-20 16:48

    分信号的优势和影响

    作者:Michael Peffers德州仪器在本文中,我们将探讨分信号的优势以及这些优势如何对您的高速设计产生积极影响。TTL、CMOS 以及其更低电压的同类 LVTTL 与 LVCMOS 等单端
    发表于 09-17 16:34

    电路设计中的分信号

    只对分信号(有用信号)敏感,而对共模信号(干扰信号)形成抑制。这样,分传输的
    发表于 05-29 07:19

    MIPI分信号原理

    负极信号。接下来,必须把虚地正确地分布到整个系统里。而对于分信号,不需要这样一个虚地,这就使我们处理和传播双极信号有一个高逼真度,而无须依
    发表于 05-31 08:01

    详解低压分信号隔离

    性能转换器和高带宽FPGA或ASICI/O中常用的高速接口。分信号传输对于外部电磁干扰(EMI)具有很强的抑制能力(因为反相与同相信号之间的互相
    发表于 07-23 07:27

    如何检测高速分信号耦合电容器

    嗨,这只是一个奇怪的问题。目前,板上有越来越多的高速线路,大多数是交流耦合分线路,其上带有串联电容器。我注意到一些IC已经支持1149.6,这是其标准。我想知道这些电容器是否开路和短
    发表于 07-25 09:11

    分信号的优缺点

    高速 PCB 设计中,分信号的应用越来越广泛,这主要是因为和普通的单端信号走线相比,分信号
    发表于 02-05 07:27

    分信号与单端信号的区别

    什么是分信号分信号与单端信号的区别分信号的优点
    发表于 03-03 07:09

    什么是分信号?为什么要用分信号

    什么是分信号?为什么要用分信号分放大电路的基本结构和作用分放大电路的应用电路
    发表于 03-11 08:21

    分信号是什么

    以下部分来源野火教程、普中教程和百度的内容,后期有时间再整理。1.分信号1.概述分信号,又叫信号
    发表于 08-19 08:11

    分信号的优势

    在本文中,我们将探讨分信号的优势以及这些优势如何对您的高速设计产生积极影响。TTL、CMOS 以及其更低电压的同类 LVTTL 与 LVCMOS 等单端信号都是数字电路设计中的常用技
    发表于 11-22 06:07

    如何给高速运放分信号提供偏置电压?

    请教如何给高速运放分信号提供偏置电压?有相关偏置电压的文章吗
    发表于 11-17 08:13