声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。
举报投诉
-
赛灵思
+关注
关注
32文章
1793浏览量
130451 -
IP
+关注
关注
5文章
1385浏览量
148236 -
处理系统
+关注
关注
0文章
87浏览量
16591
发布评论请先 登录
相关推荐
请问FX3的UART口和Xilinx ZYNQ7000的PS端的UART进行硬件连接需要TTL电平转换吗?
想让FX3的UART口和Xilinx ZYNQ7000的PS(Processor system)端的内置UART相互通信,两个芯片使用的是同一个电源(同在一块板子上或分别在两块相互连接的板子上),请教一下它们之间的硬件连接需要TTL电平转换(使用2块MAX3232ESE芯片,如下图所示)么?谢谢
发表于 02-28 08:32
基于IMX214+ZYNQ XC7Z100的1080P双目视觉智能平台
主要性能和优势
使用 Zynq-7000 SoC 对嵌入式应用进行快速原型设计以实现优化
硬件、设计工具、 IP、以及预验证参考设计
演示嵌入式设计,面向视频通道
使用 PCIE 更新 AMD ZYNQ™ 的 QSPI Flash 参考设计
简介
AMD ZYNQ™ 7000 的 S_AXI 端口提供了外设访问 PS 内部外设控制器的接口,这其中包括 4 个 S_AXI_HP 端口以及两个 S_AXI_GP 端口。一般来说,可以访问
发表于 11-30 18:49
什么是AXI?AXI如何工作?
Xilinx 从 Spartan-6 和 Virtex-6 器件开始采用高级可扩展接口 (AXI) 协议作为知识产权 (IP) 内核。Xilinx 继续将 AXI 协议用于针对 7 系列和 Zynq-7000 All Programmable SoC 器件的
Zynq UltraScale+ MPSoC验证数据手册
电子发烧友网站提供《Zynq UltraScale+ MPSoC验证数据手册.pdf》资料免费下载
发表于 09-15 10:13
•0次下载
用于千兆位收发器应用的全数字VCXO替代品(7系列/Zynq-7000)
电子发烧友网站提供《用于千兆位收发器应用的全数字VCXO替代品(7系列/Zynq-7000).pdf》资料免费下载
发表于 09-14 11:43
•0次下载
XILINX FPGA IP之DDS Compiler_ip例化仿真
之前的文章对dds ip 的结构、精度、参数、接口进行了详细的说明,本文通过例化仿真对该IP的实际使用进行演示。本文例化固定模式和可配置模式
嵌入式HLS 案例开发步骤分享——基于Zynq-7010/20工业开发板(4)
产品上市时间。
HLS 基本开发流程如下:(1) HLS 工程新建/工程导入(2) 编译与仿真(3) 综合(4) IP 核封装(5) IP 核测试测试板卡是基于创龙科技Xilinx Zynq-
发表于 08-24 14:54
【资料分享】Xilinx Zynq-7010/7020工业核心板规格书(双核ARM Cortex-A9 + FPGA,主频766MHz)
本帖最后由 Tronlong创龙科技 于 2023-6-25 10:00 编辑
1 核心板简介创龙科技SOM-TLZ7x是一款基于Xilinx Zynq-7000系列XC7Z010
发表于 06-25 09:56
【资料分享】Zynq-7010/7020工业核心板规格书(双核ARM Cortex-A9 + FPGA,主频766MHz)
1 核心板简介创龙科技SOM-TLZ7x是一款基于Xilinx Zynq-7000系列XC7Z010/XC7Z020高性能低功耗处理器设计的异构多核SoC工业核心板,处理器集成PS端双核ARM
发表于 06-21 15:19
评论