0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

SVP Victor Peng的UltraScale概述

Xilinx视频 来源:郭婷 2018-11-30 06:49 次阅读

视频中Xilinx高级副总裁Victor Peng讨论了业界首个All Programmable ASIC级架构背后的战略。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • asic
    +关注

    关注

    34

    文章

    1137

    浏览量

    119244
  • 赛灵思
    +关注

    关注

    32

    文章

    1794

    浏览量

    130497
收藏 人收藏

    评论

    相关推荐

    AMD推出全新Spartan UltraScale+ FPGA系列

    AMD 已经拥有 Zynq UltraScale+ 和 Artix UltraScale+ 系列,而 Spartan UltraScale+ FPGA 系列的推出使其不断现代化。
    发表于 03-18 10:40 64次阅读
    AMD推出全新Spartan <b class='flag-5'>UltraScale</b>+ FPGA系列

    采用UltraScale/UltraScale+芯片的DFX设计注意事项

    采用UltraScale/UltraScale+芯片进行DFX设计时,建议从以下角度对设计进行检查。
    的头像 发表于 01-18 09:27 347次阅读
    采用<b class='flag-5'>UltraScale</b>/<b class='flag-5'>UltraScale</b>+芯片的DFX设计注意事项

    针对UltraScale/UltraScale+芯片DFX应考虑的因素有哪些(2)

    UltraScale/UltraScale+芯片开始支持BUFG_*、PLL和MMCM出现在动态区,在7系列FPGA中这些时钟资源只能在静态区。
    的头像 发表于 12-21 09:12 499次阅读
    针对<b class='flag-5'>UltraScale</b>/<b class='flag-5'>UltraScale</b>+芯片DFX应考虑的因素有哪些(2)

    针对UltraScale/UltraScale+芯片DFX应考虑的因素有哪些(1)

    对于UltraScale/UltraScale+芯片,几乎FPGA内部所有组件都是可以部分可重配置的
    的头像 发表于 12-14 16:16 328次阅读
    针对<b class='flag-5'>UltraScale</b>/<b class='flag-5'>UltraScale</b>+芯片DFX应考虑的因素有哪些(1)

    使用加密和身份验证来保护UltraScale/UltraScale+ FPGA比特流

    电子发烧友网站提供《使用加密和身份验证来保护UltraScale/UltraScale+ FPGA比特流.pdf》资料免费下载
    发表于 09-13 17:14 0次下载
    使用加密和身份验证来保护<b class='flag-5'>UltraScale</b>/<b class='flag-5'>UltraScale</b>+ FPGA比特流

    使用UltraScaleUltraScale+FPGA开发防篡改设计

    电子发烧友网站提供《使用UltraScaleUltraScale+FPGA开发防篡改设计.pdf》资料免费下载
    发表于 09-13 15:32 0次下载
    使用<b class='flag-5'>UltraScale</b>和<b class='flag-5'>UltraScale</b>+FPGA开发防篡改设计

    UltraScaleUltraScale+ FPGA封装和管脚用户指南

    电子发烧友网站提供《UltraScaleUltraScale+ FPGA封装和管脚用户指南.pdf》资料免费下载
    发表于 09-13 10:29 1次下载
    <b class='flag-5'>UltraScale</b>和<b class='flag-5'>UltraScale</b>+ FPGA封装和管脚用户指南

    如何使用纳诺130与蓝牙模块VICTOR-BT4030通过UART1进行通信

    应用:样本代码显示如何使用纳诺130与蓝牙模块VICTOR-BT4030通过UART1进行通信。 BSP 版本: Nano100B系列 BSP CMSIS v3.03.000 硬件
    发表于 08-23 06:17

    Zynq UltraScale+ Use Case 3.2原理图s

    Zynq UltraScale+ Use Case 3.2 原理图s
    发表于 07-10 18:38 1次下载
    Zynq <b class='flag-5'>UltraScale</b>+ Use Case 3.2原理图s

    Zynq UltraScale+ Use Case 3.1 原理图s

    Zynq UltraScale+ Use Case 3.1 原理图s
    发表于 07-10 18:38 0次下载
    Zynq <b class='flag-5'>UltraScale</b>+ Use Case 3.1 原理图s

    Zynq UltraScale+ Use Case 2.4 原理图s

    Zynq UltraScale+ Use Case 2.4 原理图s
    发表于 07-10 18:37 0次下载
    Zynq <b class='flag-5'>UltraScale</b>+ Use Case 2.4 原理图s

    Zynq UltraScale+ Use Case 2.3 原理图s

    Zynq UltraScale+ Use Case 2.3 原理图s
    发表于 07-10 18:37 0次下载
    Zynq <b class='flag-5'>UltraScale</b>+ Use Case 2.3 原理图s

    Zynq UltraScale+ Use Case 1.3 原理图s

    Zynq UltraScale+ Use Case 1.3 原理图s
    发表于 07-10 18:36 0次下载
    Zynq <b class='flag-5'>UltraScale</b>+ Use Case 1.3 原理图s

    Zynq UltraScale+ Use Case 1.2原理图s

    Zynq UltraScale+ Use Case 1.2 原理图s
    发表于 07-10 18:35 0次下载
    Zynq <b class='flag-5'>UltraScale</b>+ Use Case 1.2原理图s

    Zynq UltraScale+ Use Case 4.3 原理图s

    Zynq UltraScale+ Use Case 4.3 原理图s
    发表于 07-10 18:35 0次下载
    Zynq <b class='flag-5'>UltraScale</b>+ Use Case 4.3 原理图s