0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

睿思芯科推出基于RISC-V的64位可编程终端AI芯片

cMdW_icsmart 来源:未知 作者:胡薇 2018-11-19 16:52 次阅读

据36氪报道,前身为硅谷OURS公司的中资RISC-V技术公司睿思芯科已于近期推出基于RISC-V的64位可编程终端AI芯片——Pygmy。

OURS是一家AI芯片公司,创办于2017年2月,主要开发基于RISC-V技术的SoC,应用于IoT传感器融合和AI加速领域。

睿思芯科全球首发的此款旗舰产品,是一款基于64位RISC-V指令集的AI芯片,可应用于各种物联网终端AI inference场景,如智能家居的人机交互、安防监控的人脸识别、无人驾驶的传感器融合等场景。团队表示,这款芯片具有高度可编程、低功耗高能效的优点。

睿思芯科表示,“Pygmy芯片基于最先进的RISC-V开源指令集,采用了多核异构架构,基于台积电28nm工艺;芯片中的CPU架构是睿思芯科基于RISC-V指令集设计而成,并针对多种AI应用进行了优化;芯片中的12个高度可编程AI加速引擎,也是基于睿思芯科自定义开发的RISC-V矢量扩展指令集设计而成;完全采用RISC-V指令架构,能够令SoC芯片各个功能模块更好协调,提升性能。”

官方提供的具体性能显示,第一,Pygmy中的RISC-V CPU具有64位位宽,主频高达600 MHz,基于RV64G指令集,支持双精度浮点运算,主控CPU动态功耗仅为10mW;对比ARM的同级别芯片,能耗下降85%,面积减少80%,相当于用一般的32位处理器的面积和功耗就实现了64位处理器的性能。

第二,Pygmy中的12个AI内核均为高度可编程,可以支持各种主流AI算法。各个引擎可以灵活调配,令用户可以在高性能和低功耗间自由配置。芯片上还搭载了1 MB的SRAM,支持LPDDR4、SPI、UART等数据输入输出模式。通过前端/后段的全栈设计,Pygmy实现了energy proportional computing,待机设计功耗不超过1mW。

第三,Pygmy芯片中还支持硬件断点,可实时读取关键寄存器;睿思芯科在研制Pygmy芯片的同时,还自主开发了完善的编译器、SDK、工具链,基于GCC、LLVM等开源实现。这些工作能够支撑用户更好的进行二次开发。

OURS(睿思芯科)CEO 谭章熹告诉36氪,睿思芯科的工程师仅用了创纪录的7个月时间,就完成了从零开始设计验证到交付流片的全部研发工作;芯片经过生产封测,回到公司第一天就能加电启动;此外,OURS已进行了包括基于RISC-V的AI SoC在内的数次成功流片,在国内拥有IP付费用户,并与国内知名大型企业展开了深度合作。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 处理器
    +关注

    关注

    68

    文章

    18219

    浏览量

    221938
  • 编程
    +关注

    关注

    88

    文章

    3438

    浏览量

    92321
  • AI芯片
    +关注

    关注

    17

    文章

    1641

    浏览量

    34356

原文标题:睿思芯科推基于RISC-V的64位可编程终端AI芯片

文章出处:【微信号:icsmart,微信公众号:芯智讯】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    中国工程师最喜欢的10大RISC-V芯片

    混合信号SoC的创新研发者深圳中微半导体(CMSemicon)积极推动RISC-V 生态发展趋于完善,推出了集成RISC-V内核的32微控制器ANT32RV56xx。该系列
    发表于 04-17 11:04

    国产RISC-V MCU推荐

    ESP32-C3很好,物联网小产品首选,单芯片搞定Wi-Fi和蓝牙,够用好用,现在已经用到产品中了。 ESP32-C3系列芯片搭载低功耗RISC-V 32单核处理器,四级流水线架构,
    发表于 04-17 11:00

    瑞萨电子推出采用自研RISC-V CPU内核的通用32MCU

    2024 年 3 月 26 日,中国北京讯 - 全球半导体解决方案供应商瑞萨电子(TSE:6723)今日宣布率先在业内推出基于内部自研CPU内核构建的通用32RISC-V微控制器(MCU
    发表于 03-30 22:08

    RISC-V 基础学习:RISC-V 基础介绍

    免费使用这套规范,构建CPU 芯片产品。 9.2 指令集命名方式 以RV 为2前缀,然后是宽,最后代表是指令集的字母集合: RV[###][abc......xyz] 符号 说明 RV RISC-V
    发表于 03-12 10:25

    Renesas支持RISC-V架构的具体MCU型号是哪个呢?

    瑞萨电子推出围绕64RISC-V CPU内核构建的RZ/5个通用微处理器单元(MPU),具体的型号是多少?性能怎么样?
    发表于 01-11 13:03

    RISC-V mcu何时进军AI

    今天看了篇文章,讲述MCU界“六大天王”ST、NXP、Microchip、Renesas、TI、Infineon都在加大布局边缘AI,这也应该是RISC-V MCU 的一次机遇啊!
    发表于 11-04 09:58

    RISC-V芯片出货量崛起,专利联盟在上海成立

    原股份、来融智、平头哥、赛昉科技、时擎智能、、钜泉光电、原以及上海恒锐知识产权,专利联盟将构建
    发表于 08-30 23:06

    RISC-V强势崛起为芯片架构第三极

    全球首款RISC-V大小核处理器面市、全球首款RISC-V笔记本正式交付、全球首款开源万兆RISC-V网络交换机亮相、RISC-V融合服务器全球首发、平头哥
    发表于 08-30 13:53

    RISC-V产业论坛召开,专利联盟正式成立

    原股份、来融智、平头哥、赛昉科技、时擎智能、、钜泉光电、原以及上海恒锐知识产权,专利联盟将构建
    发表于 08-30 10:40

    阿里平头哥发布首个 RISC-V AI 软硬全栈平台

    转自https://m.ithome.com/html/714391.htm 2023 RISC-V 中国峰会8月23日在北京召开,平头哥在会上发布了首个自研 RISC-V AI 平台。 据介绍,该
    发表于 08-26 14:14

    Debian RISC-V 64 支持何时会到来呢?

    目前 Debian 项目宣布,在未来的 Debian 13 “Trixie” 中,将带来 RISC-V 64 支持。 Debian 13 “Trixie”的新架构鉴定需要在 Debian
    发表于 06-21 08:52

    Debian 13“Trixie”Linux 发行版有望将带来 RISC-V 64 支持

    转自https://m.ithome.com/html/699116.htm 目前 Debian 项目宣布,在未来的 Debian 13 “Trixie” 中,将带来 RISC-V 64 支持
    发表于 06-21 08:49

    RISC-V,正在摆脱低端

    的专为AI加速而生的处理器,既有极高的运算能力以处理高性能计算业务,又和GPU一样可编程,以满足不同的场景需求。 如今,像Meta一样,很多云计算、人工智能公司也逐渐开始基于RISC-V开发
    发表于 05-30 14:11

    我所知道的国内具有RISC-V内核的MCU

    性能要求不高的应用。 4、启英泰伦科技 CI1122:CI1122 是启英泰伦面向端侧智能语音应用推出的专用AI芯片,其内置来科技RISC-V
    发表于 05-14 09:18

    Occamy RISC-V 前景如何

    由欧洲航天局支持,由苏黎世联邦理工学院和博洛尼亚大学的工程师开发的 Occamy 处理器现已流片。它使用了两个 216 个 32 RISC-V 内核的 chiplet 小芯片、未知数量的
    发表于 05-13 08:44