赛灵思正式推出 Versal ACAP,这是一个完全支持软件编程的异构计算平台,可将标量引擎、自适应引擎和智能引擎相结合,实现显著的性能提升,其速度超过当前最高速的 FPGA 20 倍、比当今最快的 CPU 实现快 100 倍,该平台面向数据中心、有线网络、5G 无线和汽车驾驶辅助应用。
近期在半导体工艺领域涌现的技术挑战阻碍了传统上通用 (one-size-fits-all) 型 CPU 标量计算引擎的扩展。如图 1 所示,半导体工艺频率缩放的变化迫使标准计算单元愈发趋于并行。
因此,半导体工业正在探索替代特定领域的架构,包括以往被归入特定极端性能应用的部分,如基于向量的处理 (DSP、GPU) 和完全并行可编程的硬件 (FPGA)。问题在于,哪种架构最适合哪项任务?
推出 ACAP:面向并行异构计算开展软硬件优化
ACAP 的特点在于它结合了新一代标量引擎、自适应引擎和智能引擎。NoC 通过存储器映射接口将它们相连,总带宽为 1Tb/s+。除 NoC 之外,可编程逻辑(和集成型 RAM 块)支持的大量存储器带宽支持可编程存储器架构针对单个计算任务进行层级优化(避免了其他基于高速缓存计算单元固有的高时延和时延不确定性)。
-
半导体
+关注
关注
327文章
24402浏览量
201735 -
存储器
+关注
关注
38文章
7119浏览量
161910 -
软件编程
+关注
关注
1文章
35浏览量
11089
原文标题:Versal 白皮书:首款自适应计算加速平台(ACAP)
文章出处:【微信号:FPGAer_Club,微信公众号:FPGAer俱乐部】欢迎添加关注!文章转载请注明出处。
发布评论请先 登录
相关推荐
评论