0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

深入了解微控制器和外围IC之间使用最广泛的接口之SPI

analog_devices 来源:未知 作者:胡薇 2018-10-25 15:29 次阅读

串行外设接口 (SPI) 是微控制器和外围 IC(如传感器ADCDAC、 移位寄存器、SRAM等)之间使用最广泛的接口之一。

SPI 是一种同步、全双工、主从式接口。来自主机或从机的数据在时钟上升沿或下降沿同步。主机和从机可以同时传输数据。SPI 接口可以是3线式或4线式。本文重点介绍常用的4线SPI接口。

接 口

4 线 SPI 器件有四个信号

时钟(SPICLK,SCLK)

片选(CS)主机输出

从机输入(MOSI)主机输入

从机输出(MISO)

产生时钟信号的器件称为主机。主机和从机之间传输的数据与主机产生的时钟同步。同I2C接口相比,SPI器件支持更高的时钟频率。用户应查阅产品数据手册以了解SPI接口的时钟频率规格。

SPI接口只能有一个主机,但可以有一个或多个从机。图1显示了主机和从机之间的SPI连接。

图1. 含主机和从机的SPI配置

来自主机的片选信号用于选择从机。这通常是一个低电平有效信号,拉高时从机与SPI总线断开连接。当使用多个从机时,主机需要为每个从机提供单独的片选信号。本文中的片选信号始终是低电平有效信号。

MOSI和MISO是数据线。MOSI将数据从主机发送到从机,MISO将数据从从机发送到主机。

数据传输

要开始SPI通信,主机必须发送时钟信号,并通过使能CS信号选择从机。片选通常是低电平有效信号。因此,主机必须在该信号上发送逻辑0以选择从机。SPI是全双工接口,主机和从机可以分别通过MOSI和MISO线路同时发送数据。在SPI通信期间,数据的发送(串行移出到MOSI/SDO总线上)和接收(采样或读入总线(MISO/SDI)上的数据)同时进行。串行时钟沿同步数据的移位和采样。SPI接口允许用户灵活选择时钟的上升沿或下降沿来采样和/或移位数据。欲确定使用SPI接口传输的数据位数,请参阅器件数据手册。

时钟极性和时钟相位

在SPI中,主机可以选择时钟极性和时钟相位。在空闲状态期间,CPOL位设置时钟信号的极性。空闲状态是指传输开始时CS为高电平且在向低电平转变的期间,以及传输结束时CS为低电平且在向高电平转变的期间。CPHA位选择时钟相位。根据CPHA位的状态,使用时钟上升沿或下降沿来采样和/或移位数据。主机必须根据从机的要求选择时钟极性和时钟相位。根据CPOL和CPHA位的选择,有四种SPI模式可用。表1显示了这4种SPI模式。

表1.通过CPOL和CPHA选择SPI模式

图2至图5显示了四种SPI模式下的通信示例。在这些示例中,数据显示在MOSI和MISO线上。传输的开始和结束用绿色虚线表示,采样边沿用橙色虚线表示,移位边沿用蓝色虚线表示。请注意,这些图形仅供参考。要成功进行SPI通信,用户须参阅产品数据手册并确保满足器件的时序规格

图2. SPI模式0,CPOL = 0,CPHA = 0:CLK空闲状态 = 低电平,数据在上升沿采样,并在下降沿移出

图3给出了SPI模式1的时序图。在此模式下,时钟极性为0,表示时钟信号的空闲状态为低电平。此模式下的时钟相位为1,表示数据在下降沿采样(由橙色虚线显示),并且数据在时钟信号的上升沿移出(由蓝色虚线显示)。

图3. SPI模式1,CPOL = 0,CPHA = 1:CLK空闲状态 = 低电平,数据在下降沿采样,并在上升沿移出

图4. SPI模式2,CPOL = 1,CPHA = 1:CLK空闲状态 = 高电平,数据在下降沿采样,并在上升沿移出

图4给出了SPI模式2的时序图。在此模式下,时钟极性为1,表示时钟信号的空闲状态为高电平。此模式下的时钟相位为1,表示数据在下降沿采样(由橙色虚线显示),并且数据在时钟信号的上升沿移出(由蓝色虚线显示)。

图5. SPI模式3,CPOL = 1,CPHA = 0:CLK空闲状态 = 高电平,数据在上升沿采样,并在下降沿移出

图5给出了SPI模式3的时序图。在此模式下,时钟极性为1,表示时钟信号的空闲状态为高电平。此模式下的时钟相位为0,表示数据在上升沿采样(由橙色虚线显示),并且数据在时钟信号的下降沿移出(由蓝色虚线显示)。

多从机配置

多个从机可与单个SPI主机一起使用。从机可以采用常规模式连接,或采用菊花链模式连接。

常规SPI模式

在常规模式下,主机需要为每个从机提供单独的片选信号。一旦主机使能(拉低)片选信号,MOSI/MISO线上的时钟和数据便可用于所选的从机。如果使能多个片选信号,则MISO线上的数据会被破坏,因为主机无法识别哪个从机正在传输数据。

从图6可以看出,随着从机数量的增加,来自主机的片选线的数量也增加。这会快速增加主机需要提供的输入和输出数量,并限制可以使用的从机数量。可以使用其他技术来增加常规模式下的从机数量,例如使用多路复用器产生片选信号。

图6. 多从机SPI配置

菊花链模式

在菊花链模式下,所有从机的片选信号连接在一起,数据从一个从机传播到下一个从机。在此配置中,所有从机同时接收同一SPI时钟。来自主机的数据直接送到第一个从机,该从机将数据提供给下一个从机,依此类推。

使用该方法时,由于数据是从一个从机传播到下一个从机,所以传输数据所需的时钟周期数与菊花链中的从机位置成比例。例如在图7所示的8位系统中,为使第3个从机能够获得数据,需要24个时钟脉冲,而常规SPI模式下只需8个时钟脉冲。

图7. 多从机SPI菊花链配置

图8显示了时钟周期和通过菊花链的数据传播。并非所有SPI器件都支持菊花链模式。请参阅产品数据手册以确认菊花链是否可用。

图8. 菊花链配置:数据传播

ADI 支持 SPI 的模拟开关与多路转换器

ADI公司最新一代支持SPI的开关可在不影响精密开关性能的情况下显著节省空间。本文的这一部分将讨论一个案例研究,说明支持SPI的开关或多路复用器如何能够大大简化系统级设计并减少所需的GPIO数量。

ADG1412是一款四通道、单刀单掷(SPST)开关,需要四个GPIO连接到每个开关的控制输入。图9显示了微控制器和一个ADG1412之间的连接。

图9. 微控制器GPIO用作开关的控制信号

随着电路板上开关数量的增加,所需GPIO的数量也会显著增加。例如,当设计一个测试仪器系统时,会使用大量开关来增加系统中的通道数。在4×4交叉点矩阵配置中,使用四个ADG1412。此系统需要16个GPIO,限制了标准微控制器中的可用GPIO。图10显示了使用微控制器的16个GPIO连接四个ADG1412。

图10. 在多从机配置中,所需GPIO的数量大幅增加

如何减少 GPIO 数量?

一种方法是使用串行转并行转换器,如图11所示。该器件输出的并行信号可连接到开关控制输入,器件可通过串行接口SPI配置。此方法的缺点是外加器件会导致物料清单增加。

图11. 使用串行转并行转换器的多从机开关

另一种方法是使用SPI控制的开关。此方法的优点是可减少所需GPIO的数量,并且还能消除外加串行转并行转换器的开销。如图12所示,不需要16个微控制器GPIO,只需要7个微控制器GPIO就可以向4个ADGS1412提供SPI信号。开关可采用菊花链配置,以进一步优化GPIO数量。在菊花链配置中,无论系统使用多少开关,都只使用主机(微控制器)的四个GPIO。

图12. 支持SPI的开关节省微控制器GPIO

图13用于说明目的。ADGS1412数据手册建议在SDO引脚上使用一个上拉电阻。为简单起见,此示例使用了四个开关。随着系统中开关数量的增加,电路板简单和节省空间的优点很重要。

图13. 菊花链配置的SPI开关可进一步优化GPIO

在6层电路板上放置8个四通道SPST开关,采用4×8交叉点配置时,ADI 公司支持 SPI 的开关可节省20%的总电路板空间。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • IC
    IC
    +关注

    关注

    35

    文章

    5509

    浏览量

    173034
  • SPI
    SPI
    +关注

    关注

    17

    文章

    1603

    浏览量

    89350

原文标题:一文读懂 4 线 SPI

文章出处:【微信号:analog_devices,微信公众号:analog_devices】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    深入剖析4线SPI器件

    串行外设接口 (SPI) 是微控制器外围 IC(如传感器、ADC、DAC、 移位寄存器、SRAM等)
    的头像 发表于 10-30 09:04 1.2w次阅读
     <b class='flag-5'>深入</b>剖析4线<b class='flag-5'>SPI</b>器件

    SPI接口如何实现微控制器之间的通信

    微控制器接口侧配有一个通用同步和异步收发器 (USART)、一个 I2C 兼容型双线接口 (TWI) 和 SPI。USART 可配置为第二个 S
    发表于 08-02 11:24 1909次阅读
    <b class='flag-5'>SPI</b><b class='flag-5'>接口</b>如何实现<b class='flag-5'>微控制器</b><b class='flag-5'>之间</b>的通信

    SPI接口硬件设计介绍

    SPI(Serial Peripheral interface)串行外围设备接口。是微控制器外围IC
    发表于 09-15 15:45 563次阅读
    <b class='flag-5'>SPI</b><b class='flag-5'>接口</b>硬件设计介绍

    SPI接口有什么作用?

    串行外设接口(SPI)是微控制器外围IC(如传感、ADC、DAC、移位寄存
    发表于 07-31 06:40

    一文详解SPI接口

    来源:易特创芯串行外设接口(SPI)是微控制器外围IC(如传感、ADC、DAC、移位寄存
    发表于 10-22 18:05

    SPI的四颗线浅析

    2020年TUT嵌入式期末复习提纲题型占分一览: 填空题20分选择题10分判断题10分简答题20分编程题40分1.SPI的四颗线:串行外设接口(SPI)是微控制器
    发表于 07-29 08:09

    应用串行外围接口实现多微控制器间通信

    应用串行外围接口实现多微控制器间通信:
    发表于 06-23 10:54 24次下载
    应用串行<b class='flag-5'>外围</b><b class='flag-5'>接口</b>实现多<b class='flag-5'>微控制器</b>间通信

    SPI接口简介 如何减少系统电路板设计中的数字GPIO数量

    串行外设接口SPI)是微控制器外围IC(如传感器、ADC、DAC、移位寄存器、SRAM等)之间使
    发表于 07-16 09:37 2514次阅读
    <b class='flag-5'>SPI</b><b class='flag-5'>接口</b>简介 如何减少系统电路板设计中的数字GPIO数量

    一文讲完SPI通讯,看后不懂来找我

    外设接口SPI) 是微控制器外围 IC(如传感器、ADC、DAC、 移位寄存器、SRAM等)之间使
    的头像 发表于 11-01 10:23 4578次阅读
    一文讲完<b class='flag-5'>SPI</b>通讯,看后不懂来找我

    4线SPI接口的简要介绍

    串行外设接口SPI)是微控制器和外设IC之间使最广泛
    的头像 发表于 10-24 14:52 1.1w次阅读
    4线<b class='flag-5'>SPI</b><b class='flag-5'>接口</b>的简要介绍

    常用的4线SPI接口介绍

    外设接口SPI)是微控制器外围 IC(如传感器、ADC、DAC、 移位寄存器、SRAM等)之间使
    的头像 发表于 10-25 09:06 3387次阅读

    STM32微控制器上的Octo-SPI接口

    STM32微控制器上的Octo-SPI接口
    发表于 11-21 08:11 3次下载
    STM32<b class='flag-5'>微控制器</b>上的Octo-<b class='flag-5'>SPI</b><b class='flag-5'>接口</b>

    AN4760_STM32微控制器Quad-SPI接口

    AN4760_STM32微控制器Quad-SPI接口
    发表于 11-21 17:06 0次下载
    AN4760_STM32<b class='flag-5'>微控制器</b>Quad-<b class='flag-5'>SPI</b><b class='flag-5'>接口</b>

    支持SPI的开关和多路复用器减少设计数字GPIO数量

    串行外设接口SPI) 是微控制器和外设 IC(如传感器、ADC、DAC、移位寄存器、SRAM 等)之间使
    的头像 发表于 11-29 17:36 2304次阅读
    支持<b class='flag-5'>SPI</b>的开关和多路复用器减少设计数字GPIO数量

    SPI接口简介

    串行外设接口(SPI)是微控制器外围IC(如传感器、ADC、DAC、移位寄存器、SRAM等)之间使
    的头像 发表于 06-17 09:13 4214次阅读
    <b class='flag-5'>SPI</b><b class='flag-5'>接口</b>简介