0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

单片机中电平的分类及匹配分析

电子设计 作者:电子设计 2018-09-26 08:27 次阅读

一般、DSPFPGA他们之间管教能否直接相连。 一般情况下,同电压的是可以的,不过最好是要好好查查技术手册上的VIL,VIH,VOL,VOH的值,看是否能够匹配(VOL要小于VIL,VOH要大于VIH,是指一个连接当中的)。有些在一般应用中没有问题,但是参数上就是有点不够匹配,在某些情况下可能就不够稳定,或者不同批次的器件就不能运行。

常用的逻辑电平有TTL、CMOS、LVTTL、ECL、PECL、GTL;RS232RS422、LVDS等。其中TTL和CMOS的逻辑电平按典型电压可分为四类:5V系列(5V TTL和5V CMOS)、3.3V系列,2.5V系列和1.8V系列。

5V TTL和5V CMOS逻辑电平是通用的逻辑电平。

3.3V及以下的逻辑电平被称为低电压逻辑电平,常用的为LVTTL电平。

输入高电平(Vih):保证逻辑门的输入为高电平时所允许的最小输入高电平,当输入电平高于Vih时,则认为输入电平为高电平。

输入(Vil):保证逻辑门的输入为低电平时所允许的最大输入低电平,当输入电平低于Vil时,则认为输入电平为低电平。

输出高电平(Voh):保证逻辑门的输出为高电平时的输出电平的最小值,逻辑门的输出为高电平时的电平值都必须大于此Voh。

输出低电平(Vol):保证逻辑门的输出为低电平时的输出电平的最大值,逻辑门的输出为低电平时的电平值都必须小于此Vol。

阀值电平(Vt):芯片都存在一个阈值电平,就是电路刚刚勉强能翻转动作时的电平。它是一个界于Vil、Vih之间的电压值,对于CMOS电路的阈值电平,基本上是二分之一的电源电压值,但要保证稳定的输出,则必须要求输入高电平》 Vih,输入低电平

TTL:Transistor-Transistor Logic 结构。

Vcc:5V;VOH》=2.4V;VOL《=0.5v;vih》=2V;VIL《=0.8V。

因为2.4V与5V之间还有很大空闲,对改善噪声容限并没什么好处,又会白白增大系统功耗,还会影响速度。

所以后来就把一部分“砍”掉了。也就是后面的LVTTL。

LVTTL又分3.3V、2.5V以及更低电压的LVTTL(Low Voltage TTL)。

3.3V LVTTL:

Vcc:3.3V;VOH》=2.4V;VOL《=0.4v;vih》=2V;VIL《=0.8V。

2.5V LVTTL:

Vcc:2.5V;VOH》=2.0V;VOL《=0.2v;vih》=1.7V;VIL《=0.7V。

更低的LVTTL不常用就先不讲了。多用在等高速芯片,使用时查看芯片手册就OK了。

TTL:TTL电平一般过冲都会比较严重,可能在始端串22欧或33欧电阻; TTL电平输入脚悬空时是

内部认为是高电平。要下拉的话应用1k以下电阻下拉。TTL输出不能驱动CMOS输入。

CMOS:Complementary Metal Oxide Semiconductor PMOS+NMOS。

Vcc:5V;VOH》=4.45V;VOL《=0.5v;vih》=3.5V;VIL《=1.5V。

相对TTL有了更大的噪声容限,输入阻抗远大于TTL输入阻抗。对应3.3V LVTTL,出现了LVCMOS,可以与3.3V的LVTTL直接相互驱动。

3.3V LVCMOS:

Vcc:3.3V;VOH》=3.2V;VOL《=0.1v;vih》=2.0V;VIL《=0.7V。

2.5V LVCMOS:

Vcc:2.5V;VOH》=2V;VOL《=0.1v;vih》=1.7V;VIL《=0.7V。

CMOS使用注意:CMOS结构内部寄生有可控硅结构,当输入或输入管脚高于VCC一定值(比如一些芯片是0.7V)

时,电流足够大的话,可能引起闩锁效应,导致芯片的烧毁。

TTL电平与CMOS电平的区别

(一)TTL高电平3.6~5V,低电平0V~2.4V

CMOS电平Vcc可达到12V

CMOS电路输出高电平约为0.9Vcc,而输出低电平约为0.1Vcc。

CMOS电路不使用的输入端不能悬空,会造成逻辑混乱。

TTL电路不使用的输入端悬空为高电平

另外,CMOS集成电路电源电压可以在较大范围内变化,因而对电源的要求不像TTL集成电路那样严格。

用TTL电平他们就可以兼容

(二)TTL电平是5V,CMOS电平一般是12V。

因为TTL电路电源电压是5V,CMOS电路电源电压一般是12V。

5V的电平不能触发CMOS电路,12V的电平会损坏TTL电路,因此不能互相兼容匹配。

(三)TTL电平标准

输出 L:《0.4v》2.4V。

输入 L:《0.8v》2.0V

TTL器件输出低电平要小于0.4V,高电平要大于2.4V。输入,低于0.8V就认为是0,高于2.0就认为是1。

CMOS电平:

输出 L:《0.1*vcc》0.9*Vcc。

输入 L:《0.3*vcc》0.7*Vcc.

以下的内容作为了解:

ECL:Emitter Coupled Logic 发射极耦合逻辑电路(差分结构)

Vcc=0V;Vee:-5.2V;VOH=-0.88V;VOL=-1.72V;VIH=-1.24V;VIL=-1.36V。

速度快,驱动能力强,噪声小,很容易达到几百M的应用。但是功耗大,需要负电源。为简化电源,出现了

PECL(ECL结构,改用正电压供电)和LVPECL。

PECL:Pseudo/Positive ECL

Vcc=5V;VOH=4.12V;VOL=3.28V;VIH=3.78V;VIL=3.64V

LVPELC:Low Voltage PECL

Vcc=3.3V;VOH=2.42V;VOL=1.58V;VIH=2.06V;VIL=1.94V

ECL、PECL、LVPECL使用注意:不同电平不能直接驱动。中间可用交流耦合、电阻网络或专用芯片进行转换。

以上三种均为射随输出结构,必须有电阻拉到一个直流偏置电压。(如多用于时钟的LVPECL:直流匹配时用

130欧上拉,同时用82欧下拉;交流匹配时

用82欧上拉,同时用130欧下拉。但两种方式工作后直流电平都在1.95V左右。)

前面的电平标准摆幅都比较大,为降低电磁辐射,同时提高开关速度又推出LVDS电平标准。

LVDS:Low Voltage Differential Signaling

差分对输入输出,内部有一个3.5-4mA,在差分线上改变方向来表示0和1。通过外部的100欧匹配电

阻(并在差分线上靠近接收端)转换为±350mV的差分电平。

LVDS使用注意:可以达到600M以上,PCB要求较高,差分线要求严格等长,差最好不超过10mil(0.25mm)。

100欧电阻离接收端距离不能超过500mil,最好控制在300mil以内。下面的电平用的可能不是很多,篇幅关系,只简单做一下介绍。如果感兴趣的话可以联系我。

CML:是内部做好匹配的一种电路,不需再进行匹配。三极管结构,也是差分线,速度能达到3G以上。只能

传输。

GTL:类似CMOS的一种结构,输入为结构,比较器一端接参考电平,另一端接输入信号。1.2V电源供

电。

Vcc=1.2V;VOH》=1.1V;VOL《=0.4v;vih》=0.85V;VIL《=0.75V

PGTL/GTL+:

Vcc=1.5V;VOH》=1.4V;VOL《=0.46v;vih》=1.2V;VIL《=0.8V

HSTL是主要用于QDR的一种电平标准:一般有V?CCIO=1.8V和V??CCIO=1.5V。和上面的

GTL相似,输入为输入为比较器结构,比较器一端接参考电平(VCCIO/2),另一端接输入信号。对参考电平

要求比较高(1%精度)。

SSTL主要用于DDR存储器。和HSTL基本相同。V??CCIO=2.5V,输入为输入为比较器结构,比较器一

端接参考电平1.25V,另一端接输入信号。对参考电平要求比较高(1%精度)。

HSTL和SSTL大多用在300M以下。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 单片机
    +关注

    关注

    5998

    文章

    43963

    浏览量

    620691
  • 电压
    +关注

    关注

    45

    文章

    5081

    浏览量

    114404
  • 电平
    +关注

    关注

    5

    文章

    338

    浏览量

    39562
收藏 人收藏

    评论

    相关推荐

    电平设计基础:电平匹配设计

    单端逻辑电平匹配是我们平时在硬件设计中最经常碰到的,我们在《TTL&CMOS电平》章节中已经对TTL和COMS电平匹配设计做了一些
    的头像 发表于 06-25 14:52 1507次阅读
    <b class='flag-5'>电平</b>设计基础:<b class='flag-5'>电平</b><b class='flag-5'>匹配</b>设计

    单片机原理与应用:外部中断低电平触发#单片机

    单片机电平单片机原理
    学习硬声知识
    发布于 :2022年11月09日 16:29:15

    单片机的应用及分类

    单片机的应用及分类单片机具有体积小、重量轻、价格便宜、功耗低、控制功能强、运算速度快、控制灵活、抗干扰能力强、电源电压范围宽等特点,故在国民经济建设、军事及家用电器、自动测控系统、智能仪表、机器人等
    发表于 04-09 14:24

    单片机复位时的电平

    求教各位大神!瑞萨的这款单片机(RL78_F14)资料单说,复位时,单片机引脚默认为input,那么请问复位时它的引脚电平是高电平还是低电平
    发表于 08-13 08:50

    使用Stm32单片机控制TM1604数码管的电平匹配

    目前遇到问题是使用Stm32单片机控制TM1604数码管,通讯为IIC,给TM1604芯片供电为5v而stm32的io为3.3v,这样stm32与TM1604之间的iic通讯电平是不是不匹配,我目前采用直接连接也可以显示,但由于
    发表于 10-24 14:40

    STM32单片机性能分类

    STM32单片机精简性能分类
    发表于 01-01 07:12

    51单片机电平特性

    开篇先说一句废话····本旺名字叫萨摩耶,,Please 叫我旺财,,,哈哈,招财进宝嘛!电平特性单片机是一种数字集成芯片,而在数字电路,只有高电平和低
    发表于 11-22 08:06

    关于单片机电平特性

    单片机笔记2021.01.18关于电平特性1.数字电路只有两种电平:高和低2.(本课程)定义单片机
    发表于 11-30 06:39

    单片机串口通信电平匹配的解决办法

    单片机串口通信电平匹配的解决电路cyb5192017-07-28 15:43:1511947收藏11分类专栏:stm32今天无意中,在网上看到这个
    发表于 12-02 08:07

    单片机和模块电压为什么会不匹配

    很早的时候调试串口通讯遇到单片机和模块电压不匹配,信号无法传输,所以整理后来遇到的转换电路。1.最简单的用转换电平IC,可以去淘宝上搜索,有四路的有两路的,比如这个双向电平转换模块2.
    发表于 12-02 07:36

    单片机的特点与分类概述

    第一章 单片机概述1.1 单片机概念1.2 单片机的特点1.3 单片机的发展1.4 单片机分类
    发表于 01-19 06:41

    单片机各种通信方式的分类

    目录一、单片机各种通信方式的分类1. 串行通信中的单工、半双工、全双工2.串行通信中的同步和异步3. 单片机的串行通信方式
    发表于 02-17 06:21

    源端串联匹配分析案例

    源端串联匹配分析案例,感兴趣的小伙伴们可以瞧一瞧。
    发表于 11-11 18:18 7次下载

    单片机晶振不起振的40个原因分析

    单片机晶振不起振原因分析遇到单片机晶振不起振是常见现象,那么引起晶振不起振的原因有哪些呢?(1) PCB板布线错误;(2) 单片机质量有问题;(3) 晶振质量有问题;(4) 负载电容或
    发表于 10-12 16:06 4.3w次阅读

    单片机串口通信电平匹配的解决电路,5V 3.3V串口通讯

    很早的时候调试串口通讯遇到单片机和模块电压不匹配,信号无法传输,所以整理后来遇到的转换电路。1.最简单的用转换电平IC,可以去淘宝上搜索,有四路的有两路的,比如这个双向电平转换模块2.
    发表于 11-23 17:36 27次下载
    <b class='flag-5'>单片机</b>串口通信<b class='flag-5'>电平</b>不<b class='flag-5'>匹配</b>的解决电路,5V 3.3V串口通讯