0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

利用CPLD来降低系统总成本及一些其他应用介绍

电子设计 作者:电子设计 2018-10-07 11:44 次阅读

编程逻辑器件(PLD,Programmable Logic Device)的灵活性一直受到电子工程师的喜爱,但在各种移动式消费类电子产品市场仍然是ASIC芯片的天地。有几个原因阻碍着CPLD器件进入移动设备市场,尤其是各种基于电池供电的手持设备。一是其高昂的价格,二是其巨大的功耗,还有一个因素是CPLD器件的工作频率。同样规模的CPLD和ASIC,CPLD的最大工作频率往往低于专门设计的ASIC芯片。

基于这种情况美国莱迪思半导体有限公司推出了ispMACH4000Z系列器件。该器件突破了CPLD器件进军移动式消费类电子产品市场所遇到的价格和速度门槛。IspMACH4000Z(In-System Programmable Macro Array CMOS Hight-densigy)系列器件的推出标志着莱迪思公司的第三代BFW(SuperBig,SuperFast,SuperWide)器件的面世。该系列器件的最高工作频率可达400MHz,完全能满足大部分当代消费类电子产品的高速应用场合。

通用CPLD应用

CPLD主要是由可编程逻辑宏单元(MC,Macro Cell)围绕中心的可编程互连矩阵单元组成。其中MC结构较复杂,并具有复杂的I/O单元互连结构,可由用户根据需要生成特定的电路结构,完成一定的功能。由于CPLD内部采用固定长度的金属线进行各逻辑块的互连,所以设计的逻辑电路具有时间可预测性,避免了分段式互连结构时序不完全预测的缺点。

第一组应用介绍了CPLD所胜任的功能。虽然这些功能不是专门针对降低功耗的,但是,利用低功耗CPLD来实现这些功能对功耗有积极的影响。例如,一个常见的CPLD功能是合并分立逻辑。这可以节省PCB空间,降低材料(BOM)成本,并减小总体功耗。下面讨论一些常见的通用CPLD应用。

1. 上电排序

在许多产品中,各种器件的上电顺序非常重要,这使得上电排序成为一个关键的功能。CPLD在系统上电的几个毫秒内就开始工作,因此成为控制系统中各种器件(包括微处理器微控制器)上电排序的最佳选择(图1)。上电排序仅仅是低功耗CPLD能够实现的多种系统功能的其中之一。可编程逻辑的最大价值在于可将多种功能在一个器件中实现。

图1:利用CPLD进行上电排序。

2. 电压转换

很多产品都需要使用电压不同的各种逻辑器件。为支持多电压应用,设计人员需要频繁连接不同电压的器件。CPLD拥有大量的I/O,它们被分组成多个块。每个I/O块被依次分配一个特有的电压电源。因此,开发电压转换器只需要将某一电压的所有I/O分组在一个块中,并将相关的电压基准连接到这些I/O所需的电源上(图2)。使用CPLD不但能够很好地完成电压转换,它更大的优势在于和电压转换相结合的可编程能力。例如,如果某一应用要求的LCD显示器不被主处理器所支持,且两者电压不同,那么可以利用CPLD来实现主处理器和LCD显示器之间的电压转换时序控制。

图2:利用Altera MAX IIZ CPLD进行电压转换。

3. 通用I/O引脚扩展

I/O是 input/output的缩写,即输入输出端口。每个设备都会有一个专用的I/O地址,用来处理自己的输入输出信息CPU与外部设备、存储器的连接和数据交换都需要通过接口设备来实现,前者被称为I/O接口,而后者则被称为存储器接口。存储器通常在CPU的同步控制下工作,接口电路比较简单;而I/O设备品种繁多,其相应的接口电路也各不相同,因此,习惯上说到接口只是指I/O接口。

在很多情况下,CPLD是微控制器、ASSP和ASIC优异的辅助器件。例如,在一个常见的通用I/O(GPIO)引脚扩展应用中,设计人员可以把小型低成本微控制器的可编程能力和CPLD的GPIO资源结合起来。CPLD构建一组内部寄存器,微控制器通过I2C或SPI等串口来访问这些寄存器(图3),这使得微控制器能够利用现有的串口来扩展其I/O总数。CPLD扩展I/O也可以用于实现电压转换,从而提高了CPLD的实用性。

图3:GPIO引脚扩展。

虽然上述例子采用的是微控制器,但同样也适用于采用ASSP和ASIC的情况。例如,很多设计人员发现用小规模ASIC通过串口来驱动CPLD这种方案的成本要比具有相同I/O能力的大规模ASIC方案低得多。

过去,人们认为“可编程逻辑”并不意味着“低功耗”。不过,零功耗CPLD的出现改变了这一观点,这一技术使得低功耗电子产品设计人员能够充分利用可编程逻辑的诸多优势。现在,除了具备CPLD在一般应用中已得到认可的杰出性能外,零功耗CPLD还能够降低便携式产品的总功耗。

4. 接口桥接

桥接(Bridging),是指依据OSI网络模型的链路层的地址,对网络数据包进行转发的过程。 是工作在osi的第二层的。一般的交换机,网桥就有桥接作用。就交换机来说,本身有一个端口与mac的映射表,通过这些,隔离了冲突域(collision)。 简单的说就是通过网桥可以把两个不同的物理局域网连接起来,是一种在链路层实现局域网互连的存储转发设备。网桥从一个局域网接收MAC帧,拆封、校对、校验之后 ,按另一个局域网的格式重新组装,发往它的物理层。

便携式应用设计人员经常需要连接具有不同I/O接口的器件。这一功能被称为桥接,因为CPLD被用来构成不同接口之间的“桥”。图4所示为采用CPLD来桥接两种不同的串口:I2C和SPI。该设计可以在Altera MAX IIZ EPM240Z CPLD中实现,使用约43%的可用逻辑和6个I/O引脚。

图4:利用MAX IIZ CPLD桥接I2C与SPI。

图5所示为一个主处理器与SPI主机的接口,这是一个利用CPLD来实现串并转换接口的实例。这个例子创建了一个主处理器总线接口和一个完整的SPI主机,可以在MAX IIZ EPM240Z CPLD中实现,占用约30%的可用逻辑和25个I/O引脚。

在图6中,CPLD被用于桥接两种不同的并口。这一设计实例实现了PXA310主处理器总线与Compact FLASH+器件的接口,可采用MAX IIZ EPM240Z CPLD实现,使用约17%的可用逻辑及59个I/O引脚。

6.降低功耗的应用

上述应用展示了利用低功耗CPLD来实现便携式应用中的多种常见功能。下一组应用将介绍利用零功耗CPLD的独特功能来降低便携式应用功耗的途径。

图5:利用MAX IIZ CPLD实现主处理器至SPI接口。

7. 自关断和自上电

MAX IIZ CPLD是一种可实现超低待机功耗的零功耗CPLD。例如,EPM240Z器件在待机时仅消耗29μA电流。不过,为达到绝对最低功耗,理想的状态是器件在不工作时不消耗能量。令人吃惊的是,这确实可以做到,因为与传统的宏单元CPLD不同,MAX IIZ器件具有内部振荡器,可实现自动关断功能。

图6:利用MAX IIZ CPLD实现主处理器至CF+接口。

该操作十分简单。MAX IIZ CPLD的所有输入被用于控制计数器。任意输入被激活后,计数器保持复位。当所有输入进入非激活状态后,计数器开始计数,直到达到用户指定的时间长度。如果在这一时间段所有输入仍处于未激活状态,则发送一个信号以禁用MOSFET,这样可以关断MAX IIZ器件的电源。当任意输入再次被激活时,内部计数器复位、通电,MAX IIZ CPLD上电(图7)。

图7:输入处于非激活状态时可实现自动关断和自动上电。

8. 多输入时的上电

MAX IIZ CPLD能够轻松地监视其输入,可以自停止或者自启动,这些功能都可以直接应用在降低便携式应用的功耗上。在许多便携式产品中,通过按下电源开关实现上电。如果产品在一段时间内空闲,可启用关断或者待机模式来延长电池使用寿命。对于这一点,许多便携产品设计人员希望用户来重新激活产品,例如,开盖、按下任意键、插入存储器卡等(图8)。但是,大多电源管理设计都只支持一个控制输入。在这种情况下,可以采用CPLD来监控输入。当产品在设计人员指定的一段时间都处于空闲,CPLD向电源管理逻辑发出关断信号。当任意输入使其激活后,CPLD上电并向电源管理逻辑发出系统上电信号。

图8:利用MAX IIZ CPLD可根据输入工作状态来启动或者停止系统供电。

9. 将CPLD用作低功耗协处理器

可以把很多系统功能从耗电的大型主系统处理器中卸载到节电的小型CPLD中。大量的系统“管理”功能必须周期性地完成。在下面的例子中,系统处理器可保持在节能模式,而低功耗MAX IIZ CPLD利用其内部振荡器来周期性地执行任务。如果需要的话,MAX IIZ CPLD的内部振荡器可与外部振荡器进行校准。校准后,外部振荡器关断,以进一步降低功耗(图9)。

图9:CPLD内部振荡器可与外部振荡器进行校准。

监控系统状态:CPLD周期性地检查系统状态。如果一切正常,则继续保持关断,但如果出现问题,则CPLD记录下问题并唤醒主处理器。驱动蓝牙LED:在很多便携式应用中,驱动蓝牙LED对于CPLD而言是非常普遍的应用。替代方案需要唤醒主处理器以及足够的其它系统部件才能实现这一功能,相比采用CPLD要消耗更多的能量。监控电池电量:当主处理器保持待机时,CPLD周期性地读取电池电量。如果电源降到规定的电压以下,则CPLD唤醒主处理器,随即系统正常关断。

本文小结

过去,低功耗便携产品设计人员并不能充分利用可编程逻辑的诸多优势。不过,待机电流只有几微安的零功耗CPLD的出现使得可编程器件成为低功耗设计人员可以选用的器件。

本文介绍了利用CPLD来实现通用系统功能的实例,展示了MAX IIZ CPLD中自停止和自启动电路的独特功能。这一功能可以降低便携式应用的功耗。此外,本文还介绍了怎样将周期性的系统监控和媒体传送等任务从主处理器卸载到低功耗CPLD协处理器中。由于采用了零功耗CPLD,便携式电子产品设计人员现在进一步提高了开发低功耗、多功能创新产品的能力。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 半导体
    +关注

    关注

    327

    文章

    24382

    浏览量

    201650
  • cpld
    +关注

    关注

    32

    文章

    1243

    浏览量

    168232
  • 电池
    +关注

    关注

    82

    文章

    9766

    浏览量

    123322
收藏 人收藏

    评论

    相关推荐

    采用低功耗28nm降低系统总成本

    本资料是关于如何采用低功耗28nm降低系统总成本
    发表于 07-31 21:25

    FPGA提供快速、简单、零风险的成本降低方案

    , Inc.) 日前宣布隆重推出EasyPath-6FPGA,该产品为高性能 FPGA 进入量产器件提供了六周内即可实现的总成本最低、风险最小的的解决方案,在所有FPGA降低成本解决方案中转入量产时间
    发表于 08-11 18:17

    设计坊第二期:该如何降低工业应用总体拥有成本(TCO)

    将驱动系统连接至这些工厂网络。而 MCU 和一些较新的数字信号处理器能够支持 ( 标准 ) 具有软件开销的以太网TCP/IP,这种组合会存在哪些问题呢?5.谈谈你在设计中会通过哪些方法降低
    发表于 11-12 10:51

    采用低功耗28nm FPGA降低系统总成本

    在针对大批量应用开发系统时,要考虑的个重要因素是成本。有多个方面会影响总体拥有成本,而不仅仅是每个元器件的价格。这包括硅片的功耗要求、材料(BOM)
    发表于 02-09 15:02

    使用虚拟仪器技术降低您的测量成本

    必要的设备安装,比如传感器连接、接线和被测单元的其它准备工作。正如您在图 1 中所看到的,对于个典型应用来说,这个步骤大约需耗费总成本的 23%(也有一些用户反映说这部分会占用他们总成本
    发表于 03-12 09:55

    电机企业降低成本的误区

    制造业,生产成本只是总成本部分,约占50—70%,另有相当大的一部分成本产生于技术研发、市场行销、消费者服务等领域,而它们在成本分析中却
    发表于 10-11 10:20

    利用业界成本最低、功耗最低的FPGA降低系统总成本需要面对哪些挑战?

    在全球竞争和经济因素环境下,当今高技术产品利润和销售在不断下滑,工程设计团队在向市场推出低成本产品方面承受了很大的压力。新产品研发面临两种不同的系统挑战:利用最新的技术和功能开发全新的产品,或者采用
    发表于 08-09 07:41

    如何采用低功耗28nm FPGA降低系统总成本

    在针对大批量应用开发系统时,要考虑的个重要因素是成本。有多个方面会影响总体拥有成本,而不仅仅是每个元器件的价格。这包括硅片的功耗要求、材料(BOM)
    发表于 10-14 06:11

    介绍嵌入式系统一些基础知识

    本文主要介绍嵌入式系统一些基础知识,希望对各位有帮助。嵌入式系统基础1、嵌入式系统的定义(1)定义:以应用为中心,以计算机技术为基础,软硬
    发表于 12-21 07:32

    多合动力总成系统解决方案

    市场上的多合动力总成系统应用有多种不同的方法实现多合动力总成
    发表于 11-08 07:54

    微电网运行总成本最低的规划方案分析

    本发明涉及微电网运行规划方法及系统。方法包括:获取微电网中分布式机组和储能系统的参数信息,将规划周期内微电网运行总成本最低作为目标函数,根据参数信息构建含储能系统的微电网规划模型;获取
    发表于 01-23 11:51 2072次阅读
    微电网运行<b class='flag-5'>总成本</b>最低的规划方案分析

    降低芯片设计成本的方法有哪些?

    虽然EDA行业倾向于关注前沿设计,其中的设计成本只占产品总成本的一小部分,但由于电子行业的长尾效应,沿着尾部走得越远,设计成本总成本的比例就越大。
    的头像 发表于 10-05 08:56 6146次阅读

    在PADS设计流程中使用DFM分析可降低成本

    在早期设计流程中使用 DFM 分析可满足您的上市时间窗口要求并降低产品总成本
    的头像 发表于 05-15 06:32 3569次阅读

    在便携式应用中利用零功耗CPLD降低系统总成本

    可编程逻辑器件(PLD,Programmable Logic Device)的灵活性一直受到电子工程师的喜爱,但在各种移动式消费类电子产品市场仍然是ASIC芯片的天地。
    发表于 05-11 10:52 615次阅读

    通过集成动力总成系统降低电动汽车成本并增加行驶里程

    通过集成动力总成系统降低电动汽车成本并增加行驶里程
    发表于 10-28 12:00 0次下载
    通过集成动力<b class='flag-5'>总成</b><b class='flag-5'>系统</b><b class='flag-5'>降低</b>电动汽车<b class='flag-5'>成本</b>并增加行驶里程