0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

基于FPGA与光电隔离技术实现发电机组频率测量计的设计

电子设计 来源:郭婷 作者:电子设计 2019-01-07 08:23 次阅读

1引言

在现代社会中,电资源成为人们生活当中不可缺少的一部分,而发电机和电动机在电力系统中扮演着非常重要的角色。在很多场合,需要对电机组和电网的频率进行测量。目前,频率测量的电路系统很多,这里介绍一种数字电路测频:基于FPGA的发电机组的频率测量计。

随着电子技术的不断发展和进步,以EDA为代表的数字电路设计发生很大变化。在设计方法上,已经从“电路设计—硬件搭试—焊接”的传统设计方式到“功能设计—软件模拟下载调试”的电子自动化设计模式。在这种状况下,以硬件描述语言(Hardware Description Language)和逻辑综合为基础的自顶向下的电子设计方法得到迅速发展。Verilog HDL语言是目前应用最广泛的硬件描述语言,它是在C语言的基础上发展起来的,语法较为自由灵活、拥有广泛的学习群体、资源比较丰富,且容易学简单易懂。本文发电机组频率测量计的设计是在Verilog hdl语言的基础上展开的,源程序经过Altera 公司QuartusⅡ5.0软件完成了综合、仿真(功能仿真和时序仿真),FPGA(Field Programmable Gate Array,现场可编程门阵列) 选用的是Cyclone系列的EP1C3T144C6器件。

2频率测量电路

2.1频率测量的总体电路

采用电压互感器取来自于发电机组端电压或电网电压的测频输入信号,经削波、滤波处理后,变成幅度基本不变的稳定波形,经放大电路将信号放大整形,再用电压比较电路将具有正负幅值的方波变成只有正幅值的方波信号。然后,通过光电耦合器使FPGA的数字系统与输入信号隔离。FPGA数字系统利用标准的1HZ信号对隔离后的方波信号的脉冲个数进行计数,得到信号的频率数,该频率数经数码管显示。由于发电机组的频率与发电机组端电压有关系,可以从频率的变化得到发电机组端电压的变化。从系统总体框图如图1所示,从中可以看出,该FPGA数字系统与输入通道隔离,因而大大提高了系统硬件的抗干扰能力。

基于FPGA与光电隔离技术实现发电机组频率测量计的设计

图1 系统总体框图

2.2频率测量的原理

频率测量的原理是计算每秒钟待测信号的脉冲个数,也就是利用标准的1HZ (周期为1s) 脉宽信号对输入的待测信号的脉冲进行计数,1秒计数结束后对采集到脉冲个数送到数码管显示。

测频控制器有3个输入信号:Samplefreq为标准的脉冲信号,Reset是复位控制信号,Start是开始测量信号;3个输出信号:Endmeasure是结束测量信号(计数复位和转换复位),Gate是允许计数信号(即门控信号),Enableconvert是开始转换信号。控制流程是先对频率计复位,再开始测量,在Samplefreq信号的上升沿,Gate信号使能使计数器开始工作,到Samplefreq的下一个上升沿,Gate反转成低电平使计数器停止计数,同时Enableconvert使转换器开始转换二进制数(转换时间低于1s)。转换结束后,十进制数经过7段显示译码器译码,然后在数码管中显示所测信号的频率。由于Enableconvert信号的使用使数码管数据显示稳定,不会出现闪烁。进行下次测量之前要对频率计进行复位,使数码管的数字显示清零,为下次显示做准备。

本文设计的数字频率计有六个模块组成:测频控制模块(Control)、十分频模块(divfreq)、二进制计数器模块(Counter)、锁存器模块(Latch)、二进制到十进制的转换器模块(Bit2Bcd)、7段显示译码器模块(Led_encoder)。

3频率测量计的设计

本次设计采用Verilog HDL语言,运用自顶向下的设计理念。将系统按功能按层次化分,首先定义顶层功能模块,并在顶层功能模块内部的连接关系和对外的接口关系进行了描述, 而功能块的逻辑功能和具体实现形式则由下一层模块来描述。整个设计分两步:第一步利用Quartus Ⅱ5.0图形块输入方式设计顶层模块,顶层图形块如图2所示;第二步在顶层模块中为每个图形块生成硬件描述语言(Verilog HDL),然后在生成的Verilog HDL设计文件中,对低层功能模块的功能进行描述设计。

基于FPGA与光电隔离技术实现发电机组频率测量计的设计

图2顶层图形块

3.1测频控制模块设计

这是三输入三输出模块,测频控制模块波形仿真如图3所示,如用Verilog HDL描述为:

module Control (clk,reset,start,enableconvert,gate,endmeasure);

input reset,start,clk;

output enableconvert,gate,endmeasure;

reg enableconvert,gate,endmeasure;

always @ (posedge clk or posedge reset)

begin

if (reset)

begin

endmeasure <= 1'b1 ;

enableconvert <=1'b0 ;

gate <= 1'b0 ;

end

else

begin

endmeasure <= 1'b0 ;          

if (start)

begin

gate <= ~gate ;

enableconvert <= gate ;

end

end

end

endmodule

基于FPGA与光电隔离技术实现发电机组频率测量计的设计

图3测频控制器波形仿真时序图

3.2二进制到十进制的转换器模块设计

本设计,需要转换时钟Convertfreq信号对转换模块进行时序控制,由于要在1s内完成转换,则转换时钟Convertfreq的频率应该选用高频频信号,即转换时钟Convertfreq的频率是标准时钟Samplefreq信号10分频得到的。

为了对本设计进行波形仿真,取输入的10位二进制数bin[9..0]为10’b0000011001(十进制为25)。图4为二进制到十进制的转换器的仿真时序图:

基于FPGA与光电隔离技术实现发电机组频率测量计的设计

图4 二进制到十进制的转换器的仿真时序图

4仿真和调试

通过上述的描述,从各个模块独立的角度对其进行了仿真,结果表明设计符合要求。为了保证系统的整体可靠性,对整个系统做了仿真,仿真时序图如图5所示:

基于FPGA与光电隔离技术实现发电机组频率测量计的设计

图5系统仿真时序图

其中,LEDD,LEDC,LEDB,LEDA是译码的结果要在7段数码管上显示,0010010(显示为2)、0100100(显示为5)。

将设计的频率测量计下载到目标芯片EP1C3T144C6中,并在GW48实验箱上进行的模拟仿真,当输入频率为1 Hz~1023 Hz的信号时,频率测量计所测的频率完全准确,当频率高于1023Hz时,系统报警,同时频率显示为0。

5结束语

基于FPGA设计的发电机组频率测量计,系统在整体上采用光电耦合器的隔离方式,提高系统的抗干扰能力和稳定性。该系统具有线路简单可靠、通用性强、稳定度高等优点,可广泛应用于频率电压变换器、转速继电器。

该设计的FPGA数字系统部分使用Verilog HDL语言,给出核心程序,并可以通过Verilog HDL语言的综合工具进行相应硬件电路的生成,具有传统逻辑设计方法所无法比拟的优越性。经过仿真后,验证设计是成功的, 达到预期结果。同时这种方法设计的数字电子系统可移植性强、可更改性好。如果需要的频率测量范围需要扩大,不需要硬件变化只需改变软件就可以。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • FPGA
    +关注

    关注

    1602

    文章

    21309

    浏览量

    593128
  • eda
    eda
    +关注

    关注

    71

    文章

    2535

    浏览量

    170853
  • 发电机
    +关注

    关注

    26

    文章

    1485

    浏览量

    66573
收藏 人收藏

    评论

    相关推荐

    采用FPGA器件EP1C3T144C6芯片和VHDL实现频率测量计的设计

    在现代社会中,电资源成为人们生活当中不可缺少的一部分,而发电机和电动机在电力系统中扮演着非常重要的角色。在很多场合,需要对电机组和电网的频率进行测量。目前,
    发表于 07-23 17:33 1714次阅读
    采用<b class='flag-5'>FPGA</b>器件EP1C3T144C6芯片和VHDL<b class='flag-5'>实现</b><b class='flag-5'>频率</b><b class='flag-5'>测量计</b>的设计

    [推荐]康明斯柴油发电机组技术资料

    冷却设计。采用双层绝缘扁铜线,大大提高匝间、层间的耐压性能。绝缘标准产品的绝缘等级为H。标准产品的防护等级为IP21采用立式浸漆、真空哄干工艺发电机组发电机组是指能将机械能或其它可再生能源转变成电能
    发表于 06-24 18:01

    小型风力发电机组的应用

    小型风力发电机组的应用[hide][/hide]
    发表于 09-11 01:00

    柴油发电机组竣工后的验收

      发电机组工程竣工后输出额定功率及带载能力能否达到设计要求,直接影响工程验收;有的机组房加装降噪设备后环境噪声虽然减小了,但对机组输出功率却存在一定影响,无法检测究竟损失了
    发表于 11-03 16:20

    如何正确选购柴油发电机组

      相信对于柴油发电机组的选购大家应该陌生,但是究竟如何才能正确选购柴油发电机组呢?本文就为大家详细的解析关于如何正确选购柴油发电机组:柴油发电机组柴油
    发表于 11-09 10:12

    柴油发电机组的运行原理

      关于柴油发电机组的知识、想要深入理解本章节主题,首先要了解柴油发电机组的概念,笔者将从以下两个方面来阐述本章节的主题:一、柴油发电机组的运行原理 &
    发表于 11-09 10:25

    发电机组的基础知识

    负荷来实现。为此必须加强电机的冷却。所以 5~10万千瓦以上的汽轮发电机组都采用了冷却效果较好的氢冷或水冷技术。70年代以来,汽轮发电机组
    发表于 11-09 10:27

    发电机组瞬态频率调整率及频率恢复时间的测量方法

      发电机组的输出电压与发电机组中的转速及励磁电流有关,而转速又决定了输出交流电的频率,只有在决定了频率的情况下,再测量其输出电压
    发表于 11-09 10:52

    如何采用FPGA实现发电机组频率测量计的设计?

    本文发电机组频率测量计的设计是在Verilog hdl语言的基础上展开的,源程序经过Altera 公司的QuartusⅡ5.0软件完成了综合、仿真(功能仿真和时序仿真),FPGA(Fi
    发表于 04-08 06:15

    风力发电机组的基本结构 精选资料下载

    风力发电机组的基本结构,如图所示:风力转变成动能,动能转换成电能。一、风速是有限制的,所以有了变浆和偏航技术,用来调整迎风面积,增加发电时间。二、变速箱是风力发电机组的核心部件,
    发表于 07-12 06:38

    基于FPGA发电机组频率测量计实现

    利用Verilog HDL 硬件描述语言自顶向下的设计方法和QuartusⅡ 软件,在复杂的可编程逻辑器件(FPGA, Field Programmable Gate Array)中实现发电机组
    发表于 08-06 15:52 18次下载

    FPGA实现发电机组频率测量计

    FPGA实现发电机组频率测量计 1 引言    在现代社会中,电资源成为人们生活当中不可缺少的一部分,而
    发表于 01-16 10:01 1035次阅读
    用<b class='flag-5'>FPGA</b><b class='flag-5'>实现</b><b class='flag-5'>发电机组</b><b class='flag-5'>频率</b><b class='flag-5'>测量计</b>

    采用FPGA实现发电机组频率测量计的设计

    采用FPGA实现发电机组频率测量计的设计  1 引言   在现代社会中,电资源成为人们生活当中不可缺少的一部分,而
    发表于 02-01 10:58 679次阅读
    采用<b class='flag-5'>FPGA</b><b class='flag-5'>实现</b><b class='flag-5'>发电机组</b><b class='flag-5'>频率</b><b class='flag-5'>测量计</b>的设计

    发电机组绝缘电阻的测量方法

    鑫思科技提供发电机负载测试,发电机组绝缘电阻的测量方法,负载功率测试
    发表于 07-12 15:27 7605次阅读

    如何使用FPGA实现发电机组频率测量计的设计

    利用Verilog HDL 硬件描述语言自顶向下的设计方法和QuartusⅡ 软件,在复杂的可编程逻辑器件(FPGA, Field Programmable Gate Array)中实现发电机组
    发表于 11-16 16:48 2次下载
    如何使用<b class='flag-5'>FPGA</b><b class='flag-5'>实现</b><b class='flag-5'>发电机组</b><b class='flag-5'>频率</b><b class='flag-5'>测量计</b>的设计