0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

PCIe当今的发展状况如何?

BCc2_IDT_Inc 来源:未知 作者:李倩 2018-08-30 14:17 次阅读

PCIe 发展历程

PCIe 当今的发展状况如何?PCI SIG 在 2017 年 9 月批准了 PCIe Gen4 规范 1.0 版。PCIe Gen5 规范已在 2018 年 4 月底升级到 0.7 版,并预计在 2018 年 9 月发布 0.9 版。与 Gen4 相比,Gen5 规范的发展更加迅速。如今,大部分新的设计活动仍以 PCIe Gen3 或 Gen4 为中心,现在深入探讨 PCIe Gen5 设计还为时过早,所以目前我们将继续基于 PCIe Gen3 和 Gen4 进行探讨。

在深入探讨之前,我要指出 PCIe Gen4 的一个有益特性,那就是它的时钟抖动计算与 Gen3 相同。唯一的区别在于 PCIe Gen4 的抖动限值为 500fs rms,而 Gen3 是 1ps rms。这意味着如果您使用 PCIe Gen3 的计算方法来计算时钟抖动,并且得到的结果低于 500fs rms,那么您就可以作为时钟使用PCIe Gen4 。

PCIe 时钟 vs. 网络时钟

我们首先从常用的 12kHz-20MHz 砖墙式滤波器开始,它时常与相位噪声分析仪 (PNA) 一起用于测量网络时钟,见图 1。线性纵坐标以 dBc/Hz 为单位(每个频率下的载波分贝),对数横坐标以 Hz 为单位。对于 PCIe 时钟,载波是 100MHz 的时钟。而以太网时钟通常使用 156.25MHz 的频率。

由简要检查可知,12KHz 和 20MHz 间的“通频带”内无衰减,如 0dBc 的水平线所示。12KHz 和 20MHz 处的垂直线完全衰减了通频带外的频率。我们将这种垂直线称之为“砖墙式”滤波器。这意味着抖动计算能够包含通频带区域内的所有噪声且排除通频带外的所有噪声。这种滤波器对通频带内的所有噪声内容具有同样的敏感度。

图 2 所示的是计算抖动前应用于 PCIe 时钟抖动的滤波器组合。PCIe Gen3 和 Gen4 时钟抖动是应用 64 个滤波器组合后获得的最差值。这个最差值必须低于规范限值。

由图 2 可知,与图 1 中的 12KHz-20MHz 滤波器存在显著区别。最明显的区别是没有“砖墙”。并且在 1MHz 以下存在每十倍频程 20dB 的衰减。(说明:十倍频程是用对数尺度表达的 10 次幂[104 到 105,105 到 106])。这种衰减适用于共用时钟系统,因为我们假定低频噪声是常见的,而且我们指定所有 PLL (时钟 PLL 和 TX/RX PLL )来跟踪它。这意味着 PCIe Gen3 和 Gen4 与网络系统相比,共用时钟系统对低频时钟抖动不太敏感。此外,这也是为什么对于共用时钟系统,优异的 PCIe 时钟一般拥有相对较高的 12KHz-20MHz 的相位抖动。这也是为什么为共用时钟系统指定的时钟一般不能用于单独的时钟系统。(我们将在以后发表的文章中探讨这个话题)。

下一个注意事项是 1MHz 以上的大部分噪声都能通过滤波器。实际上滤波器在 1MHz 以上时相当平坦。这意味着 PCIe Gen3 和 Gen4 通用时钟时序对高于 1MHz 的抖动最为敏感。

PCIe 时钟抖动测量和网络时钟抖动测量间的另一个显著差异在图 2 中并不明显。我们使用数字采样示波器 (DSO) 而非 PNA 获取时钟周期或波形文件来计算 PCIe 时钟抖动。主要原因是因为 PCIe 时钟支持扩频,但网络时钟不支持。而且传统上 PNA 不能与在扩频状态的时钟共同工作。

根据奈奎斯特定理 (Nyquist),信号采样能混叠所有信息直至 f/2。那么对于 100MHz 的 PCIe 时钟,这意味着从 DSO 取得的文件包含了高达 50MHz 的有用信息。此外,这也意味着根据从 DSO 获取的数据进行的 PCIe 时钟抖动计算能一直计算到 50MHz。虽然在 1MHz 以上的滤波器大致在 -20dBc ,PCIe Gen3 和 Gen4 共用时钟抖动最敏感的范围是从 1MHz 一直到 50MHz ,如图 3 所示。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 滤波器
    +关注

    关注

    158

    文章

    7311

    浏览量

    174685
  • PCIe
    +关注

    关注

    13

    文章

    1078

    浏览量

    80694

原文标题:你真的了解 PCIe 吗?

文章出处:【微信号:IDT_Inc,微信公众号:IDT_Inc】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    #硬声创作季 PCIe-QuickLearn-PCIe-Overview-Data

    PCIPCIe
    Mr_haohao
    发布于 :2022年10月20日 23:00:07

    国内电力通信的发展状况

      随着京汉微波电路主设备订货合同的签订,电力通信加快技术创新的工作也由此拉开帷幕。电力通信将在满足电网安全生产需要的基础上,积极争取政策许可参与社会电信市场。  当今时代,信息与通信技术发展
    发表于 12-12 15:18

    急~~有谁知道国内外汽车喷油器的检测技术的发展状况

    有大虾知道国内外汽车喷油器的检测技术的发展状况吗?求介绍、求资料。。
    发表于 04-19 14:33

    2016年VR行业发展状况及未来五年预测

    的一种预示。随着市场的逐渐发展和成熟,当今高度分散的VR市场将最终集中起来。 在2016年取得重大进展后,VR市场在2017年已经开始向成熟转型。开发商,消费者,投资者和硬件制造商有了更多的选择,当然
    发表于 12-21 11:31

    数据库学习入门资料汇总(标准语言+发展状况+设计技巧)

    档的主要内容详细介绍的是数据库学习教程之数据库的发展状况如何数据库有什么新发展主要内容包括了:1 数据库技术发展概述2 数据库发展的3个阶段
    发表于 10-26 16:18

    PCIe加速卡的发展

    NVMe标准推广速度之快出乎意料,如今U.2接口已成为x86服务器标配,作为御用接口(兼容SAS/SATA),如此也就扫除NVMe PCIe SSD盘最后障碍,一句话,SSD盘也实现PCIe连接
    发表于 06-24 05:00

    GSM的发展状况

    改名为PDC)等数字移动通信系统。在这些数字系统中,GSM的发展最引人注目。1991年GSM系统正式在欧洲问世,网络开通运行。 GSM系列主要有GSM900、DCS1800和PCS1900三部分,三者之间的主要区别是工作频段的差异。
    发表于 07-02 08:11

    当今电源产业及电源技术的发展趋势

    当今电源产业及电源技术的发展趋势 摘要:电力电子技术的发展带动了电源技术的发展,而电源技术的发展有效地促进了电源产业的
    发表于 07-04 11:29 1560次阅读

    数字式电子镇流器的发展状况

    数字式电子镇流器的发展状况 电子镇流器发展的三个步骤:模拟式——混合式——数字式
    发表于 10-09 09:23 696次阅读

    汽车电子信息状况发展对策

    汽车电子信息状况发展对策
    发表于 01-18 20:39 8次下载

    军事强国的激光武器发展状况

    电子发烧友网站提供《军事强国的激光武器发展状况.doc》资料免费下载
    发表于 10-31 11:19 0次下载
    军事强国的激光武器<b class='flag-5'>发展</b><b class='flag-5'>状况</b>

    PCIe串行总线发展历史及工作原理

    PCIe是一种高速串行计算机扩展总线标准,自2003年推出以来,已经成为服务器(Server)和PC上的重要接口。今天为大家简单介绍一下PCIe发展历史以及它的工作原理。
    发表于 12-20 10:00 605次阅读
    <b class='flag-5'>PCIe</b>串行总线<b class='flag-5'>发展</b>历史及工作原理

    PCIE发展史及应用

    随着PCIE版本的不断升级,其应用范围也越来越广泛。除了传统的显卡、网卡、声卡等设备外,SSD、USB控制器、Thunderbolt接口等设备也开始支持PCIE接口。
    的头像 发表于 01-21 10:25 638次阅读

    pcie交换芯片的发展前景

    PCIe交换芯片的发展前景看起来相当积极,这主要得益于大数据、物联网、人工智能等信息技术的快速发展以及传统产业数字化的转型。这些趋势都推动了PCIe交换芯片的需求不断增加,进而为其带来
    的头像 发表于 03-18 14:03 254次阅读