0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

紫光内存ddr3评测 比较中规中矩

454398 作者:工程师吴畏 2018-08-24 10:31 次阅读

2017年个人认为从某种程度上是PC DIY正式衰落的元年,其中很大的因素就是因三星为首的一众厂商的垄断内存和闪存的生产,导致内存、SSD、显卡(部分原因)轮番涨价,成为“最佳理财产品”。NVIDIA甚至放弃了核心与显存捆绑出货的利润,“让利”给了AIC厂商自行采购显存。

那还有什么可以阻止这种无耻的寡头行为?从最近内存SSD出现降价就可以看到还是会有的,那就是国产的紫光内存正式发布。虽然目前只有DDR3用上了国产颗粒,但这毕竟是一个开端。

内存包装与外观:

紫光内存的包装可以说是非常简陋了,仅有一个塑料壳子。

紫光内存外观上来说非常“原始”,典型的无马甲普条外观。

本文最为核心的就是内存上的颗粒了,这是标示为紫光自家的DDR3颗粒。可以发现紫光现在用到的应该是封装厂用来测试各种颗粒的公版PCB

目前紫光只有DDR3用到了国产颗粒,DDR4暂时还在用海力士的颗粒。虽然被部分“权威”媒体酸是依靠收购来的封装厂封装的“不明颗粒”,但毕竟标志着国芯国造的到来。

内存的PCB是六层,算是比较中规中矩的用料。

金手指的样式跟十铨的略有不同,最前端会多了一个尖角。

产品测试平台:

以下为测试平台的详细配置表。

平台用的是4790K+Z87X-OC,基本上已经是DDR3时代最好的平台了。

作为对比的是十铨的2666C11内存,这是我手上频率最高的内存,便于对比。

中间会有搭配独显的测试,显卡采用的是迪兰恒进的VEGA 64水冷版。

SSD是三块INTEL,系统盘用的是比较主流的535,以保证测试更接近一般用户。240G用作系统盘,480G*2主要是拿来放测试游戏。游戏越来越多,只能加SSD了。

散热器是酷冷至尊的T610P。

电源是银欣的SX650-G。

测试平台是Streacom的BC1。

产品性能测试:

这边首先讲一下测试中的具体设置参数,紫光这个内存默认就可以直接上1600MHz,时序是11-11-11-28。1333的设置档是9-9-9-24。其他频率按照有XMP的十铨内存,所以统一为11-13-13-35。其他参数均为AUTO设置。

紫光的内存在1.65V下最高只能运行在1866MHz上面。

测试项目上,这边主要用到了AIDA 64的内存测试和WINRAR的性能测试,从理论测试和实际性能测试来验证两者的差异性。

简单测试结论:

从测试结果来看,就可以发现一个比较有意思的现象,紫光内存的性能在相同频率下会明显高于对比组,差不多相当于频率高一档的差异。

原因其实很简单,就是紫光对内存小参的设置相当激进,所以在相同频率下被压榨出更多的性能。

但是相应的,内存的超频能力就大大受到了限制,其实这个内存如果有比较合理的XMP设置的话,2400以上应该是比较稳的。

这张图是分别截取两者在AIDA 64中显示的SPD参数,可以看到整体的小参紫光的设置相当的激进。

不过紫光颗粒与其他内存的差异比较大,我试着套用了几个内存的XMP进去,并不能正常超频,这事情还是需要紫光自己来解决。

具体的性能对比上来看,紫光表现最好的是复制性能,1866下已经达到十铨2133的水平了。

延迟上紫光在1600上表现比较好,但是1866上优势就不明显了。

回到实际的应用软件中,WINRAR上紫光的表现是相当不错的,1866下已经接近十铨2133的性能。

简单总结:

关于内存的兼容性:

这边简单用Z87和Z97都跑过,基本的兼容性应该问题不大。

关于内存的性能:

紫光内存的性能在同频下会略好于其他的内存,不过相对激进的小参设置也限制了内存的超频能力。暂时没有办法复现出来之前B站视频中不加压超2000是怎么做到的。

总体而言,紫光DDR3内存产品做得比较中规中矩,使用表现上正常稳定,但是SPD的小参设置堪称败笔,个人认为对这个体质的颗粒来说是极大的浪费。

从这个角度也可以看出紫光这家厂商还是典型的工厂思维,而不像三星在早期推广自家内存的时候,宁可让那些内存容易缩缸,也要尽可能保证可以超高频,所以在行销宣传的角度上,两家厂商差距显露无疑。

不过对于我们来说,紫光内存的出现意味着内存、SSD等闪存、内存产品价格开始重新回归正常化。现在DDR3已经开始明显回调价格了。

不过三星依然对市场不愿放手,就在我测试期间,三星又再次完成了一波拉闸-烧厂-涨价的骚操作,可见对于这种明火执仗的寡头(前脚跟商务部达成调解,后脚回去就拉闸)只有国货的崛起才会是解法。

祝三星最后这么皮一下可以玩的开心。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • DDR3
    +关注

    关注

    2

    文章

    268

    浏览量

    41782
  • 内存
    +关注

    关注

    8

    文章

    2764

    浏览量

    72751
  • 紫光
    +关注

    关注

    2

    文章

    407

    浏览量

    33866
收藏 人收藏

    评论

    相关推荐

    完整的DDR2、DDR3DDR3L内存电源解决方案同步降压控制器TPS51216数据表

    电子发烧友网站提供《完整的DDR2、DDR3DDR3L内存电源解决方案同步降压控制器TPS51216数据表.pdf》资料免费下载
    发表于 03-13 13:58 0次下载
    完整的<b class='flag-5'>DDR</b>2、<b class='flag-5'>DDR3</b>和<b class='flag-5'>DDR</b>3L<b class='flag-5'>内存</b>电源解决方案同步降压控制器TPS51216数据表

    完整的DDRDDR2和DDR3内存电源解决方案同步降压控制器数据表

    电子发烧友网站提供《完整的DDRDDR2和DDR3内存电源解决方案同步降压控制器数据表.pdf》资料免费下载
    发表于 03-13 10:16 1次下载
    完整的<b class='flag-5'>DDR</b>、<b class='flag-5'>DDR</b>2和<b class='flag-5'>DDR3</b><b class='flag-5'>内存</b>电源解决方案同步降压控制器数据表

    DDR4和DDR3内存都有哪些区别?

    DDR4和DDR3内存都有哪些区别? 随着计算机的日益发展,内存也越来越重要。DDR3DDR4
    的头像 发表于 10-30 09:22 5220次阅读

    阐述DDR3读写分离的方法

    DDR3是2007年推出的,预计2022年DDR3的市场份额将降至8%或以下。但原理都是一样的,DDR3的读写分离作为DDR最基本也是最常用的部分,本文主要阐述
    的头像 发表于 10-18 16:03 576次阅读
    阐述<b class='flag-5'>DDR3</b>读写分离的方法

    DDR3DDR4的技术特性对比

    摘要:本文将对DDR3DDR4两种内存技术进行详细的比较,分析它们的技术特性、性能差异以及适用场景。通过对比这两种内存技术,为读者在购买和
    发表于 09-27 17:42 1298次阅读

    DDR4与DDR3的不同之处 DDR4设计与仿真案例

    相对于DDR3, DDR4首先在外表上就有一些变化,比如DDR4将内存下部设计为中间稍微突出,边缘变矮的形状,在中央的高点和两端的低点以平滑曲线过渡,这样的设计可以保证金手指和
    发表于 09-19 14:49 1792次阅读
    <b class='flag-5'>DDR</b>4与<b class='flag-5'>DDR3</b>的不同之处 <b class='flag-5'>DDR</b>4设计与仿真案例

    DDR3的规格书解读

    以MT41J128M型号为举例:128Mbit=16Mbit*8banks 该DDR是个8bit的DDR3,每个bank的大小为16Mbit,一共有8个bank。
    发表于 09-15 15:30 732次阅读
    <b class='flag-5'>DDR3</b>的规格书解读

    DDR3带宽计算方法 FPGA所支持的最大频率

    DDR3带宽计算之前,先弄清楚以下内存指标。
    的头像 发表于 09-15 14:49 3287次阅读
    <b class='flag-5'>DDR3</b>带宽计算方法 FPGA所支持的最大频率

    基于FPGA的DDR3读写测试

    本文介绍一个FPGA开源项目:DDR3读写。该工程基于MIG控制器IP核对FPGA DDR3实现读写操作。
    的头像 发表于 09-01 16:23 844次阅读
    基于FPGA的<b class='flag-5'>DDR3</b>读写测试

    基于AXI总线的DDR3读写测试

    本文开源一个FPGA项目:基于AXI总线的DDR3读写。之前的一篇文章介绍了DDR3简单用户接口的读写方式:《DDR3读写测试》,如果在某些项目中,我们需要把DDR挂载到AXI总线上,
    的头像 发表于 09-01 16:20 2267次阅读
    基于AXI总线的<b class='flag-5'>DDR3</b>读写测试

    47 29A DDR3原理与应用简介 - 第3节 #硬声创作季

    DDR3
    充八万
    发布于 :2023年08月19日 13:53:33

    xilinx平台DDR3设计教程之设计篇_中文版教程3

    xilinx平台DDR3设计教程之设计篇_中文版教程3
    发表于 08-05 18:39

    关于DDR3设计思路分享

    DDR3的速度较高,如果控制芯片封装较大,则不同pin脚对应的时延差异较大,必须进行pin delay时序补偿。
    发表于 07-04 09:25 358次阅读
    关于<b class='flag-5'>DDR3</b>设计思路分享

    紫光同创FPGA入门指导:DDR3 读写——紫光盘古系列50K开发板实验教程

    解决方案,配置方式比较灵活,采用软核实现 DDR memory 的控制,有如下特点: ➢支持 DDR3 ➢支持 x8、x16 Memory Device ➢最大位宽支持 32 bit ➢支持裁剪的 AXI4
    发表于 05-31 17:45

    紫光同创FPGA入门指导:DDR3 读写——紫光盘古系列50K开发板实验教程

    memory 控制器解决方案,配置方式比较灵活,采用软核实现 DDR memory 的控制,有如下特点: ➢支持 DDR3 ➢支持 x8、x16 Memory Device ➢最大位宽支持 32 bit
    发表于 05-19 14:28