0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

DRAM价格走势将持平,DDR3短期仍为主流

jXID_bandaotigu 来源:未知 作者:胡薇 2018-08-08 11:08 次阅读

根据集邦咨询半导体研究中心(DRAMeXchange)最新调查,DRAM原厂已陆续与客户谈定7月份利基型内存合约价,价格大致和6月相同。展望第三季,预期DDR4利基型内存报价水平将较接近主流标准型与服务器内存,因原厂可透过封装打线形式的改变(bonding option)做产品类别更换。DDR3则呈现相对稳健的供需结构,报价预期没有明显变动。整体而言,第三季利基型内存价格走势预估将持平。

DDR3具成本优势,短期仍为利基型记内存主流

就产品应用种类观察,首先在利基型内存需求大宗的电视,今年出货量持稳,约为2.157亿台。不过就搭载的DRAM而言,考虑SiP封装具有节省零组件成本或PCB面积的优势,FHD电视的SoC已有超过7成以SiP封装的型式出货;低端4K TV在成本考虑下,亦开始逐步导入SiP。然而因温度限制,采用SiP封装方式的DRAM仅能搭载DDR3内存。

观察终端售价,目前相同容量的DDR4与DDR3仍有2成以上的价差,而TV主芯片因两种内存规格都兼容,因此DDR4在利基型内存中的渗透率上升速度十分缓慢,甚至有新开案的电视机种回头采用DDR3。DRAMeXchange认为,在DDR4价格没有回落至接近DDR3之前,或说只要PC或服务器所采用的DDR4价格维持在高水位,DDR3就仍会是利基型内存的主流,预期此现象最快可能要到2019年底才有机会扭转。

以太币价格持续下跌,DDR3 1Gb内存拉货热潮告终

至于虚拟货币市场,虽然比特币价格近期有止跌反弹的迹象,但内存需求量高的以太币矿机E3(每台需576颗)受以太币持续跌价影响,原本预期今年下半年会出现的强劲拉货动能已消失,连带让DDR3 1Gb的价格上涨预期落空。DRAMeXchange认为,在以太币价格回升到一定水位,或在支持高颗数内存的全新挖矿机种出现前(且该币种单价要高到足以吸引玩家加入挖矿),其所带起的内存拉货热潮恐暂告一段落。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • DRAM
    +关注

    关注

    40

    文章

    2166

    浏览量

    181944
  • DDR3
    +关注

    关注

    2

    文章

    268

    浏览量

    41769

原文标题:第三季DRAM价格预估持平,DDR3具成本优势短期仍为主流

文章出处:【微信号:bandaotiguancha,微信公众号:半导体观察IC】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    DDR3存储厂迎涨价商机 华邦、钰创、晶豪科等订单涌进

    法人方面解释说:“标准型dram和nand目前由三星、sk hynix、美光等跨国企业主导,因此,中台湾企业在半导体制造方面无法与之抗衡。”在ddr3 ddr3的情况下,台湾制造企业表现出强势。
    的头像 发表于 11-14 11:29 439次阅读

    DDR4和DDR3内存都有哪些区别?

    DDR4和DDR3内存都有哪些区别? 随着计算机的日益发展,内存也越来越重要。DDR3DDR4是两种用于计算机内存的标准。随着DDR4内存
    的头像 发表于 10-30 09:22 4999次阅读

    阐述DDR3读写分离的方法

    DDR3是2007年推出的,预计2022年DDR3的市场份额将降至8%或以下。但原理都是一样的,DDR3的读写分离作为DDR最基本也是最常用的部分,本文主要阐述
    的头像 发表于 10-18 16:03 565次阅读
    阐述<b class='flag-5'>DDR3</b>读写分离的方法

    DDR3的规格书解读

    以MT41J128M型号为举例:128Mbit=16Mbit*8banks 该DDR是个8bit的DDR3,每个bank的大小为16Mbit,一共有8个bank。
    发表于 09-15 15:30 719次阅读
    <b class='flag-5'>DDR3</b>的规格书解读

    基于FPGA的DDR3读写测试

    本文介绍一个FPGA开源项目:DDR3读写。该工程基于MIG控制器IP核对FPGA DDR3实现读写操作。
    的头像 发表于 09-01 16:23 828次阅读
    基于FPGA的<b class='flag-5'>DDR3</b>读写测试

    基于AXI总线的DDR3读写测试

    本文开源一个FPGA项目:基于AXI总线的DDR3读写。之前的一篇文章介绍了DDR3简单用户接口的读写方式:《DDR3读写测试》,如果在某些项目中,我们需要把DDR挂载到AXI总线上,
    的头像 发表于 09-01 16:20 2214次阅读
    基于AXI总线的<b class='flag-5'>DDR3</b>读写测试

    47 29A DDR3原理与应用简介 - 第7节

    DDR3
    充八万
    发布于 :2023年08月19日 13:56:54

    47 29A DDR3原理与应用简介 - 第6节 #硬声创作季

    DDR3
    充八万
    发布于 :2023年08月19日 13:56:04

    47 29A DDR3原理与应用简介 - 第5节 #硬声创作季

    DDR3
    充八万
    发布于 :2023年08月19日 13:55:13

    47 29A DDR3原理与应用简介 - 第4节 #硬声创作季

    DDR3
    充八万
    发布于 :2023年08月19日 13:54:23

    47 29A DDR3原理与应用简介 - 第3节 #硬声创作季

    DDR3
    充八万
    发布于 :2023年08月19日 13:53:33

    47 29A DDR3原理与应用简介 - 第2节

    DDR3
    充八万
    发布于 :2023年08月19日 13:52:43

    xilinx平台DDR3设计教程之设计篇_中文版教程3

    xilinx平台DDR3设计教程之设计篇_中文版教程3
    发表于 08-05 18:39

    PI2DDR3212和PI3DDR4212在DDR3/DDR4中应用

    电子发烧友网站提供《PI2DDR3212和PI3DDR4212在DDR3/DDR4中应用.pdf》资料免费下载
    发表于 07-24 09:50 3次下载
    PI2<b class='flag-5'>DDR</b>3212和PI3<b class='flag-5'>DDR</b>4212在<b class='flag-5'>DDR3</b>/<b class='flag-5'>DDR</b>4中应用

    关于DDR3设计思路分享

    DDR3的速度较高,如果控制芯片封装较大,则不同pin脚对应的时延差异较大,必须进行pin delay时序补偿。
    发表于 07-04 09:25 356次阅读
    关于<b class='flag-5'>DDR3</b>设计思路分享