0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

如何使DDR4降低系统功耗?要借助POD电平

PE5Z_PCBTech 来源:未知 作者:工程师郭婷 2018-07-27 10:56 次阅读

DDR4主要是针对需要高带宽低功耗的场合。这些需求导致了DDR4芯片引入了一些新的特点:它摒弃了上几代内存产品的SSTL电平接口,引用了新的I/O架构POD(Pseudo Open Drain)。这个新的特点,在实际PCB系统的设计中,引入了一些新的设计需求,在后面的一些章节中我们会详细的介绍相关内容。先来看POD输出和上一代DDR3电平接口标准的差异。

在STLL里接收端将信号端接到轨电压的一半(VDD/2),而POD是VDD,如下图

如何使DDR4降低系统功耗?要借助POD电平

下图为在输出高和低的情况下,DDR4/DDR3的电流流向。当输出为低时,SSTL/POD的都会有电流流过。因为POD是端接到轨电压,而SSTL的端接到轨电压的一半。所以,POD的电流会比SSTL稍大,这个也是为什么DDR4的轨电压选用了一个稍微低一点的电平。

如何使DDR4降低系统功耗?要借助POD电平

主要的区别在于输出高电平时。SSTL电平将会继续有消耗电流,并且电流大小和输出低电平的时候一致。POD在输出高电平时,没有工作电流。

如何使DDR4降低系统功耗?要借助POD电平

所以,一个降低DDR4系统功耗的方法是,尽量加大DDR4输出高的数量。这个就是为什么DDR4中多了“DBI管脚”。DBI的全称是Data Bus Inversion数据总线反转/倒置,它与POD电平密不可分,它们也是DDR4区别于DDR3的主要技术突破。

正是由于POD电平的这一特性,DDR4设计了DBI功能。当一个字节里的“0”比特位多于“1”时,可以使能DBI,将整个字节的“0”和“1”反转,这样“1”比“0”多,相比原(反转前)传输信号更省功耗。

举个例子,当8bit lane中有至少有5个DQ都是低时,所有的Bit将会被翻转,并且DBI(Data Bus Inversion)置低,用来指示数据线的反转。通过这个方法,总共9个信号中(8个DQ和1个DBI),总有至少5个是被驱动为高电平。如果原始的数据中有4个或者更多的信号被驱动为高时,那么DBI信号也将会设为高,同样,还是9个里面至少有5个为高。这样的话,在每一个数据传输的过程中,都是至少有5/9的数据是高电平,可以在一定程度上降低了功耗。

如何使DDR4降低系统功耗?要借助POD电平

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 电平
    +关注

    关注

    5

    文章

    338

    浏览量

    39562
  • 功耗
    +关注

    关注

    1

    文章

    750

    浏览量

    31512
  • DDR4
    +关注

    关注

    12

    文章

    291

    浏览量

    40283

原文标题:DDR4如何降低系统功耗?POD功不可没

文章出处:【微信号:PCBTech,微信公众号:EDA设计智汇馆】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    DDR4信号完整性测试要求

    DDR5已经开始商用,但是有的产品还才开始使用DDR4。本文分享一些DDR4的测试内容。DDR4 和前代的 DDR3 相比, 它的速度大幅提
    的头像 发表于 01-08 09:18 636次阅读
    <b class='flag-5'>DDR4</b>信号完整性测试要求

    DDR4DDR3内存都有哪些区别?

    DDR4DDR3内存都有哪些区别? 随着计算机的日益发展,内存也越来越重要。DDR3和DDR4是两种用于计算机内存的标准。随着DDR4内存
    的头像 发表于 10-30 09:22 5141次阅读

    DDR3和DDR4的技术特性对比

    摘要:本文将对DDR3和DDR4两种内存技术进行详细的比较,分析它们的技术特性、性能差异以及适用场景。通过对比这两种内存技术,为读者在购买和使用内存产品时提供参考依据。
    发表于 09-27 17:42 1295次阅读

    ddr4 3200和3600差别大吗

     DDR4 3200和3600是内存模块的频率标准,表示其频率值,具有以下差异
    发表于 09-26 15:24 1.1w次阅读

    DDR4DDR3的不同之处 DDR4设计与仿真案例

    从而确保内存稳定,另外,DDR4内存的金手指设计也有明显变化,金手指中间的防呆缺口也比DDR3更加靠近中央。当然,DDR4最重要的使命还是提高频率和带宽,总体来说,DDR4具有更高的性
    发表于 09-19 14:49 1776次阅读
    <b class='flag-5'>DDR4</b>与<b class='flag-5'>DDR</b>3的不同之处 <b class='flag-5'>DDR4</b>设计与仿真案例

    三星再次减产,刺激DDR4价格上涨

    三星公司计划在下半年再次削减DRAM制程的产能,而今年以来这一减产主要针对DDR4。业界普遍预期,三星的目标是在今年年底之前将库存水平降至合理水平。这一减产举措可能会导致DDR4市场价格上涨,而目前
    的头像 发表于 09-15 17:42 1023次阅读

    Teledyne e2v的宇航级DDR4的硬件设计指南

    电子发烧友网站提供《Teledyne e2v的宇航级DDR4的硬件设计指南.pdf》资料免费下载
    发表于 09-13 17:14 2次下载
    Teledyne e2v的宇航级<b class='flag-5'>DDR4</b>的硬件设计指南

    ddr4 3200和3600差别大吗 ddr4 3200和3600可以混用吗

    DDR4 3200和DDR4 3600是两种常见的内存频率规格,它们在性能上会有一定的差别,但差别大小取决于具体的应用场景和系统配置。
    发表于 08-22 14:45 3.2w次阅读

    请问PH1A100是否支持DDR3,DDR4

    PH1A100是否支持DDR3,DDR4
    发表于 08-11 06:47

    蜂鸟e203使用DDR4扩展报store访问异常是什么原因?

    使用DDR4作为外接存储单元时,蜂鸟e203的访问地址为0x40000000,但是经过vivado的Block design后使用DDR4,在板子上跑测试DDR4读写程序,报store访问异常
    发表于 08-11 06:17

    ddr5的主板可以用ddr4内存吗 几代CPU才能上DDR5

    DDR5的主板不支持使用DDR4内存。DDR5(第五代双倍数据率)和DDR4(第四代双倍数据率)是两种不同规格的内存技术,它们在电气特性和引脚布局上存在明显差异。因此,
    发表于 08-09 15:36 1.4w次阅读

    PI2DDR3212和PI3DDR4212在DDR3/DDR4中应用

    电子发烧友网站提供《PI2DDR3212和PI3DDR4212在DDR3/DDR4中应用.pdf》资料免费下载
    发表于 07-24 09:50 3次下载
    PI2<b class='flag-5'>DDR</b>3212和PI3<b class='flag-5'>DDR</b>4212在<b class='flag-5'>DDR</b>3/<b class='flag-5'>DDR4</b>中应用

    高速设计:用于DDR3/DDR4的xSignal

    DDR4
    Altium
    发布于 :2023年06月25日 17:49:32

    DDR4DDR5规格之间的差异

    DDR4内存模块支持单个64位通道(如果考虑ECC,则为72位通道)。相比之下,DDR5内存模块配备了两个独立的32位通道(40位ECC)。
    发表于 05-08 10:27 1507次阅读

    LS1046A DDR4工业级的电路板停止并出现错误0x2100是为什么?

    我有 LS1046AFRWY 板的克隆。高速公路板使用 MT40A512M16JY-083E:B(商业级DDR4)。我的克隆使用 MT40A512M16JY-083E IT:B(工业级 DDR4
    发表于 04-24 08:08