0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

10G SerDes的封装优化与如何改善其回波损耗性能?

h1654155971.8456 来源:未知 作者:工程师郭婷 2018-07-18 17:18 次阅读

对于10Gbps及以上数据速率的SerDes,每个数据位的单位间隔是随着近 20~30ps的信号上升/下降时间而缩短的。选择合适的封装互连结构,有效地传输这些信号已成为最大限度减少信号完整性问题的重要考虑因素,如串扰、阻抗不连续性等。对于低成本应用,键合线封装是替代相对高端的倒装芯片封装的首选方案,但它缺乏执行大I/O数、控制阻抗及为芯片提供有效电源的设计灵活性。

将讨论通过优化封装内的阻抗不连续性和改善其回波损耗性能,以满足10Gbps SerDes键合线封装规范。

1、差分阻抗

一个典型的SerDes通道包含使用两个单独互连结构的互补信号发射器和接收器之间的信息交换。两个端点之间的物理层包括一个连接到子卡的键合线封装或倒装芯片封装的发射器件。子卡通过一个连接器插在背板上。背板上的路由通过插入的子卡连接到一个或一组连接器。采用键合线或倒装芯片封装的接收芯片也位于这些子卡上。

如果设计不合适,一个通道中的这些多重转换将会影响信号完整性性能。在10Gbps及以上,通过最大限度地减少阻抗不连续性,得到适合的互连设计已成为提高系统性能的一个重要的考虑因素。由于封装内有许多不连续区,该收发器封装在提高回波损耗性能方面存在一个重要瓶颈。

SerDes通道设计通常为100Ω差分阻抗。由于差分信号采用奇模传播,差分对的每线奇模阻抗都必须是50Ω。差分对的每线信号都需要有50Ω的恒阻抗,以尽量减少回波损耗,最大限度地提高性能。

损耗较少的系统的奇模阻抗定义为:

10G SerDes的封装优化与如何改善其回波损耗性能?

为了优化每线阻抗,所有四个分量都需要平衡,以达到50Ω阻抗。对于差分对,在每一个单端信号传送一对信号,L12和C12分量都不存在,Zodd是自L/C的平方根。

2、一次预处理封装

有三个差分对的典型的键合线封装的截面如图1所示。发射器对以蓝色显示,居中的接收器对为红色。该封装基板是一个传统的4层基板,顶层有微带印制线,第二层和第三层是电源/接地,焊球在最后一层。这个一次预处理设计的优化可以满足基频数据速率下-15dB和一次谐波频率数据速率下-10dB的回波损耗规范。

10G SerDes的封装优化与如何改善其回波损耗性能?

图1 一次预处理封装

一个典型的键合线封装可以分成三个阻抗区;主要是感应键合线区、印制线路由传输线区和电容焊球/通孔区。

3、单端和差分TDR响应

时域反射计(TDR)技术用来监控从芯片到PCB的信号遇到的阻抗。图2显示了作为一个单端信号,也可作为一个差分信号驱动的差分对中的每线TDR响应。图1中只有一个对用于TDR分析,而其他对接地,忽略串扰对TDR响应的影响。单端TDR曲线显示了主要电感、后面跟着一小段传输线的高阻抗键合线区互连结构,其后面是电容、低阻抗通孔和焊球区。由于在差分对键合线区有强大的相互感耦合,当相同的结构进行差分驱动时,电感键合线尖峰不太明显。由于差分设置的互电容增加了一倍,电容dip显着恶化。消除来自通孔/焊球区的额外电容是实现100Ω 差分阻抗的关键。图2 还显示了焊点区的电场(E-field)曲线,以及集中在焊点上的强电场。

10G SerDes的封装优化与如何改善其回波损耗性能?

图2 单端和差分TDR曲线

4、提高TDR 性能

图3显示了原来布局的变化(在焊点/通孔区)及其对差分TDR性能的影响。这些略大于焊点的孔是在焊点上的金属层Layout_2上实现的。原有布局的电容dip现在大约小到20Ω。另一个来自Layout_2的试图修改的部分是从松散耦合到紧耦合来改变通孔定位,如Layout_3所示。紧耦合通孔旨在提高差分对的串扰性能。它已在另一项研究中得到证明,串扰性能的改善微乎其微,这里不介绍这项研究的其他内容。Layout_3的粉色波形显示,由于额外两个通孔之间的电容耦合,电容dip略差。

10G SerDes的封装优化与如何改善其回波损耗性能?

图3 三种布局的差分TDR响应

5、回波损耗性能的影响

图4显示了每次修改后回波损耗性能的影响。Layout_3原始布局的整体回波损耗最差。Layout_2 显示出最佳的整体回波损耗,它直接关系到其TDR性能。

5GHz下Layout_2的回波损耗为-16dB,而在10GHz下为-14dB,可以轻易满足基频为-15dB的规范,以及10Gbps SerDes接口一次谐波频率-10dB的规范。

10G SerDes的封装优化与如何改善其回波损耗性能?

图4 每次修改后回波损耗性能的影响

芯片焊点环布局的影响为了尽量减少对间串扰,理想的是用回波焊点隔开芯片上的每个差分对。当边缘速率在20-30ps级时,由于干扰源-受扰者串扰,可能严重恶化接收器性能,这一点至关重要。要保持通孔和焊球焊点区与Layout_2一致,图5给出了与芯片封装键合线连接相关的两个额外的封装布局变化。

10G SerDes的封装优化与如何改善其回波损耗性能?

图5 片芯焊点环和键合线布局变化

图6显示了三个布局的差分TDR和回波损耗性能。蓝色的Layout_2响应与前边的图一样。由于相对较小的间断电感,但其频域影响不变,Layout_4的TDR性能稍好。Layout_5 TDR响应显示,由于相对于其他两个布局的键合线,感应尖峰几乎为2倍。图6也显示了长键合线对回波损耗性能恶化的直接影响。

10G SerDes的封装优化与如何改善其回波损耗性能?

图6 由于 片芯焊点环和键合线布局的改变影响了TDR和回波损耗性能

主要解释了键合线封装中的两个主要不连续区;讨论了10Gbps数据速率范围优化键合线封装布局的快速技术;也显示了键合线长度对回波损耗性能恶化的影响。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 封装
    +关注

    关注

    123

    文章

    7230

    浏览量

    141024
  • 回波损耗
    +关注

    关注

    1

    文章

    25

    浏览量

    10075

原文标题:10G SerDes 封装优化

文章出处:【微信号:eda365wx,微信公众号:EDA365电子论坛】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    10G分流器:传统产品与新的挑战

    理解,分析领域厂商擅长于从普通以太网网卡捕获报文,然后用软件方式进行流重组和协议分析,其所有的技术沉淀都在X86平台上。这类解决方案需要大量的服务器以集群方式堆积来形成完整的10G链路分析系统,性能
    发表于 11-08 15:42

    10G光模块系列:10G 80公里(KM)光模有哪些-易飞扬

    ,小编问大家一个问题了,经常听到10G光模块、20G光模块等等,可是你知道10G光模块是什么意思吗? 10G光模块是指每秒可以发送和接收10G
    发表于 11-28 14:07

    10G光模块知识:全面介绍10G光模块类型、参数

    和相对较低的成本支持者厂商、用户的运作。 10G光模块介绍 10G光模块,顾名思义,就是每秒传输数据为10G的光模块,那么,它有着哪些封装类型呢? 据查询:
    发表于 01-29 15:04

    10G/25G到100G:新一代数据中心解决方案

    。 25GbE标准使用双轴铜缆,各串行器/解串器(SerDes)通道的性能比现有的10G和40G提高了2.5倍。50
    发表于 02-11 14:21

    XFP光模块专题:10G DWDM XFP光模块和10G CWDM XFP光模块

    标准化封装。它与协议无关并且完全符合以下标准:10G以太网、10G光纤通道、SONET/OC-192和SDH/STM-64。XFP光收发模块用于数据通讯和电信传输网的光纤连接并且优点
    发表于 04-10 16:32

    SFP+光模块有哪些?介绍三款常见10G SFP+光模块

    `光模块的封装类型有很多,而SFP+光模块因其体积小、成本低和密度高等优势而广泛应用于10G以太网中,在下一代移动网络、固定接入网、城域网、以及数据中心等领域尤为常见。SFP+光模块有哪些呢?在本文
    发表于 04-26 14:10

    10G光模块百科:详解10G光模块分类和应用

    光收发模块的一种标准化封装。它与协议无关并且完全符合以下标准:10G以太网、10G光纤通道、SONET/OC-192和SDH/STM-64。XFP光收发模块用于数据通讯和电信传输网的光纤连接并且
    发表于 05-29 14:52

    10G光网络模块互连方案

    10G网络中,工程师常常对于选择光纤还是铜/光缆感到困惑。今天易天光通信将为大家分析三种10G网络的方案供大家进行参考。方案一:10G SFP+光模块 + 光纤跳线 + 10G SF
    发表于 07-27 17:53

    优化封装之键合线封装中的两个主要不连续区

    的阻抗不连续性和改善回波损耗性能,以满足10Gbps Se
    发表于 09-12 15:29

    OmniBER OTN J7230B 10G通信性能分析器配置指南

    OmniBER OTN J7230B 10G通信性能分析器,配置指南
    发表于 09-03 07:07

    如何优化封装以满足SerDes应用键合线封装规范?

    本文将讨论通过优化封装内的阻抗不连续性和改善回波损耗性能
    发表于 04-25 07:42

    SerdesSerdes 10G以太网连接是T2080上的一个功能选项,通过光纤或跨背板时会失败的原因?

    我的印象是 SerdesSerdes 10G 以太网连接是 T2080 上的一个功能选项。当尝试通过光纤或跨背板时,这会失败。memac 统计数据显示没有八位字节输出,状态寄存器指示 LI
    发表于 04-27 06:01

    回波损耗是什么意思_回波损耗为什么不通过

    回波损耗,又称为反射损耗。是电缆链路由于阻抗不匹配所产生的反射,是一对线自身的反射。不匹配主要发生在连接器的地方,但也可能发生于电缆中特性阻抗发生变化的地方,所以施工的质量是提高回波
    的头像 发表于 01-06 08:58 1.5w次阅读
    <b class='flag-5'>回波</b><b class='flag-5'>损耗</b>是什么意思_<b class='flag-5'>回波</b><b class='flag-5'>损耗</b>为什么不通过

    10Gbps SerDes键合线封装规范

    如果设计不合适,一个通道中的这些多重转换将会影响信号完整性性能。在10Gbps及以上,通过最大限度地减少阻抗不连续性,得到适合的互连设计已成为提高系统性能的一个重要的考虑因素。由于封装
    的头像 发表于 11-12 15:31 2656次阅读
    <b class='flag-5'>10</b>Gbps <b class='flag-5'>SerDes</b>键合线<b class='flag-5'>封装</b>规范

    插入损耗是什么?回波损耗是什么?影响插入损耗回波损耗的因素

    插入损耗是什么?回波损耗是什么?影响插入损耗回波损耗的因素 如何
    的头像 发表于 12-27 15:17 1024次阅读