0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

关于一种具有新型延时单元的鉴频鉴相器的设计

电子设计 来源:网络整理 作者:工程师吴畏 2018-06-21 09:29 次阅读

0 引言

电荷泵锁相环(Charge Pump Phase Locked Loop,CPPLL)因其易集成、低功耗、大动态捕获范围和小静态相位误差等优点而广泛应用于侦测、导航、雷达、通信等设备中[1-3],其性能直接决定系统各项指标的好坏。典型CPPLL频率合成器由鉴频鉴相器(Phase Frequency Detector,PFD)、电荷泵(CP)、环路滤波器(LPF)、压控振荡器(VCO)和可编程分频器(DIV)组成,如图1所示。

关于一种具有新型延时单元的鉴频鉴相器的设计

PFD是CPPLL的核心部件之一,完成输入参考信号与反馈信号(即VCO经DIV分频后的信号)频率和相位的检测[4],产生后级CP充放电电流的开关控制信号。在该控制信号作用下,CP对LPF充放电,使VCO的调谐电压发生相应的变化,进而改变VCO的谐振频率。VCO振荡输出信号经DIV分频后参与鉴频鉴相,由此构成闭环反馈系统,实现锁相倍频功能。通常PFD存在死区效应[5],鉴相死区将造成锁相环输出相位抖动,恶化杂散和相噪特性,而减小甚至消除死区效应的主要办法是改进其复位电路,增加延时单元,增大复位延时treset。但treset增大会使鉴相范围减小,捕获速度变慢[6]。

为此,本文基于TSMC 0.18 μm RF CMOS工艺,设计了一款具有数控延时单元的PFD,既消除了死区效应,又能保证良好的鉴相范围和捕获速度。同时,采用基于传输门和反相器的数控结构,扩展性和移植性强,对工艺、电压、温度等参数的变化不敏感,具有较强的适应性。

1 PFD的工作原理

图1中所示PFD是一种典型的三态数字鉴频鉴相器结构,因其电路简单而被广泛应用。该PFD由两个D触发器和一个与非门组成[4],实现输入参考信号REF和反馈信号FB频率和相位的比较,输出与之匹配的UP和DN信号,控制电荷泵的工作状态(充电、放电或保持)。

假设该PFD初始状态时,REF和FB都为低电平,当REF上升沿先到来时,由其驱动的D触发器被触发,UP变为高电平。当FB上升沿到来时,由其驱动的D触发器被触发,DN变为高电平。此时UP和DN均为高电平,与非门产生复位信号,将两个D触发器复位,UP和DN均变为低电平。上述过程为REF相位超前时的PFD的工作情形,由类似分析,可得REF相位滞后时PFD的工作情形。可得,该PFD存在4种工作状态,即UP和DN分别为00、01、10和11。其中11是一个瞬时状态,是被禁止的,一旦出现,D触发器会因复位而迅速进入00状态,状态转换关系见图2。

关于一种具有新型延时单元的鉴频鉴相器的设计

根据对PFD工作原理的分析,可以预见其工作波形如图3所示。当REF频率高于FB频率时,UP输出为不同脉宽的不规则脉冲信号,DN输出保持低电平,且频差越大,UP的均值越大。在UP信号作用下,CP充电支路间断性开启,使调谐电压升高,从而使VCO频率往高端调谐,因此REF和FB信号的频差减小。此阶段为PFD的鉴频过程。当REF和FB信号的频差减小为零时,PFD进入鉴相工作状态。假设此时REF频率等于FB频率且相位超前,则UP输出脉宽正比于两者相位差的周期性脉冲信号,DN输出保持低电平,UP信号作用又使PFD进入鉴频工作状态。在CPPLL频率合成器未锁定时,PFD不停地在鉴频和鉴相工作状态之间动态调整,直至达到频率合成器锁定,此时REF和FB信号的频率相同,相位同步,从而保证了VCO输出的频率和相位稳定。REF频率低于FB频率以及两者频率相同时,REF相位滞后FB相位情况的工作过程与上述过程类似。

关于一种具有新型延时单元的鉴频鉴相器的设计

2 PFD电路设计仿真

2.1 PFD的死区效应

上节着重分析了PFD的工作原理,并得到了其理想工作波形见图3。当输入参考信号REF与反馈信号FB的相位差很小时,UP或DN的脉冲宽度非常窄。由于结点电容的存在,会使得这个窄脉冲无法升到足够高的电平,从而无法正常开启电荷泵。即当PFD的输入相位差Δφ小于某个特定值φ0时,CP没有充放电电流存在,CPPLL已进入锁定状态,但FB信号相位与REF信号相位无法精确同步,VCO输出信号存在相位抖动,导致相位噪声和杂散特性恶化。该相位差为-φ0~φ0的区域被称为PFD的死区[5],是PFD设计的主要关注点。

2.2 PFD的电路设计

为消除死区,需在PFD复位支路上增加延时单元,保证在输入相位差即使为零的情况下,UP和DN依然存在一定脉宽的脉冲。但考虑到工艺、电压、温度等变化,难以准确给出该延时的长短。过短的延时无法有效消除死区,但过长的延时又会限制PFD的工作速度,因此需使复位延时足够长,同时要尽可能短。基于上述考虑,本文设计了一种新型数控延时单元,通过配置3 bit控制字,实现8种不同长短的延时,灵活配置,切换延时长短,有效消除死区,优化环路性能,实际电路如图4所示。

关于一种具有新型延时单元的鉴频鉴相器的设计

D触发器采用真单相时钟(TSPC)逻辑设计,见图4(b),其结构简单,速度较快,只有单相时钟驱动,相噪特性较好,且在高频工作条件下,具有一定的功耗优势[7]。数控延时单元结构见图4(c)所示,由b0、b1和b2三位高低电平控制。假设传输门延时为TC,两级反相器延时为T0,则该延时单元在3位控制位为000时,获得最短延时为3TC,而在控制位为111时,获得最长延时为3TC+7T0。因此该延时单元的延时范围即为3TC~3TC+7T0,步进为T0。合理设计传输门和反相器的尺寸,能够获得较优的延时。同时,该电路具有占用面积小、结构简单、易扩展和易移植等优点。

2.3 仿真结果

该PFD基于TSMC 0.18 μm RF CMOS工艺设计,并在Cadence平台下,采用Spectre工具进行仿真。图5所示为未加延时单元时,PFD的实际工作波形。可见,由于逻辑门电路的延时,当输入信号相位差很小时,存在极窄的脉冲信号,但该信号脉宽很窄,仍然可能会引起死区效应。图6为增加数控延时单元后,b2、b1和b0从000变化到111时,两个同频同相输入信号作用下,PFD的UP输出波形,脉冲宽度随控制位增大线性增加。图7为b2、b1和b0为100时,不同频输入信号作用下,PFD的输出波形。图8为b2、b1和b0为100时,同频不同相输入信号作用下,PFD的输出波形。仿真结果表明,本文设计的PFD在同频同相信号作用下,PFD输出存在一定脉宽的周期性脉冲,保证电荷泵电路开启,可以消除死区,保证REF和FB信号达到同频同相,通过改变控制位,能方便调节该脉冲宽度,使其保持合适的值。而在不同频以及同频不同相信号作用下,PFD也实现了正确的脉冲输出,完成鉴频鉴相功能。

关于一种具有新型延时单元的鉴频鉴相器的设计

关于一种具有新型延时单元的鉴频鉴相器的设计

关于一种具有新型延时单元的鉴频鉴相器的设计

关于一种具有新型延时单元的鉴频鉴相器的设计

3 结论

本文阐述了PFD的工作原理及其死区效应,提出了一种基于传输门和反相器结构的数控延时单元,并应用于PFD电路。该延时单元具有占用面积小、结构简单、扩展性和移植性好等优点,应用前景好。仿真结果表明,所设计的PFD可以灵活控制延时长短,消除死区,实现了延时时间足够长又尽可能短的设计目标。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • D触发器
    +关注

    关注

    2

    文章

    147

    浏览量

    47372
  • 鉴相器
    +关注

    关注

    1

    文章

    56

    浏览量

    23101
收藏 人收藏

    评论

    相关推荐

    一种新型零序电流滤波装置的研究

    的容量与成本,具有较高的性价比和广阔的市场应用前景。仿真与试验的结果表明,该方案是解决目前日益严重的零序电流问题的一种切实可行的方案。【关键词】:三四线制;;零序电流;;Zigzag变压
    发表于 05-28 13:37

    一种新型光纤位移传感的设计

    一种新型光纤位移传感的设计
    发表于 08-14 23:19

    一种新型单相脉冲整流

    一种新型单相脉冲整流
    发表于 08-20 17:00

    元器件鉴频器原理

    的平均值,这就恢复出与瞬时频率变化成正比的信号。鉴频器一种具有鉴频特性的的陶瓷滤波元件,主要用在电视机或录像机的伴音中频放大或解调电路
    发表于 12-17 17:58

    5测量相位噪声的方法

    的调谐范围。图4参考信号源 /PLL 技术 - 基础方框图4. 鉴频器测量方法鉴频器方法是技术的一种,该方法无需使用参考信号源。
    发表于 06-12 00:37

    AD9901

    AD9901为AD公司生产的高速芯片,但是它有两引脚接法TTL及ECL,请问,这两接法是指它们的内部框图是完全样的,只是外围电路不
    发表于 08-06 10:07

    请问ADF4153灵敏度是多少?

    般经典的锁相环推导公式中灵敏度都是v/rad,那ADF4153的输出时电荷泵的电流
    发表于 11-06 09:02

    HMC3716LP4E数字鉴频

    产品详情HMC3716LP4E是款数字鉴频,工作频率范围为10至1300MHz。它适合低相位噪声频率合成器应用。该器件将高工作频率和
    发表于 05-19 11:44

    EV1HMC3716LP4数字鉴频评估板

    , EV1HMC3716LP4是款数字鉴频,工作频率范围为10至1300MHz。它适合低相位噪声频率合成器应用。 产品名称:数字
    发表于 05-19 11:59

    一种新型CMRC宽带低通滤波设计

    相继被提出。然而SCMRC结构的阻带范围较小(5.2GHz-7.6GHz),BCMRC则由于在阻带范围内的衰减特性不理想通常需要几个单元来实现较好的低通特性。针对这些问题,本文提出了一种新型CMRC
    发表于 07-08 07:34

    怎么设计微波鉴频器

    根据一种雷达微波锁相本振的需要,本文作者研制了个X波段的微波鉴频器。这个鉴频器的研制早在1989年就已完成,于1991年投入小批量生产。它的鉴频
    发表于 08-20 07:25

    一种新型的三五电平逆变器拓扑结构

    的质量优于标准逆变器,提出了一种新型的三五电平逆变器拓扑结构。本文的目标是通过采用新的拓扑结构和调制技术,提.
    发表于 11-15 08:30

    电子硬件来说要接触很多电路架构、这些可以说是构成个部件的单元,所有的电路都是基于这些单元

    电子硬件来说要接触很多电路架构、这些可以说是构成个部件的单元,所有的电路都是基于这些单元比如模拟乘法器,混频鉴频器,锁相环,锁存
    发表于 03-11 17:15

    锁相环里的为什么能使输入输出的频率相等呢?

    难道说也有鉴频的功能吗?假设初始状态我的参考频率和vco的自由震荡频率不样,电路是怎样达到使频率相等的平衡状态的呢,我觉的不太好理解
    发表于 04-24 10:33

    异或门具有何种特性呢?

    异或门具有何种特性呢?
    发表于 04-24 11:39