【四旋翼飞行器】76小时吃透四轴算法!史上最强软硬结合实战项目,👉戳此立抢👈

TMS320C6474:多核数字信号处理器

TI视频 2018-06-13 13:46 次阅读
 
收藏 人收藏
分享:

评论

相关推荐

DSP从FLASH到RAM的方法详细资料说明

本文档的主要内容详细介绍的是DSP从FLASH到RAM的方法详细资料说明。
发表于 01-17 16:58 13次 阅读
DSP从FLASH到RAM的方法详细资料说明

请问6713DSP,主频200MHz,emif时钟设为200MHz可以吗?

请教:6713DSP,主频200MHz,emif时钟设为200MHz可以吗?如果不行,有哪些约束?...
发表于 01-17 10:41 54次 阅读
请问6713DSP,主频200MHz,emif时钟设为200MHz可以吗?

DSP/BIOS定义sections段

TI,你好: 我在bios静态配置中的memory section manager 分配了一些存储空间,并且自己定义了cmd文件,在其中定义了sections...
发表于 01-17 10:40 30次 阅读
DSP/BIOS定义sections段

请问已装ccs和驱动的电脑如何开始工程,手上有28069开发板

初学dsp,了解一些基本外设,电脑上已装有CCS和驱动,手里也有开发板,想自己动手做个流水灯实验,不知如何下手...
发表于 01-17 09:49 67次 阅读
请问已装ccs和驱动的电脑如何开始工程,手上有28069开发板

c6455平台DSP/BIOS下使用#pragma出现错误

程序猿们好,在DSP/BIOS下会自动生成.cmd文件,但是我自己也写了一个c6455.cmd,内容如下 -l mygpiocfg.cmd SECT...
发表于 01-17 09:03 39次 阅读
c6455平台DSP/BIOS下使用#pragma出现错误

DSP数字电源学习视频教程和DSP电源设计手册等资料合集免费下载

本文档的主要内容详细介绍的是DSP数字电源学习视频教程和DSP电源设计手册等资料合集免费下载主要内容....
发表于 01-17 08:00 38次 阅读
DSP数字电源学习视频教程和DSP电源设计手册等资料合集免费下载

使用DSP的里点错误总结资料免费下载

1.warning: entry point symbol _c_int00 undefined ....
发表于 01-16 16:58 16次 阅读
使用DSP的里点错误总结资料免费下载

DSP入门基础知识资料免费下载

TI公司在1982年成功推出其第一代DSP芯片之后,相继推出了多种适合不同应用、不同规格的DSP系列....
发表于 01-16 16:51 29次 阅读
DSP入门基础知识资料免费下载

17个DSP的简答题和答案资料大全免费下载

1.什么是定点DSP芯片和浮点DSP芯片?各有什么优缺点?解:按数据的定点格式工作的DSP芯片称为定....
发表于 01-16 16:51 18次 阅读
17个DSP的简答题和答案资料大全免费下载

请问AD1938怎么配置TDM与ADAU1452通讯?

最近刚接触DSP,现在用ADAU1452DSP,做10进6出的方案,想用3个AD1938芯片做TDM通讯,不知道改怎么设计与定义,有...
发表于 01-16 15:04 105次 阅读
请问AD1938怎么配置TDM与ADAU1452通讯?

帕克太阳探测器上的FPGA被广泛应用于航空航天领域

8年前,NASA和约翰霍普金斯大学联合立项,投入15亿美元打造一款绕日探测卫星。2018年,这款名为....
发表于 01-16 14:16 98次 阅读
帕克太阳探测器上的FPGA被广泛应用于航空航天领域

TMS320C6713B无法连接XDS510

你好TI员工, 我手上有一块客户的DSP+FPGA单板,其中3片TMS320C6713B,1片TMS320F28335,1片Altera FPGA...
发表于 01-16 13:27 55次 阅读
TMS320C6713B无法连接XDS510

请问一个完整的BIOS程序,应该至少包含哪些文件?

各位爱好者:          大家好。我最近想在DSP开发板上跑SYS/BIOS系统,进行程序开发...
发表于 01-16 11:32 73次 阅读
请问一个完整的BIOS程序,应该至少包含哪些文件?

请问如果要检测DSP的硬件能用JTAG仿真器吗?

我做的是DSP特殊环境损伤效应的测试,而不是软件开发,首先要把DSP芯片置于粒子流下产生物理损伤,然后通过一些测试手段,...
发表于 01-16 11:30 55次 阅读
请问如果要检测DSP的硬件能用JTAG仿真器吗?

6455 I2C配置为从发送模式,每次传输时最后一个字节发送不出去

6455DSP与FPGA通过I2C相连,DSP的I2C配置为从发送模式,每次传输时最后一个字节发送不出去,查看I2C发送缓存寄存...
发表于 01-16 10:06 60次 阅读
6455 I2C配置为从发送模式,每次传输时最后一个字节发送不出去

请问6455 HPI启动模式DSP代码需要有哪些配置?

最近开始弄6455HPI的启动模式,可是手头资料有限,自己理解的是,主机操作DSP的HPIC寄存器,然后向DSP的0x800000中...
发表于 01-16 08:18 104次 阅读
请问6455 HPI启动模式DSP代码需要有哪些配置?

如何使用SystemVieW进行多路载波通信系统仿真

介绍了目前在DSP,通讯和控制系统中广泛使用的仿真工具SystemView,并建立了基于System....
发表于 01-15 15:44 16次 阅读
如何使用SystemVieW进行多路载波通信系统仿真

DSP电路板的布线和电磁兼容性设计

电磁干扰源包含微处理器、微控制器、静电放电、瞬时功率执行元件等。随着大量高速半导体器件的应用,其边沿....
发表于 01-15 14:43 55次 阅读
DSP电路板的布线和电磁兼容性设计

未来性能增长需依赖架构上改变 因此需要用FPGA进行人工智能硬件加速

摩尔定律从2003年开始放缓。为了延续性能倍增、功耗减半,Intel CPU采用多核来实现。然而,到....
发表于 01-14 13:58 141次 阅读
未来性能增长需依赖架构上改变 因此需要用FPGA进行人工智能硬件加速

TMS320F28335若干学习经验合集免费下载

本资料为DSP28335的学习经验分享,其中不仅包含了常见的错误情况以及其解决方法,同时,对于学习的....
发表于 01-14 08:00 34次 阅读
TMS320F28335若干学习经验合集免费下载

AM571X ARM应用处理器的数据手册免费下载

AM571X Sitara ARM应用处理器是为满足现代嵌入式产品的密集处理需求而设计的。AM571....
发表于 01-14 08:00 25次 阅读
AM571X ARM应用处理器的数据手册免费下载

TI全新推出的LED系列驱动器介绍

德州仪器(TI)近期推出崭新的LED系列驱动器,该系列驱动器集成了独立的色彩混合、亮度控制和节约功率....
的头像 德州仪器 发表于 01-13 11:14 515次 阅读
TI全新推出的LED系列驱动器介绍

采用达芬奇技术搭建视频应用系统实现数字视频创新

将数字视频嵌入应用中的首要难题在于实施视频的复杂性要远远超过简单的图像与音频压缩和解压缩。
发表于 01-12 07:02 42次 阅读
采用达芬奇技术搭建视频应用系统实现数字视频创新

System View仿真系统在卫星通信中的应用

通信技术的发展日新月异, 系统也日趋复杂, 因此, 在通信系统的设计研发过程中, 在进行硬件系统实验....
发表于 01-11 15:17 30次 阅读
System View仿真系统在卫星通信中的应用

SystemView如何在通信系统仿真中应用研究分析概述

介绍了通信系统仿真和仿真专用工具SystemView,分析了CNI(Communication、Na....
发表于 01-11 15:17 28次 阅读
SystemView如何在通信系统仿真中应用研究分析概述

TI DSP集成开发环境CCS的使用资料说明

CCS是TI公司推出的用于开发DSP芯片的集成开发环境,它采用Windows风格界面,集编辑、编译、....
发表于 01-11 14:43 40次 阅读
TI DSP集成开发环境CCS的使用资料说明

嵌入式教材ARM系列处理器应用技术完全手册PDF版免费下载

ARM(Advanced RISC Machines)有三种含义,它是一个公司的名称,是一类微处理器....
发表于 01-10 16:50 76次 阅读
嵌入式教材ARM系列处理器应用技术完全手册PDF版免费下载

如何学习OV7670从零开始走进OV7670世界教材免费下载

ARM,DSP,FPGA,各有所长,纵然FPGA 无所不能,它也有“唯我独尊”的领域。FPGA 在通....
发表于 01-10 15:41 62次 阅读
如何学习OV7670从零开始走进OV7670世界教材免费下载

TI探讨未来互联汽车的发展方向

我们无法确切了解车联网和互联汽车的未来走向,但我们肯定知道的是它正在快速推陈出新,维护可靠的车联网系....
的头像 德州仪器 发表于 01-09 10:01 282次 阅读
TI探讨未来互联汽车的发展方向

做DSP应该了解那些知识做DSP最应该懂得的57个问题介绍

二.DSP的C语言同主机C语言的主要区别?1)DSP的C语言是标准的ANSI C,它不包括同外设联系....
发表于 01-09 08:00 59次 阅读
做DSP应该了解那些知识做DSP最应该懂得的57个问题介绍

移动基站已经陪伴人类40年了,但你知道它的故事吗?

每个收发单元只能处理一个载波信号,一个载频最多能同时容量8个用户,每次遇到基站拥塞扩容都要增加载频和....
的头像 电子发烧友网工程师 发表于 01-07 16:57 567次 阅读
移动基站已经陪伴人类40年了,但你知道它的故事吗?

DSP入门教程之《DSP集成开发环境CCS开发指南》PDF中文版本免费下载

本文档的DSP入门教程之《DSP集成开发环境CCS开发指南》PDF中文版本免费下载 CCS 提供了配....
发表于 01-07 08:00 65次 阅读
DSP入门教程之《DSP集成开发环境CCS开发指南》PDF中文版本免费下载

Systemview使用教程之软件仿真实验的详细资料说明

Systemview是美国ELANIX公司于1995年开始推出的软件工具,它为用户提供了一个完整的动....
发表于 01-03 16:38 61次 阅读
Systemview使用教程之软件仿真实验的详细资料说明

FPGA和DSP明争暗斗 意图抢占20亿美元高性能信号处理市场

经过20多年的努力后,在工艺技术进步和市场需求的推动下,“大器晚成”的FPGA终于从外围逻辑应用进入....
发表于 01-03 15:32 659次 阅读
FPGA和DSP明争暗斗 意图抢占20亿美元高性能信号处理市场

如何使用DSP进行数字PID控制器的设计

基于数字信号处理器(DSP)TMS320I F 2407和外接D/A转换芯片,实现数字PID控制器,....
发表于 01-02 16:30 93次 阅读
如何使用DSP进行数字PID控制器的设计

德州仪器用2000万小时给出使用氮化镓的理由

在多伦多一个飘雪的寒冷日子里。 我们几个人齐聚在本地一所大学位于地下的高级电力电子研究实验室中,进行....
的头像 电子发烧友网工程师 发表于 01-01 10:23 363次 阅读
德州仪器用2000万小时给出使用氮化镓的理由

MTK手机原理图的详细资料分析

本文档的主要内容详细介绍的是MTK手机原理图的详细资料分析资料免费下载。
发表于 12-29 15:22 231次 阅读
MTK手机原理图的详细资料分析

15个使用FPGA进行图像处理的相关论文资料免费下载

本文档的主要内容详细介绍的是15个使用FPGA进行图像处理的相关论文资料免费下载主要内容包括了:图像....
发表于 12-25 08:00 309次 阅读
15个使用FPGA进行图像处理的相关论文资料免费下载

MP3播放器工作原理和维修手册的详细资料免费下载

本手册适用于JoybeeDA102、DP200、DA120、DA120+、DA121、DA125、D....
发表于 12-25 08:00 85次 阅读
MP3播放器工作原理和维修手册的详细资料免费下载

CCS6.0使用教程之针对F28335的使用方法详细资料说明

1.安装CCS6时默认装在C盘,并且使working space选在E盘目录(E:\project\....
发表于 12-24 08:00 81次 阅读
CCS6.0使用教程之针对F28335的使用方法详细资料说明

DSP的一些源代码资料免费下载

本文档的主要内容详细介绍的是DSP的一些源代码资料免费下载。
发表于 12-24 08:00 95次 阅读
DSP的一些源代码资料免费下载

基于FPGA加速的两位资深玩家联合

FPGA是加速许多类型计算工作负载的出色平台,特别是那些数据通路适用于大规模并行运算的工作负载。FP....
发表于 12-22 14:12 111次 阅读
基于FPGA加速的两位资深玩家联合

新晔和TI已签订了业务过渡协议

今年9月底,TI在渠道调整中将代理商新晔砍掉,只剩下艾睿、安富利、世平、文晔四家。详细查看《重磅,T....
的头像 皇华电子元器件IC供应商 发表于 12-21 13:56 712次 阅读
新晔和TI已签订了业务过渡协议

TI推出全差动零漂移36V可编程增益放大器 可提高准确度与长期稳定性

日前,德州仪器PGA281 的主要特性与优势: (TI) 宣布推出一款全差动零漂移 36V 可编程增....
发表于 12-20 16:25 556次 阅读
TI推出全差动零漂移36V可编程增益放大器 可提高准确度与长期稳定性

TI数据转换原理与设计资料总结手册的详细资料说明

本手册将分为以下几部分介绍信号链和电源相关的知识及 TI 产品在大学生创新活动中的应用: 第一部分....
发表于 12-20 08:00 203次 阅读
TI数据转换原理与设计资料总结手册的详细资料说明

基于dsp风电场电能质量检装置

设计了一种基于DSP的风电场电能质量检测装置。采用TMS320F28335作为处理器,通过FPGA来....
发表于 12-19 09:38 175次 阅读
基于dsp风电场电能质量检装置

XDS100V3驱动程序的使用说明资料免费下载

本文档的主要内容详细介绍的是XDS100V3驱动程序的使用说明资料免费下载 支持 TI JTAG ....
发表于 12-19 08:00 80次 阅读
XDS100V3驱动程序的使用说明资料免费下载

如何使用DSP和FPGA进行实时视频信号处理系统设计

实时视频信号处理的实时性和跟踪算法的复杂性是一对矛盾,为此采用DSP+FPGA 的架构设计,同时满足....
发表于 12-18 19:27 87次 阅读
如何使用DSP和FPGA进行实时视频信号处理系统设计

TI一款D类立体声放大器可生成超出3倍的功率输出

日前,德州仪器 (TI) 宣布推出一款 D 类立体声放大器,为超极本、蓝牙 (Bluetooth®)....
发表于 12-18 16:12 263次 阅读
TI一款D类立体声放大器可生成超出3倍的功率输出

ARM处理器教程之《ARM系列处理器应用技术完全手册》教材免费下载

ARM(Advanced RISC Machines)有三种含义,它是一个公司的名称,是一类微处理器....
发表于 12-17 08:00 84次 阅读
ARM处理器教程之《ARM系列处理器应用技术完全手册》教材免费下载

TI CCSv5.3可用的License应用程序软件免费下载

本文档的主要内容详细介绍的是TI CCSv5.3可用的License应用程序软件免费下载。
发表于 12-14 17:39 90次 阅读
TI CCSv5.3可用的License应用程序软件免费下载

HDSP-D377DQC2核心板硬件使用说明书的详细资料免费下载

本用户指南是TMS320F28377D DSP处理器开发平台 HDSP-D377DQC2核心板硬件使....
发表于 12-14 17:14 126次 阅读
HDSP-D377DQC2核心板硬件使用说明书的详细资料免费下载

如何使用FPGA设计和实现OFDM系统和OFDM中的FFT模块设计及其FPGA实现

建立了一个基于FPGA的可实现流水化运行的OFDM系统的硬件平台,包括模拟前端、基于FPGA的OFD....
发表于 12-13 16:45 81次 阅读
如何使用FPGA设计和实现OFDM系统和OFDM中的FFT模块设计及其FPGA实现

TI推出四种微型高精度数据转换器 每种均具有业界同类产品中最小尺寸

德州仪器(TI)今日推出四种微型高精度数据转换器,每种转换器均具有业界同类产品中最小尺寸。新数据转换....
发表于 12-07 09:36 164次 阅读
TI推出四种微型高精度数据转换器 每种均具有业界同类产品中最小尺寸

嵌入式系统教程之嵌入式硬件系统设计与应用实例资料免费下载

本书重点介绍了嵌入式应用系统硬件的设计与开发,主要内容包括嵌入式应用系统硬件设计与开发的基础知识、各....
发表于 12-07 08:00 175次 阅读
嵌入式系统教程之嵌入式硬件系统设计与应用实例资料免费下载

STM32入门教程之如何提高STM32的学习效率详细资料说明

每当我们在入门之前(ARM 是这样,DSP 也一样),总会会有很多疑问,会有很多顾虑。我们渴望知道学....
发表于 12-06 08:00 198次 阅读
STM32入门教程之如何提高STM32的学习效率详细资料说明

无刷直流电动机本体设计及控制原理与特性的概述

本文档的主要内容详细介绍的是无刷直流电动机本体设计及控制原理与特性的概述主要内容包括了:一、无刷电机....
发表于 12-05 11:53 129次 阅读
无刷直流电动机本体设计及控制原理与特性的概述

声卡是什么声卡的组成基本结构和工作原理及有声卡和没声卡的区别概述

声卡(SoundCard)也叫音频卡(港台称之为声效卡):声卡是多媒体技术中最基本的组成部分,是实现....
发表于 12-05 08:00 83次 阅读
声卡是什么声卡的组成基本结构和工作原理及有声卡和没声卡的区别概述

DSP开发例程详细资料合集免费下载

本文档的主要内容详细介绍的是DSP开发例程程序详细资料合集免费下载。
发表于 12-03 08:00 124次 阅读
DSP开发例程详细资料合集免费下载

CCS3.3教程之CCS3.3开发环境中文入门指导书的详细资料免费下载

本节介绍了德州仪器的 eXpressDSP 技术倡议,同时也介绍了 Code Composer St....
发表于 12-03 08:00 78次 阅读
CCS3.3教程之CCS3.3开发环境中文入门指导书的详细资料免费下载

TMS320VC5506 TMS320VC5506 Fixed-Point Digital Signal Processor

TMS320VC5506定点数字信号处理器(DSP)基于TMS320C55x DSP生成CPU处理器内核。 C55x™DSP架构通过增加并行性和全面关注降低功耗来实现高性能和低功耗。 CPU支持内部总线结构,该结构由一个程序总线,三个数据读总线,两个数据写总线以及专用于外设和DMA活动的附加总线组成。这些总线能够在一个周期内执行最多三次数据读取和两次数据写入。并行地,DMA控制器每个周期最多可以执行两次数据传输,与CPU活动无关。 C55x CPU提供两个乘法累加(MAC)单元,每个单元能够支持17位x 17-单个循环中的位乘法。额外的16位ALU支持中央40位算术/逻辑单元(ALU)。 ALU的使用受指令集控制,提供优化并行活动和功耗的能力。这些资源在C55x CPU的地址单元(AU)和数据单元(DU)中进行管理。 C55x DSP代支持可变字节宽度指令集,以提高代码密度。指令单元(IU)从内部或外部存储器执行32位程序提取,并为程序单元(PU)排队指令。程序单元解码指令,将任务指向AU和DU资源,并管理完全受保护的管道。预测分支功能可避免执行条件指令时的管道冲洗。 5506上的128...
发表于 10-17 14:24 7次 阅读
TMS320VC5506 TMS320VC5506 Fixed-Point Digital Signal Processor

TMS320C6747 定点/浮点数字信号处理器

TMS320C6745 /6747器件是一款基于TMS320C674x DSP内核的低功耗数字信号处理器。它的功耗显着低于TMS320C6000 DSP平台的其他成员。 TMS320C6745 /6747器件使原始设备制造商(OEM)和原始设计制造商(ODM)能够快速推出市场上的设备。高处理性能。 TMS320C6745 /6747 DSP内核采用基于缓存的两级架构。 1级程序高速缓存(L1P)是32 KB直接映射高速缓存,1级数据高速缓存(L1D)是32 KB双向组关联高速缓存。 2级程序高速缓存(L2P)由256 KB内存空间组成,在程序和数据空间之间共享。 L2内存可以配置为映射内存,缓存或两者的组合。虽然系统中的其他主机可以访问DSP L2,但是其他主机可以使用额外的128KB RAM共享内存(仅限TMS320C6747),而不会影响DSP性能。 外设集包括:带管理数据输入/输出(MDIO)模块的10/100 Mbps以太网MAC(EMAC);两个I 2 C总线接口; 3个多通道音频串行端口(McASP),带有16/9串行器和FIFO缓冲器;两个64位通用定时器,每个都可配置(一个可配置为看门狗);可配置的16位主机端口接口(HPI)[仅限TMS3...
发表于 10-17 14:20 29次 阅读
TMS320C6747 定点/浮点数字信号处理器

TMS320C6746 TMS320C6746 Fixed/Floating Point DSP

TMS320C6746定点和浮点DSP是一款低功耗应用处理器,该处理器基于C674x DSP内核。该DSP与其他TMS320C6000™平台DSP相比,功耗要小很多。 凭借这款器件,原始设备制造商(OEM)和原始设计制造商(ODM)能够充分利用全集成混合处理器解决方案的灵活性,迅速将兼用稳健操作系统,丰富用户接口和高处理器性能的器件推向市场。 该器件的DSP内核采用基于2级缓存的架构。第1级程序缓存(L1P)是一个 32KB的直接映射缓存,第1级数据缓存(L1D)是一个32KB的2路组相连缓存。第2级程序缓存(L2P)包含256KB的存储空间,由程序空间和数据空间共享.L2存储器可配置为映射存储器,缓存或二者的组合。系统内的其他主机可以访问DSP L2。 外设集包括:1个具有管理数据输入/输出模块(MDIO)的10Mbps /100Mbps以太网介质访问控制器(EMAC); 1个USB2.0 OTG接口; 2个I 2 C总线接口; 1个具有16个串行器和FIFO缓冲器的多通道音频串行端口(McASP) ); 2个具有FIFO缓冲器的多通道缓冲串行端口(McBSP); 2个可配置的64位通用定时器(其中一个可配置...
发表于 10-15 17:06 51次 阅读
TMS320C6746 TMS320C6746 Fixed/Floating Point DSP

OMAP-L138 OMAP-L138 Data Manual

OMAP-L138 C6000 DSP+ARM 处理器 是一款低功耗 应用 处理器,该处理器基于 ARM926EJ-S 和 C674x DSP 内核。该处理器 与其他 TMS320C6000™ 平台 DSP 相比,功耗要小很多。 凭借这款器件,原始设备制造商 (OEM) 和原始设计制造商 (ODM) 能够充分利用全集成混合处理器解决方案的灵活性,迅速将兼具稳健操作系统、丰富用户接口和高处理器性能的器件推向市场。 此器件采用双内核架构(包括一个高性能的 TMS320C674x DSP 内核和一个 ARM926EJ-S 内核),实现了 DSP 与精简指令集计算机 (RISC) 技术二者优势的完美融合。 ARM926EJ-S 是一款 32 位 RISC 处理器内核,可执行 32 位或 16 位指令和处理 32 位、16 位或 8 位数据。该内核采用流水线结构,因此处理器和存储器系统的所有部件能够连续运行。 ARM9 内核配有协处理器 15 (CP15)、保护模块以及具有页表缓冲区的数据和程序存储器管理单元 (MMU)。ARM9 内核配有独立的 16KB 指令缓存和 16KB 数据缓存。这两个缓存均与虚拟索引虚拟标签 (VIVT) 4 路相连。ARM9 内核还配...
发表于 10-15 17:04 62次 阅读
OMAP-L138 OMAP-L138 Data Manual

TMS320C6748 TMS320C6748 Fixed/Floating Point DSP

TMS320C6748 定点和浮点 DSP 是一款低功耗 应用 处理器,该处理器基于 C674x DSP 内核。该DSP 与其他 TMS320C6000™ 平台 DSP 相比,功耗要小很多。 凭借这款器件,原始设备制造商 (OEM) 和原始设计制造商 (ODM) 能够充分利用全集成混合处理器解决方案的灵活性,迅速将兼具稳健操作系统、丰富用户接口和高处理器性能的器件推向市场。 该器件的 DSP 内核采用基于 2 级缓存的架构。第 1 级程序缓存 (L1P) 是一个 32KB 的直接映射缓存,第 1 级数据缓存 (L1D) 是一个 32KB 的 2 路组相连缓存。第 2 级程序缓存 (L2P) 包含 256KB 的存储空间,由程序空间和数据空间共享。L2 存储器可配置为映射存储器、缓存或二者的组合。尽管系统内的其他主机可访问 DSP L2,但还是额外提供了一个 128KB 的 RAM 共享存储器给其他主机使用,从而避免对 DSP 性能产生影响。 对于支持安全功能的器件,TI 的基本安全启动可为用户保护自主知识产权并防止外部实体修改用户开发的算法。该安全启动流程从一个基于硬件的“信任根”开始,确保代码从一个已知安全的位置开始...
发表于 10-15 16:19 42次 阅读
TMS320C6748 TMS320C6748 Fixed/Floating Point DSP

TMS320C6720 TMS320C6727B TMS320C6726B TMS320C6722B TMS320C6720 Floating-Point DSPs

The TMS320C672x is the next generation of Texas Instruments' C67x generation of high-performance 32-/64-bit floating-point digital signal processors. The TMS320C672x includes the TMS320C6727B, TMS320C6726B, TMS320C6722B, and TMS320C6720 devices.(1) Enhanced C67x+ CPU. The C67x+ CPU is an enhanced version of the C67x CPU used on the C671x DSPs. It is compatible with the C67x CPU but offers significant improvements in speed, code density, and floating-point performance per clock cycle. At 350 MHz, the CPU is capable of a maximum performance of 2800 MIPS/2100 MFLOPS by executing up to eight instructions (six of which are floating-point instructions) in parallel each cycle. The CPU natively supports 32-bit fixed-point, 32-bit single-precision floating-point, and 64-bit double-precision floating-point arithmetic. Efficient Memory System. The memory controller maps the la...
发表于 10-15 16:17 60次 阅读
TMS320C6720 TMS320C6727B TMS320C6726B TMS320C6722B TMS320C6720 Floating-Point DSPs

TMS320C6727B TMS320C6727B TMS320C6726B TMS320C6722B TMS320C6720 Floating-Point DSPs

The TMS320C672x is the next generation of Texas Instruments' C67x generation of high-performance 32-/64-bit floating-point digital signal processors. The TMS320C672x includes the TMS320C6727B, TMS320C6726B, TMS320C6722B, and TMS320C6720 devices.(1) Enhanced C67x+ CPU. The C67x+ CPU is an enhanced version of the C67x CPU used on the C671x DSPs. It is compatible with the C67x CPU but offers significant improvements in speed, code density, and floating-point performance per clock cycle. At 350 MHz, the CPU is capable of a maximum performance of 2800 MIPS/2100 MFLOPS by executing up to eight instructions (six of which are floating-point instructions) in parallel each cycle. The CPU natively supports 32-bit fixed-point, 32-bit single-precision floating-point, and 64-bit double-precision floating-point arithmetic. Efficient Memory System. The memory controller maps the la...
发表于 10-15 11:08 7次 阅读
TMS320C6727B TMS320C6727B TMS320C6726B TMS320C6722B TMS320C6720 Floating-Point DSPs

SM320C6415-EP 增强型产品定点数字信号处理器

TMS320C64x ?? DSP(包括SM320C6414-EP,SM320C6415-EP和SM320C6416-EP器件)是TMS320C6000中性能最高的定点DSP产品。 DSP平台。 SM320C64x ?? (C64x ??)设备是基于第二代高性能,先进的VelociTI ??德州仪器(TI)开发的超长指令字(VLIW)架构(VelociTI.2 ??),使这些DSP成为多通道和多功能应用的绝佳选择。 C64x ??是C6000的代码兼容成员?? DSP平台。 C64x器件在500 MHz时钟频率下具有高达4000万条指令/秒(MIPS)的性能,可为高性能DSP编程挑战提供经济高效的解决方案。 C64x DSP具有高速控制器的操作灵活性和阵列处理器的数字功能。 C64x DSP内核处理器有64个32位字长的通用寄存器和8个高度独立的功能单元?? 2个乘法器用于32位结果和6个算术逻辑单元(ALU)??使用VelociTI.2扩展。八个功能单元中的VelociTI.2扩展包括新指令,以加速关键应用程序的性能并扩展VelociTI架构的并行性。 C64x每周期可产生4个32位乘法累加(MAC),总计每秒2400万MAC(MMACS),或每周期8个8位MAC,总计4800 MMACS。 C64x DSP还具有特定于应...
发表于 10-15 11:06 21次 阅读
SM320C6415-EP 增强型产品定点数字信号处理器

SMJ320C6701-SP 抗辐射V类浮点数字信号处理器

SMJ320C67x DSP是SMJ320C6000平台中的浮点DSP系列。 SMJ320C6701('C6701)器件基于德州仪器(TI)开发的高性能,先进的VelociTI超长指令字(VLIW)架构,使该DSP成为多通道和多功能应用的绝佳选择。凭借在140 MHz时钟频率下高达1千兆位每秒浮点运算(GFLOPS)的性能,'C6701为高性能DSP编程挑战提供了经济高效的解决方案。 'C6701 DSP具有高速控制器的操作灵活性和阵列处理器的数字能力。该处理器具有32个32位字长的通用寄存器和8个高度独立的功能单元。八个功能单元提供四个浮点/定点ALU,两个定点ALU和两个浮点/定点乘法器。 'C6701每周期可以产生两个乘法累加(MAC),总计每秒3.34亿MAC(MMACS)。 'C6701 DSP还具有专用硬件逻辑,片上存储器和额外的片上外设。 'C6701包含大量片上存储器,具有强大而多样的设置外围设备。程序存储器由64K字节块组成,用户可配置为高速缓存或存储器映射程序空间。数据存储器由两个32K字节的RAM块组成。外设集包括两个多通道缓冲串行端口(McBSP),两个通用定时器,一个主机端口接口(HPI)和...
发表于 10-09 15:12 35次 阅读
SMJ320C6701-SP 抗辐射V类浮点数字信号处理器

TMS320VC5409A定点c

TMS320VC5409A定点数字信号处理器(DSP)(以下简称5409A除非另有说明)基于先进的改进型哈佛架构,有一个程序存储器总线和三个数据存储器总线。该处理器提供具有高度并行性的算术逻辑单元(ALU),专用硬件逻辑,片上存储器和其他片上外设。该DSP的操作灵活性和速度的基础是高度专业化的指令集。 独立的程序和数据空间允许同时访问程序指令和数据,提供高度的并行性。可以在单个周期中执行两个读操作和一个写操作。具有并行存储和特定于应用程序的指令的指令可以充分利用该架构。此外,数据可以在数据和程序空间之间传输。这种并行性支持一组强大的算术,逻辑和位操作操作,这些操作都可以在一个机器周期中执行。 5409A还包括管理中断的控制机制, 特性 具有三个独立的16位数据存储器总线和一个程序存储器总线的高级多总线架构 40位算术逻辑单元(ALU)包括一个40位桶形移位器和两个独立的40位累加器 17- \ xD7 17位并行乘法器耦合到一个40位专用加法器,用于非流水线单周期乘法/累积(MAC)操作 比较,选择和存储单位(CSSU)以进行...
发表于 10-09 11:40 24次 阅读
TMS320VC5409A定点c

SM320VC5510A-EP 增强型产品定点数字信号处理器

The 320VC5510 (5510) fixed-point digital signal processor (DSP) is based on the TMS320C55x DSP generation CPU processor core. The C55x™ DSP architecture achieves high performance and low power through increased parallelism and total focus on reduction in power dissipation. The CPU supports an internal bus structure composed of one program bus, three data-read buses, two-data write buses, and additional buses dedicated to peripheral and DMA activity. These buses provide the ability to perform up to three data reads and two data writes in a single cycle. In parallel, the DMA controller can perform up to two data transfers per cycle independent of the CPU activity. The C55x CPU provides two multiply-accumulate (MAC) units, each capable of 17-bit x 17-bit multiplication in a single cycle. A central 40-bit arithmetic/logic unit (ALU) is supported by an additional 16-bit ALU. Use of the ALUs is under instruc...
发表于 10-09 11:37 46次 阅读
SM320VC5510A-EP 增强型产品定点数字信号处理器

SM320C6712D-EP 增强型产品浮点 DSP

320C67x ?? DSP(包括SM320C6712-EP,SM320C6712C-EP,SM320C6712D-EP器件)是浮动的成员TMS320C6000中的点DSP系列?? DSP平台。 C6712,C6712C和C6712D器件基于德州仪器(TI)开发的高性能,先进的超长指令字(VLIW)架构,使这些DSP成为多通道和多功能应用的绝佳选择。 p> C6712C /C6712D器件在时钟频率为167 MHz时性能高达10亿次浮点运算(MFLOPS),是C6000中成本最低的DSP? DSP平台。 C6712C /C6712D DSP具有高速控制器的操作灵活性和阵列处理器的数字能力。该处理器具有32个32位字长的通用寄存器和8个高度独立的功能单元。八个功能单元提供四个浮点/定点ALU,两个定点ALU和两个浮点/定点乘法器。 C6712C /C6712D每个周期可以产生两个MAC,总计300 MMACS。 C6712在时钟频率为100 MHz时性能高达6亿次每秒浮点运算(MFLOPS)。该器件还为高性能DSP编程挑战提供了经济高效的解决方案。 C6712 DSP具有高速控制器的操作灵活性和阵列处理器的数字能力。该处理器具有32个32位字长的通用寄存器和8个高度独立的功能单元。八个...
发表于 10-09 10:35 83次 阅读
SM320C6712D-EP 增强型产品浮点 DSP

SM320C6711D-EP 增强型产品浮点 DSP

320C67x ?? DSP(包括SM320C6711-EP,SM320C6711B-EP,SM320C6711C-EP,SM320C6711D-EP器件)撰写TMS320C6000中的浮点DSP系列?? DSP平台。 C6711,C6711B,C6711C和C6711D器件基于德州仪器(TI)开发的高性能,先进的超长指令字(VLIW)架构,使这些DSP成为多通道和多功能应用的绝佳选择。 C6711 /C6711B器件的时钟频率为150 MHz,性能高达每秒9亿次浮点运算(MFLOPS),可为高性能DSP编程挑战提供经济高效的解决方案。 C6711 /C6711B DSP具有高速控制器的操作灵活性和阵列处理器的数字能力。该处理器具有32个32位字长的通用寄存器和8个高度独立的功能单元。八个功能单元提供四个浮点/定点ALU,两个定点ALU和两个浮点/定点乘法器。 C6711 /C6711B每个周期可以产生两个MAC,总计300 MMACS。 在200 MHz或1350 MFLOPS的时钟频率下,每秒浮点运算高达12亿次(MFLOPS) C6711C /C6711D器件的时钟频率为250 MHz(适用于6711D),还为高性能DSP编程挑战提供了经济高效的解决方案。 C6711C /C6711D DSP还具有高速...
发表于 10-09 10:33 10次 阅读
SM320C6711D-EP 增强型产品浮点 DSP

AM5706 Sitara 处理器:成本经优化的 Arm A15 和 DSP 以及安全引导

AM570x Sitara ARM应用处理器旨在满足现代嵌入式产品对于处理性能的强烈需求。 AM570x器件通过其极具有活性的全集成混合处理器解决方案,可实现较高的处理性能。此外,这些器件还将可编程的视频处理功能与高度集成的外设集完美融合。 可编程性通过单核ARM Cortex-A15 RISC CPU并借助Neon™扩展和TI C66x VLIW浮点DSP内核实现。借助ARM处理器,开发人员能够将控制函数与在DSP和协处理器上编程的其他算法分离其中,TI为ARM和C66x DSP提供了一系列完整的开发工具,其中包括C语言编译器AM570x Sitara ARM应用处理器专为满足现代嵌入式产品的强烈处理需求而打造。 AM570x器件通过集成的混合处理器解决方案的最大灵活性,带来高处理性能。这些器件还将可编程视频处理与高度集成的外设集相结合。 可编程性由具有Neon™扩展和TI C66x VLIW浮点DSP内核的单核ARM Cortex-A15 RISC CPU提供。 ARM处理器使开发人员能够将控制功能与DSP和协处理器上编程的视觉算法分开,从而降低系统软件的复杂性。 此外,TI还为A...
发表于 10-08 15:30 59次 阅读
AM5706 Sitara 处理器:成本经优化的 Arm A15 和 DSP 以及安全引导

SMJ320C6701 军用浮点数字信号处理器

SMJ320C67x DSP是SMJ320C6000平台中的浮点DSP系列。 SMJ320C6701(?? C6701)器件基于德州仪器(TI)开发的高性能,先进的VelociTI超长指令字(VLIW)架构,使该DSP成为多通道和多功能应用的绝佳选择。 。凭借167 MHz时钟频率,每秒高达1千兆位浮点运算(GFLOPS)的性能,?? C6701为高性能DSP编程挑战提供了经济高效的解决方案。 ?? C6701 DSP具有高速控制器的操作灵活性和阵列处理器的数字能力。该处理器具有32个32位字长的通用寄存器和8个高度独立的功能单元。八个功能单元提供四个浮点/定点ALU,两个定点ALU和两个浮点/定点乘法器。 ?? C6701每周期可以产生两个乘法累加(MAC),总共每秒3.34亿MAC(MMACS)。 ?? C6701 DSP还具有专用硬件逻辑,片上存储器和额外的片上外设。 ?? C6701包含大量片上存储器,具有强大的功能。各种外围设备。程序存储器由64K字节块组成,用户可配置为高速缓存或存储器映射程序空间。数据存储器由两个32K字节的RAM块组成。外设集包括两个多通道缓冲串行端口(McBSP),两个通用定时器,一个主机端口接口(HPI)和一个无缝外部...
发表于 09-29 11:49 61次 阅读
SMJ320C6701 军用浮点数字信号处理器

AM5K2E02 多核 ARM+DSP

AM5K2E0x是一款基于TI的KeyStone II多核SoC架构的高性能器件,该器件集成了性能最优的Cortex-A15处理器双核或四核CorePac可以高达1.4GHz的内核速度运行.TI的AM5K2E0x器件实现了一套易于使用的高性能,低功耗平台,可供企业级网络终端设备,数据中心网络,航空电子设备和国防,医疗成像,测试和自动化等诸多应用领域的开发人员使用。 TI的KeyStone II架构提供了一套集成有ARM CorePac,(Cortex-A15处理器四核CorePac),网络处理等各类子系统的可编程平台,并且采用了基于队列的通信系统,使得器件资源能够高效且无缝地运作。这种独特的器件架构中还包含一个TeraNet交换机,该交换机可能从可编程内核到高速IO的各类系统元素广泛融合,确保它们以最高效率持续运作。 AM5K2E0x KeyStone II器件集成了大量的片上存储ARMD CorePac中多达4个Cortex A15内核共享4MB L2缓存。该器件还集成了2MB的多核共享存储器(每个MSMC),可用作共享的L3 SRAM。所有L2和MSMC存储器均包含错误检测与错误校正功能。该器件包含一个以1600MTPS传输速率运行的64位DDR-3...
发表于 09-29 11:42 0次 阅读
AM5K2E02 多核 ARM+DSP

SMJ320C6201B 定点数字信号处理器,军事

320C6201B DSP是320C6000平台中定点DSP系列的成员。 SM /SMJ320C6201B(C6201B)器件基于德州仪器(TI)开发的高性能,先进的VelociTI超长指令字(VLIW)架构,使该DSP成为多通道和多功能应用的绝佳选择。 。 C6201B的时钟频率为200 MHz,性能高达1.6亿次/秒(MIPS),为高性能DSP编程挑战提供了经济高效的解决方案。 C6201B是C6201的较新版本。 C6201B DSP具有高速控制器的操作灵活性和阵列处理器的数字能力。该处理器具有32个32位字长的通用寄存器和8个高度独立的功能单元。八个功能单元提供六个算术逻辑单元(ALU)以实现高度并行性,两个16位乘法器提供32位结果。 C6201B每个周期可以产生两个乘法累加(MAC) - 总计每秒4亿MAC(MMACS)。 C6201B DSP还具有专用硬件逻辑,片上存储器和其他片上外设。 C6201B包含大量片上存储器,并具有功能强大且多样化的外设集。程序存储器由64K字节块组成,用户可配置为高速缓存或存储器映射程序空间。 C6201B的数据存储器由两个32K字节的RAM块组成,以提高并发性。外设集包括两个多通道缓冲串行端口(McBSP),两个...
发表于 09-29 11:40 22次 阅读
SMJ320C6201B 定点数字信号处理器,军事

AM5708 Sitara 处理器:成本经优化的 Arm A15 和 DSP,多媒体和安全引导

AM570x Sitara ARM应用处理器旨在满足现代嵌入式产品对于处理性能的强烈需求。 AM570x器件通过其极具有活性的全集成混合处理器解决方案,可实现较高的处理性能。此外,这些器件还将可编程的视频处理功能与高度集成的外设集完美融合。 可编程性通过单核ARM Cortex-A15 RISC CPU并借助Neon™扩展和TI C66x VLIW浮点DSP内核实现。借助ARM处理器,开发人员能够将控制函数与在DSP和协处理器上编程的其他算法分离其中,TI为ARM和C66x DSP提供了一系列完整的开发工具,其中包括C语言编译器AM570x Sitara ARM应用处理器专为满足现代嵌入式产品的强烈处理需求而打造。 AM570x器件通过集成的混合处理器解决方案的最大灵活性,带来高处理性能。这些器件还将可编程视频处理与高度集成的外设集相结合。 可编程性由具有Neon™扩展和TI C66x VLIW浮点DSP内核的单核ARM Cortex-A15 RISC CPU提供。 ARM处理器使开发人员能够将控制功能与DSP和协处理器上编程的视觉算法分开,从而降低系统软件的复杂性。 此外,TI还为A...
发表于 09-29 11:35 178次 阅读
AM5708 Sitara 处理器:成本经优化的 Arm A15 和 DSP,多媒体和安全引导

SMJ320VC33 数字信号处理器

SMx320VC33 DSP是一款采用0.18μm四电平CMOS(TImeline)技术制造的32位浮点处理器。 SMx320VC33是德州仪器(TI)SM320C3x™系列DSP的一部分。 SM320C3x内部总线和特殊数字信号处理指令集具有高达150 MFLOPS的速度和灵活性。 SMx320VC33通过在其他处理器通过软件或微代码实现的硬件中实现功能来优化速度。这种硬件密集型方法提供了以前在单个芯片上不可用的性能。 SMx320VC33可以在一个周期内对整数或浮点数据执行并行乘法和ALU运算。每个处理器还拥有通用寄存器文件,程序高速缓存,专用ARAU,内部双访问存储器,支持并发I /O的一个DMA通道以及较短的机器周期时间。这些特征导致高性能和易用性。大地址空间,多处理器接口,内部和外部生成的等待状态,一个外部接口端口,两个定时器,一个串行端口和多中断结构大大增强了通用应用程序。 SM320C3x支持从主处理器到专用协处理器的各种系统应用程序。通过基于寄存器的架构,大地址空间,强大的寻址模式,灵活的指令集以及良好支持的浮点运算,可轻松实现高级语言支持。 SM /SMJ320VC33是一...
发表于 09-29 11:26 104次 阅读
SMJ320VC33 数字信号处理器

SMJ320VC5416 SMJ320VC5416 定点 DSP

SMJ320VC5416定点数字信号处理器(DSP)(以下简称5416除非另有说明)基于先进的改进型哈佛架构,有一个程序存储器总线和三个数据存储器总线。该处理器提供具有高度并行性的算术逻辑单元(ALU),专用硬件逻辑,片上存储器和其他片上外设。该DSP的操作灵活性和速度的基础是高度专业化的指令集。 独立的程序和数据空间允许同时访问程序指令和数据,提供高度的并行性。可以在单个周期中执行两个读操作和一个写操作。具有并行存储和特定于应用程序的指令的指令可以充分利用该架构。此外,数据可以在数据和程序空间之间传输。这种并行性支持一组强大的算术,逻辑和位操作操作,这些操作都可以在一个机器周期中执行。 5416还包括管理中断,重复操作和函数调用的控制机制。 特性 处理至MIL-PRF-38535(QML) 具有三个独立的16位数据存储器总线的高级多总线架构和一个程序存储器总线 40位算术逻辑单元(ALU),包括一个40位桶形移位器和两个独立的40位累加器 17 x 17位并行乘法器耦合用于非流水线单周期乘法/累加(MAC)操作的40位专用加法器...
发表于 09-29 11:05 50次 阅读
SMJ320VC5416 SMJ320VC5416 定点 DSP