0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

UltraSoC获晶心科技选用于RISC-V开发的追踪及调试

西西 作者:厂商供稿 2018-05-02 11:26 次阅读

UltraSoC日前宣布:亚洲领先且成熟的中央处理器半导体知识产权(CPU IP)供应商晶心科技(Andes Technology)已采用UltraSoC先进的嵌入式分析技术,来支持其AndesCore系列RISC-V处理器。晶心科技将利用UltraSoC包括业界唯一商用RISC-V处理器追踪解决方案在内的独一无二的IP产品系列,来实现其复杂应用嵌入式产品的开发加速和调试增强,这些应用包括人工智能AI)、计算机视觉网络控制器和存储等。

两家公司将携手在即将举行的RISC-V大会(RISC-V Workshop,将于5月7-10日在西班牙的加泰罗尼亚理工大学举办)上,展出一套完整的RISC-V开发、调试和追踪设计流程。

UltraSoC目前独家提供了一套商用的RISC-V开发环境,包括系统级芯片(SoC)的分析、处理器追踪和其他可用于满足最终用户需求的选项。作为业界先锋,UltraSoC于2017年开发了RISC-V处理器追踪技术,并随后很快将其追踪规范提供给RISC-V基金会(RISC-V Foundation),用于基金会标准化工作的一部分。公司仍然全面致力于支持RISC-V基金会标准的运行-控制/调试,并提议了处理器追踪格式,这与公司全面发展策略中提出的为包括ARMCadence/Tensilica、CEVA和MIPS在内的任何处理器架构提供集成化调试与开发解决方案一致。

晶心科技的内核都基于高性能的AndeStar™ V5 32位及64位架构,与UltraSoC的合作伙伴关系将使客户在使用Andes V5 N25及NX25处理器时,可以去选择并集成先进的嵌入式分析功能。使用晶心科技高性能32位及64位处理器内核的客户,可以在RISC-V处理器追踪功能之外,还能够去利用UltraSoC的SoC分析与调试IP,这些功能结合在一起就给SoC设计师带来了全面的可视性,不仅可以观察内核的性能,而且还可以观察整个系统的运行。

晶心科技已经采用RISC-V来作为AndeStar V5 即其第五代处理器的架构,并发布了其AndesCore™系列可配置处理器IP系列中的两款高端处理器:32位的N25及64位的NX25。两种产品都基于RISC-V,且实际性能都超过3.4 CoreMark/MHz、而逻辑门数则分别低至30K(N25)和50K(NX25),在采用台积电(TSMC)的28nm HPC工艺时的最高时钟时钟频率为1.1GHz。N25和NX25都是高速控制任务的理想选择,而用户在选择其中任意一款内核之后,都能够从其中可利用的UltraSoC嵌入式智能中获益。

晶心科技首席技术官兼资深研发副总经理苏泓萌博士表示:“鉴于其超乎寻常的性能/功耗比、灵活的配置及全面的支持工具,N25及NX25 AndesCore处理器被我们的客户广泛选用。选择UltraSoC来作为嵌入式分析、追踪和验证领域内的优先合作伙伴,将给我们的客户提供一种先进的开发环境,其中包括在不打扰目标行为的情况下对SoC内部运行及处理器执行情况进行的深入观察。UltraSoC已经证明自己正致力于RISC-V生态系统的开发,因而它显然是我们V5 RISC-V架构的最佳合作伙伴。我们正欣然携手服务多家共同的客户,他们采用晶心科技的Andes N25/NX25处理器以及UltraSoC的IP和追踪解决方案来满足其要求很高的应用。”

UltraSoC首席执行官Rupert Baines表示:“很高兴我们能够与晶心科技共同致力于其创新的RISC-V处理器内核,并携手帮助双方共同的客户发挥其领先的V5 AndeStar架构的优势,并使客户利用UltraSoC的SoC分析及调试IP和处理器追踪能力去全面的了解系统,从而去实现设计。”

RISC-V是一种开放指令集架构,在最初由加州大学伯克利分校开发后,现已快速地被广泛采用。UltraSoC和晶心科技都是RISC-V基金会的活跃成员,并在RISC-V的开发中扮演了积极的角色。两家公司都参加了所有的RISC-V大会,同时也都将参加于巴塞罗那举办的第八届RISC-V大会。

UltraSoC致力于提供一种最佳工具,来帮助复杂系统的设计人员对硬件和软件的性能同时进行高价值深入观察,这种观察追踪可以覆盖整个电子系统,尤其重要的是这种观察分析功能还可在产品实际运行中发挥作用,而不只是在设计阶段;由此带来的好处是可以显著地改善其安全性、防护能力、性能和功耗。设计人员能够去监测和理解硬件及软件协同工作时情况,并即使在芯片已经被植入到一个整体系统设计后都可对系统进行微调。采用UltraSoC的嵌入式分析技术可以将开发成本降低25%,并在避免重新设计和缩短产品上市时间等方面实现极大的成本节省并创造竞争优势。

关于晶心科技

晶心科技是亚洲首家CPU IP供应商,自2005年创立以来,公司一直致力于开发创新性的高性能/低功耗32位和64位处理器,以及相关的SoC平台。其功能强大的CPU产品线覆盖了入门级、中档、高端、可扩展及安全性等细分市场,并已经进入了全球无数种嵌入式应用;搭载了晶心科技IP的SoC的累计发货量在2017年突破了20亿片。在基于自有的指令集架构(ISA)来提供先进功能的同时,晶心科技也是第一家采用开放RISC-V架构的主流CPU供应商。

关于UltraSoC

UltraSoC 是一家为系统级芯片(SoC)提供内部分析及监测技术的先驱企业,这些SoC是当今各种电子产品创新的动力。公司的嵌入式分析技术可使产品设计人员去添加先进的信息安全防护能力和功能安全性,并能对性能进行微调;该产品还可以帮助解决诸如不断增加的系统复杂性和总是推迟的产品上市时间等关键问题。UltraSoC的技术以半导体知识产权(semiconductor IP)和软件的形式提供给客户,最终应用覆盖了消费电子、计算和通信等行业。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 晶心科技
    +关注

    关注

    0

    文章

    90

    浏览量

    18060
  • UltraSoC
    +关注

    关注

    0

    文章

    40

    浏览量

    17955
收藏 人收藏

    评论

    相关推荐

    国产RISC-V MCU推荐

    的控制能力。 高性能低功耗的RISC-V MCU GD32VF103是曾经获得国际大奖的RISC-V MCU,备受网友瞩目。bigbat表示测试过这颗芯片。就开发环境来说还算不错,因为都是基于LVVM
    发表于 04-17 11:00

    RISC-V Linux开发环境脚本

    比较多的RISC-V SOC Linux开发环境使用CMake/Makefile,虽然也知道些怎么用,但有没完整系统的这方面学习资料?如语法、脚本链接结构等,可以分享下深入学习
    发表于 03-31 12:48

    RISC-V 基础学习:RISC-V 基础介绍

    是什么? RISC-V 是一套开放许可证书、免费的、由基金维护的、一个整数运算指令集外加多个扩展指令集的CPU 结构规范(ISA)。 整数运算指令集 + 扩展指令集 任何硬件开发商或者组织都可以
    发表于 03-12 10:25

    什么是RISC-V

    siFive搞RISC-V 赛昉搞RISC-V 香山搞RISC-V 到底什么是RISC-V? 先不问有什么用,RISC-V目前的能力来说,工
    发表于 02-02 10:41

    RISC-V开放架构设计之道|阅读体验】RISC-V基础整数指令集

    第2章 RV32I:RISC-V基础整数指令集 本章重点讲解构成RISC-V基础整数指令集的基本指令和指令格式。主要包含寄存器间操作的R型,用于短立即数和取数操作的I型,用于存数操作的
    发表于 01-31 21:10

    开发出商用的RISC-V处理器还需要哪些开发工具和环境?

    全世界范围来看,在RISC-V技术阵营中,台湾的Andes公司(科技)开发的编译器、开发工具和软件
    发表于 11-18 06:05

    RISC-V产业论坛召开,专利联盟正式成立

    生态也进一步完善。 指令集架构是软件和硬件之间的关键技术,例如英特尔x86架构主要应用于Windows,ARM架构主要应用于安卓(Android)。不同于存在授权限制的x86和ARM架构,RISC-V
    发表于 08-30 10:40

    2023 RISC-V中国峰会:RISC-V深圳技术分享会(同期会议)

    。本届分享会将邀请生态厂商、研究机构、业界专家、社区伙伴和开源开发者齐聚一堂,共同讨论 RISC-V 相关的技术和研究、RISC-V发展趋势与机遇。
    发表于 08-15 17:27

    RISC-V调试和完善的跟踪解决方案

    RISC-V调试和完善的跟踪解决方案ppt分享
    发表于 07-14 17:15 0次下载

    两大架构RISC-V 和 ARM 的各种关系

    的,不需要任何版税或许可。 尽管 RISC-V 允许设计人员免费试验和开发 RISC-V 系统,但几乎没有对硬件设计的支持。另一方面,ARM 拥有致力于硬件技术的工程师团队,使设计人员能够轻松地整合
    发表于 06-21 20:31

    华硕发布 RISC-V 架构单板计算机 Tinker V:配备 1.0 Ghz 单核芯片

    日本瑞萨电子提供的 RZ / Five MPU 处理器,以及科技的 RISC-V AndesCore AX45MP 单核芯片,主频达 1.0 GHz。此外,该机内置 1GB 内存,可选配 16GB
    发表于 06-09 16:36

    RISC-V PMP调试

    RISC-V PMP调试
    的头像 发表于 06-08 11:52 1289次阅读
    <b class='flag-5'>RISC-V</b> PMP<b class='flag-5'>调试</b>

    RISC-V,正在摆脱低端

    达、视智能、方寸微电子...等等,包括IP内核与芯片设计等厂商在内,据统计,中国目前拥有上百家公司在关注RISC-V或以RISC-V指令集进行开发,积极布局
    发表于 05-30 14:11

    RISC-V入云!赛昉科技联合中国电信完成首个RISC-V云原生轻量级虚拟机验证

    适配优化,结合RISC-V精简指令集特性,裁剪了冗余功能,实现了既保证用户应用安全隔离,同时降低资源消耗并提升响应速度,适用于可信云原生、Serverless、函数计算等新型弹性云计算业务场景。 作为
    发表于 05-11 14:08

    openEuler RISC-V 成功适配 LicheePi 4A 开发

    近期,RISC-V SIG 在 LicheePi 4A 开发板上成功实现了欧拉操作系统的适配。目前,最新版本的 openEuler RISC-V 23.03 V1 镜像已在 Liche
    发表于 05-04 22:22