0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

MOS管构成的缓冲器Buffer和漏极开路门OD门的详细概述

NJ90_gh_bee81f8 2018-04-29 17:54 次阅读

本文你可以获得什么?

MOS管构成的缓冲器Buffer和漏极开路们OD门是数字电路非常重要的概念,怎么构成的;

反相器,线与逻辑怎么玩,又怎么用呢?

根据原理图,真值表,应用典型电路全面了解基本的逻辑门,与门,或门,与非门。

半导体SS, TT, FF是怎么回事?

1. MOS管逻辑电路(与门,或门,非门等)作为硬件工程师,不能不懂芯片;而要想懂芯片,MOS管构成的各种基本逻辑电路必须熟记于心,才能够更熟练的看懂芯片的框图。场效应管(Field-Effect Transistor)通过不同的搭配可以构成各种各样的门电路,如开篇所说,这些最基本的单元电路或许是现代IC的基础。以下的电路形式在常用的74系列的芯片中大量存在着,之后介绍的OD门,缓冲器则常见于芯片的GPIO口等管脚的设计。

MOS管构成的缓冲器Buffer和漏极开路门OD门的详细概述

MOS管构成基本的与门、或门电路与门可以由六个管子构成,通过示意图应该能更清楚看出与门的工作示意图,然后由真值表可以看出输入输出的对应关系。本文中给出与门的对应电路,如有兴趣,大家可以思考或门的电路结构,其实二者是存在对应关系的。

MOS管构成的缓冲器Buffer和漏极开路门OD门的详细概述

2. 反相器下图则给出了反相器的电路图,输入和输出状态相反,谓之反相器。

MOS管构成的缓冲器Buffer和漏极开路门OD门的详细概述

电路分析:输入Vi为低电平时,上管导通,下管截止,输出为高电平;输入Vi为高电平时,上管截止,下管导通,输出为低电平。

与非门下图则给出了与非门的电路图,与非门也就是同为零,异为一。

MOS管构成的缓冲器Buffer和漏极开路门OD门的详细概述

当A,B输入均为低电平时,1,2管导通,3,4管截止,C端电压与Vdd一致,输出高电平。当A输入高电平,B输入低电平,1,3管导通,2,4管截止,C端电位与1管的漏极保持一致,输出高电平。当A输入低电平,B输入高电平,2,4导通,1,3管截止,C端电位与2管的漏极保持一致,输出高电平。当A,B输入均为高电平时,1,2管截止,3,4管导通,C端电压与地一致,输出低电平。

4. 缓冲器BufferCMOS缓冲器(buffer),缓冲器跟反相器是对立的,缓冲器输入与输出相同,反相器输入与输出相反。

MOS管构成的缓冲器Buffer和漏极开路门OD门的详细概述

电路分析:前面一级Q1,Q2组成了一个反相器;后面一级Q3,Q4又构成了一个反相器,相当于反了两次相,于是又还原了。5. 漏极开路门漏极开路门是一个十分经典常用的电路,常见于主芯片的GPIO口或者单片机的GPIO口的设计中。要最重要的一点就是:漏极开路是高阻态,一般应用需要接上拉电阻

MOS管构成的缓冲器Buffer和漏极开路门OD门的详细概述

【漏极开路门的应用-线与逻辑】Z=z1z2z3

MOS管构成的缓冲器Buffer和漏极开路门OD门的详细概述

“线与”逻辑是因为多个逻辑单元的输出的三极管,共用一个上拉电阻,只要一个逻辑单元输出低电平,即集电极(漏极)开路输出的管子导通,那么输出低电平;而只有全部单元截止,输出端被上拉电阻置为高电平,这是一个很实用的电路,可以用于逻辑仲裁等电路系统中。

或许工作几年后,一般会觉得二极管三极管电路很简单,那只能说明研究得还不够深入。有时候越简单的东西底层的东西其实更复杂。比如从工艺角度来说,晶体管分为TT, SS, FF, IC设计是绕不过这些的,基础也并不容易,考虑到更深入一些,又觉得只学到皮毛。

MOS管构成的缓冲器Buffer和漏极开路门OD门的详细概述

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • MOS管
    +关注

    关注

    106

    文章

    2204

    浏览量

    64329
  • buffer
    +关注

    关注

    2

    文章

    120

    浏览量

    29770
  • 漏极开路
    +关注

    关注

    0

    文章

    15

    浏览量

    8354

原文标题:硬件工程师必会模块之MOS管构成的基本门逻辑电路

文章出处:【微信号:gh_bee81f890fc1,微信公众号:面包板社区】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    单片机新手必备——集电极开路开路、上拉电阻

    本帖最后由 zhihuizhou 于 2011-11-2 10:20 编辑 集电极开路开路、推挽、上拉电阻、弱上拉、三态、准双
    发表于 11-02 10:20

    集电极开路 开路 推挽 上拉电阻 弱上拉 三态 准双向口

    集电极开路 开路 推挽 上拉电阻 弱上拉 三态 准双向口
    发表于 06-02 16:22

    【转】TTL逻辑与普通逻辑有什么区别

    (负载)电阻,所以开关速度比OC快,常用三态作 为输出缓冲器.+++++++++++++++++++++++++++++++++++++什么是OC、OD?集电极
    发表于 08-23 21:39

    看芯片手册框图必备技能,你掌握了么?

    来源 网络本文你可以获得什么?1.MOS构成缓冲器Buffer
    发表于 03-14 16:14

    MOS连续电流与脉冲电流?

    MOS在什么情况下流过连续漏记电流?在什么情况下流过脉冲电流?正常用方波脉冲驱动MOS
    发表于 08-23 15:30

    分析MOS驱动电路

      1.直接驱动  电阻R1的作用是限流和抑制寄生振荡,一般为10ohm到100ohm,R2是为关断时提供放电回路的;稳压二极管D1和D2是保护MOS]
    发表于 11-16 11:43

    浅析MOS驱动电路背后的秘密

      (1)直接驱动  电阻R1的作用是限流和抑制寄生振荡,一般为10ohm到100ohm,R2是为关断时提供放电回路的;稳压二极管D1和D2是保护MOS]
    发表于 12-24 14:39

    请问MOS开通电压为多少伏?

    MOS开通电压典型值为多少伏?那么IGBT的开通电压典型值又为多少伏呢?
    发表于 08-20 04:35

    单输入逻辑(数字缓冲器)这些特性你知道吗?

    之一是它提供了数字放大功能。数字缓冲器可用于将其他或电路级彼此隔离,以防止一个电路的阻抗影响另一个电路的阻抗。数字缓冲器还可用于驱动高电流负载,例如晶体开关,因为它们的输出驱动能力
    发表于 01-26 09:16

    什么是集电极开路/开路

    什么是集电极开路(OC)?什么是开路OD)?
    发表于 03-10 06:35

    MOS驱动电路

    MOS驱动电路问题1.Q2的存在为什么可以加速Q输入电容的放电?2.D1的作用?是加速
    发表于 09-29 10:30

    缓冲器,缓冲器是什么?

    缓冲器,缓冲器是什么? buffer   中文译名: 缓冲缓冲器缓冲液  解释:1、 电信
    发表于 03-08 13:30 2268次阅读

    硬件工程师必看的技能之MOS构成的基本门逻辑电路

    本文你可以获得什么? MOS构成缓冲器Buffer和漏极开路OD门是数字电路非常重要的概念
    的头像 发表于 03-30 10:59 9867次阅读
    硬件工程师必看的技能之<b class='flag-5'>MOS</b>管<b class='flag-5'>构成</b>的基本门逻辑电路

    什么是时钟缓冲器Buffer)?时钟缓冲器Buffer)参数解析

    什么是时钟缓冲器Buffer)?时钟缓冲器Buffer)参数解析 什么是时钟缓冲器Buffer
    发表于 10-18 18:36 1.9w次阅读
    什么是时钟<b class='flag-5'>缓冲器</b>(<b class='flag-5'>Buffer</b>)?时钟<b class='flag-5'>缓冲器</b>(<b class='flag-5'>Buffer</b>)参数解析

    buffer缓冲器电路图与buffer电路示意图

    buffer缓冲器电路图与buffer电路示意图 buffer缓冲器的作用 buffer译名为:
    发表于 10-18 19:01 2.9w次阅读
    <b class='flag-5'>buffer</b><b class='flag-5'>缓冲器</b>电路图与<b class='flag-5'>buffer</b>电路示意图