0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

高速DSP系统中PCB板可靠性设计应注意的若干问题

LUZq_Line_pcbla 来源:未知 作者:李倩 2018-04-13 14:54 次阅读

针对在高速DSP系统中PCB板可靠性设计应注意的若干问题。

电源设计

高速DSP系统PCB板设计首先需要考虑的是电源设计问题。在电源设计中,通常采用以下方法来解决信号完整性问题。考虑电源和地的去耦

随着DSP工作频率的提高,DSP和其他IC元器件趋向小型化、封装密集化,通常电路设计时考虑采用多层板,建议电源和地都可以用专门的一层,且对于多种电源,例如DSP的I/O电源电压和内核电源电压不同,可以用两个不同的电源层,若考虑多层板的加工费用高,可以把接线较多或者相对关键的电源用专门的一层,其他电源可以和信号线一样布线,但要注意线的宽度要足够。

无论电路板是否有专门的地层和电源层,都必须在电源和地之间加一定的并且分布合理的电容。为了节省空间,减少通孔数,建议多使用贴片电容。可把贴片电容放在PCB板背面即焊接面,贴片电容到通孔用宽线连接并通过通孔与电源、地层相连。考虑电源分布的布线规则(1)、分开模拟和数字电源

高速高精度模拟元件对数字信号很敏感。例如,放大器会放大开关噪声,使之接近脉冲信号,所以在板上模拟和数字部分,电源层一般是要求分开的。(2)、隔离敏感信号

有些敏感信号(如高频时钟) 对噪声干扰特别敏感,对它们要采取高等级隔离措施。高频时钟(20MHz以上的时钟,或翻转时间小于5ns的时钟)必须有地线护送,时钟线宽至少10mil,护送地线线宽至少20mil,高频信号线的保护地线两端必须由过孔与地层良好接触,而且每5cm 打过孔与地层连接;时钟发送侧必须串接一个22Ω~220Ω的阻尼电阻。可避免由这些线带来的信号噪声所产生的干扰。软、硬件抗干扰设计

一般高速DSP应用系统PCB板都是由用户根据系统的具体要求而设计的,由于设计能力、实验室条件有限,如不采取完善、可靠的抗干扰措施,一旦遇到工作环境不理想、有电磁干扰就会导致DSP程序流程紊乱,当DSP正常工作代码不能恢复时,将出现跑飞程序或死机现象,甚至会损坏某些元器件。应注意采取相应的抗干扰措施。硬件抗干扰设计

硬件抗干扰效率高,在系统复杂度、成本、体积可容忍的情况下,优先选用硬件抗干扰设计。常用的硬件抗干扰技术可归纳为以下几种:

(1) 硬件滤波:RC滤波器可以大大削弱各类高频干扰信号。如可以抑制“毛刺”干扰。

(2) 合理接地:合理设计接地系统,对于高速的数字和模拟电路系统来说,具有一个低阻抗、大面积的接地层是很重要的。地层既可以为高频电流提供一个低阻抗的返回通路,而且使EMI、RFI变得更小,同时还对外部干扰具有屏蔽作用。PCB 设计时把模拟地和数字地分开。

(3) 屏蔽措施:交流电源、高频电源、强电设备、电弧产生的电火花,会产生电磁波,成为电磁干扰的噪声源,可用金属壳体把上述器件包围起来,再接地,这对屏蔽通过电磁感应引起的干扰非常有效。

(4) 光电隔离:光电隔离器可以有效地避免不同电路板间的相互干扰,高速的光电隔离器常用于DSP和其他设备(如传感器、开关等) 的接口。软件抗干扰设计

软件抗干扰有硬件抗干扰所无法取代的优势,在DSP 应用系统中还应充分挖掘软件的抗干扰能力,从而将干扰的影响抑制到最小。下面给出几种有效的软件抗干扰方法。

(1) 数字滤波:模拟输入信号的噪声可以通过数字滤波加以消除。常用的数字滤波技术有:中值滤波、算术平均值滤波等。

(2) 设置陷阱:在未用的程序区内设置一段引导程序,当程序受干扰跳到此区域时,引导程序将强行捕获到的程序引导到指定的地址,在那里用专门程序对出错程序进行处理。

(3) 指令冗余:在双字节指令和三字节指令后插入两三个字节的空操作指令NOP,可以防止当DSP系统受干扰程序跑飞时,将程序自动纳入正轨。

(4) 设置看门狗定时:如失控的程序进入“死循环”,通常采用“看门狗”技术使程序脱离“死循环”。其原理是利用一个定时器,它按设定周期产生一个脉冲,如果不想产生此脉冲,DSP就应在小于设定周期的时间内将定时器清零;但当DSP程序跑飞时,就不会按规定把定时器清零,于是定时器产生的脉冲作为DSP复位信号,将DSP重新复位和初始化。电磁兼容性设计

电磁兼容性是指电子设备在复杂电磁环境中仍可以正常工作的能力。电磁兼容性设计的目的是使电子设备既能抑制各种外来干扰,又能减少电子设备对其他电子设备的电磁干扰。在实际的PCB板中相邻信号间或多或少存在着电磁干扰现象即串扰。串扰的大小与回路间的分布电容和分布电感有关。解决这种信号间的相互电磁干扰可采取以下措施:选择合理的导线宽度

由于瞬变电流在印制线条上产生的冲击干扰主要是印制导线的电感成分引起的,而其电感量与印制导线长度成正比,与宽度成反比。所以采用短而宽的导线对抑制干扰是有利的。时钟引线、总线驱动器的信号线常有大的瞬变电流,其印制导线要尽可能短。对于分立元件电路,印制导线宽度在1.5mm左右即可满足要求;对于集成电路,印制导线宽度在0. 2mm~1. 0mm之间选择。采用井字形网状布线结构。

具体做法是在PCB印制板的一层横向布线,紧挨着的一层纵向布线。散热设计

为有利于散热,印制板最好是自立安装,板间距应大于2cm,同时注意元器件在印制板上的布排规则。在水平方向,大功率器件尽量靠近印制板边沿布置,从而缩短传热途径;在垂直方向大功率器件尽量靠近印制板上方布置,从而减少其对别的元器件温度的影响。对温度较敏感的元器件尽量布放在温度比较低的区域,而不能放在发热量大的器件的正上方。结束语

在高速DSP应用系统的各项设计中,如何把完善的设计从理论转化为现实,依赖于高质量的PCB印制板,DSP电路的工作频率越来越高,管脚越来越密,干扰加大,如何提高信号的质量很重要。因此系统的性能是否良好,与设计者的PCB印制板质量密不可分。如能合理布局设计,减少噪声,降扰,避开不必要的失误,对系统性能的发挥起到不低估的作用。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • dsp
    dsp
    +关注

    关注

    544

    文章

    7680

    浏览量

    344323
  • 滤波器
    +关注

    关注

    158

    文章

    7325

    浏览量

    174751
  • PCB设计
    +关注

    关注

    392

    文章

    4572

    浏览量

    83208

原文标题:高速DSP的PCB设计

文章出处:【微信号:Line_pcblayout,微信公众号:Line_pcblayout】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    高速DSP系统PCB可靠性设计分析

    系统性能,并带来不可估量的损失。解决这些问题的方法主要靠电路设计。因此PCB印制的设计质量相当重要,它是把最优的设计理念转变为现实的惟一途径。下面讨论针对在高速
    发表于 10-23 21:57

    PCB技术印制电路可靠性设计

    目前电子器材用于各类电子设备和系统仍然以印制电路为主要装配方式。实践证明,即使电路原理图设计正确,印制电路设计不当,也会对电子设备的可靠性产生不利影响。例如,如果印制
    发表于 12-15 10:05

    深度分析PCB技术PCB可靠性设计

    目前电子器材用于各类电子设备和系统仍然以印制电路为主要装配方式。实践证明,即使电路原理图设计正确,印制电路设计不当,也会对电子设备的可靠性产生不利影响。例如,如果印制
    发表于 05-22 11:04

    如何确保高速DSPPCB设计质量

    电路设计过程中非常关键的一个环节。  因此PCB的设计质量相当重要,它是把最优的设计理念转变为现实的惟一途径。下面讨论针对在高速DSP系统
    发表于 12-04 14:19

    高速DSPPCB可靠性设计的注意问题

      针对在高速DSP系统PCB可靠性设计
    发表于 09-21 16:29

    提高存储器可靠性的DDR ECC参考设计

    描述此参考设计介绍高可靠性应用(基于 66AK2Gx 多内核 DSP + ARM 处理器片上系统 (SoC))具有纠错码 (ECC) 支持的双倍数据速率 (DDR) 存储器接口的
    发表于 10-22 10:20

    高速电路印刷电路可靠性设计

    DSP-TMS320F2812的电力电子控制器系统,论述了高速电路PCB可靠性设计方法。2
    发表于 11-26 16:54

    PCB】什么是高可靠性

    电子产品越发小型化、轻量化、多功能化,以及无铅、无卤等环保要求的持续推动,PCB行业正呈现出“线细、孔小、层多、薄、高频、高速”的发展趋势,对可靠性的要求会越来越高。高
    发表于 07-03 11:09

    单片机应用系统可靠性可靠性设计

    泛的现代电子系统。现代电子系统可靠性表现为,在规定条件下,系统准确无误运行的能力.突出了可靠性的软件和运行
    发表于 01-11 09:34

    设计高速DSP系统PCB注意哪些问题?

    高速DSP系统PCB的特点有哪些?设计高速DSP
    发表于 04-21 07:21

    单片机C语言编程注意若干问题

    《单片机C语言编程注意若干问题》由会员分享,可在线阅读,更多相关《单片机C语言编程注意若干问题
    发表于 07-15 09:12

    BGA封装的PCB布线可靠性

    目前,无论是ARM、DSP、FPGA等大多数封装基本上都是BGA或MBGA,BGA在PCB布线上的可靠性还都基本上能满足,但是MBGA封装的:间距在0.5mm一下的,在PCB
    发表于 04-23 23:15

    基于66AK2Gx的系统中提高存储器可靠性的DDR ECC参考设计

    描述此参考设计介绍高可靠性应用(基于 66AK2Gx 多内核 DSP + ARM 处理器片上系统 (SoC))具有纠错码 (ECC) 支持的双倍数据速率 (DDR) 存储器接口的
    发表于 09-15 06:26

    高速DSP系统PCB可靠性设计

    摘要:本文介绍了高速DSP系统PCB板的特点以及可靠性设计应注意的几个问题,包括电源设计、软硬件
    发表于 12-13 21:59 0次下载

    高速DSP系统PCB板的layout可靠性设计

    高速DSP系统PCB板的可靠性设计 引言 由于微电子技术的高速发展,由IC芯片构成的数字电
    发表于 08-15 17:12 1074次阅读