UltraSoC 和 Lauterbach 就RISC-V展开的合作 进一步扩展其独立于供应商的调试和开发环境

2018-02-27 16:57 次阅读

英国剑桥和德国Hoehenkirchen-Siegertsbrunn - 2018年2月 —

日前,UltraSoC和Lauterbach宣布扩展其协同提供的通用系统级芯片(SoC)开发和调试环境,将增加对RISC-V开源处理器架构提供的支持。将RISC-V纳入到产品组合中承续了两家公司的承诺,即致力于支持业界所用的所有主要处理器架构,并为采用了多家供应商的不同CPU的异构系统设计人员提供最佳的开发工具。

UltraSoC最近成为了第一家宣布对RISC-V架构处理器提供跟踪解决方案的公司。将其与Lauterbach的 TRACE32套件结合起来,可以让RISC-V开发人员获得强大的调试、跟踪和逻辑分析工具,以加快开发速度并创造出整体质量更佳的成果。

“各种异构架构的应用正在快速增长,而RISC-V的兴起则表明设计师们比以往任何时候都不希望在架构选择上受到限制。” Lauterbach总经理Stephan Lauterbach表示。“我们与UltraSoC的现有合作展示了将我们各自提供的、独立于供应商的开发工具结合在一起后的力量 —— 让我们的客户有能力去对其芯片中使用的IP及开发调试环境都可以做出选择。”

UltraSoC 和 Lauterbach 就RISC-V展开的合作 进一步扩展其独立于供应商的调试和开发环境

UltraSoC首席执行官Rupert Baines补充道:“在整个行业中,人们对于新兴的RISC-V作为一种开源处理器表现出了越来越浓的兴趣。这在异构多核架构中尤其重要:工程师们都希望选择可‘混合’和‘匹配’的内核,并为每种应用自由地选择最佳设计。许多开发工具都与某一家供应商绑定,或者只在一个狭窄的范围内工作。Lauterbach和UltraSoC分享了其在工具上的一个愿景,这些工具支持工程师去完成一个系统的所有部分,并始终支持所有的架构。”

TRACE32是一组包含各种集成化调试环境的模块化开发工具,它支持所有通用嵌入式微处理器架构,并拥有调试、跟踪和逻辑分析功能。

UltraSoC通过在SoC中嵌入监测和分析硬件,以加速开发、降低成本并产出更佳性能的产品。这种嵌入式、覆盖全系统的智能技术是非侵扰性的,并以线速执行。将Lauterbach的TRACE32和UltraSoC的嵌入式IP结合在一起,可让设计团队能够完全可见其器件在现实世界中的行为 —— 这对加速开发过程至关重要,尤其可简化复杂的调试过程,这一过程在一款典型SoC的全部开发工作中将消耗高达一半的工作时间。

UltraSoC和Lauterbach都是RISC-V基金会的活跃成员,并且在日益成长的RISC-V生态系统中均有上佳记录。在2017年10月,Lauterbach宣布其TRACE32工具集可为SiFive的E31和E51 RISC-V内核IP提供调试功能。同样在2017年,UltraSoC开发了一个处理器跟踪规范,并将其作为开源规范的一部分提供给RISC-V基金会采用。今年1月,UltraSoC宣布其用于32或64位设计的 RISC-V跟踪编码器解决方案的全面上市。

UltraSoC 和Lauterbach将在“2018世界嵌入式大会”(Embedded World 2018,德国纽伦堡,2月27日 – 3月1日)上展出其解决方案。

• Lauterbach展位号为4号厅210展位。

• UltraSoC将在RISC-V基金会展位上参展,展位号为3A厅419展位。

• UltraSoC的首席执行官Rupert Baines将于2月27日(周二)上午10点发表演讲。这场演讲将成为展会RI

关于LAUTERBACH

Lauterbach成立于1979年,是在嵌入式设计领域内富有经验的,可提供完整的、模块化的和可升级的微处理器开发工具的全球领先制造商。它是一家国际性的、可提供完整产品与服务的公司,在全球各地都拥有蓝筹客户,并与所有半导体制造商有着密切的工作关系。公司总部位于靠近慕尼黑的Höhenkirchen,其工程团队开发和生产高效和专业化的开发工具,即TRACE32®品牌旗下已在世界各地被广泛采用的各种工具。我们的分支机构遍布英国、意大利、法国、突尼斯、美国的东西海岸、日本和中国。在其他许多国家也拥有高质量的销售和支持工程师。

SC-V课程的一部分,该课程是大会主会议中为期一天的、专注于RISC-V的讨论和报告。

关于UltraSoC

UltraSoC是一家系统级芯片(SoC)内部分析和监测技术引领性开发商,这些SoC驱动了当今的电子产品。公司的嵌入式分析技术支持产品设计人员去添加先进的信息安全防范、功能安全性和性能调优功能;它可力助解决诸如不断增加的系统复杂性和不断缩短上市时间等关键问题。UltraSoC的技术在消费电子、计算和通信行业内以半导体IP和软件的形式交付给客户。

热门推荐

收藏 人收藏
分享:

评论

相关推荐

对RISC-V GCC工具链进行简单的中文科普与介绍

对于riscv-none-embed版本的工具链而言,为了方便用户直接使用预编译好的工具链,Ecli....

的头像 硅农亚历山大 发表于 06-14 11:33 255次 阅读
对RISC-V GCC工具链进行简单的中文科普与介绍

嵌入式开发的特点进行简单的科普与回顾

嵌入式系统使用newlib作为C运行库,而newlib的C运行库所提供的printf函数最终依赖于如....

的头像 硅农亚历山大 发表于 06-11 09:21 669次 阅读
嵌入式开发的特点进行简单的科普与回顾

什么是HiFive1?详细介绍HiFive1开发套件的核心

这意味着它使用的是基本 32 位 RISC-V 整数指令集 (RV32I),具有整数硬件乘除 (M)....

的头像 电子发烧友网 发表于 06-05 09:36 429次 阅读
什么是HiFive1?详细介绍HiFive1开发套件的核心

SiFive引领云端“共享设计”革新,“共享设计”模式让小微企业没有难做的芯片

SiFive是基于RISC-V指令集架构提供快速开发式处理器核心IP的领先供应商,核心团队就是由RI....

的头像 DIGITIMES 发表于 05-30 11:18 1060次 阅读
SiFive引领云端“共享设计”革新,“共享设计”模式让小微企业没有难做的芯片

RISC-V的魅力究竟何在?SiFive引发了一场开源芯片设计革命

由RISC-V和开源硬件的领导者SiFive公司主办,灿芯半导体和《中国集成电路》杂志社联合承办的S....

发表于 05-29 09:14 146次 阅读
RISC-V的魅力究竟何在?SiFive引发了一场开源芯片设计革命

美高森美和SiFive推出HiFive Unleashed扩展板 助力Linux软件和固件开发人员首次构建RISC-V PC

致力于在功耗、安全、可靠性和性能方面提供差异化的领先半导体技术方案供应商美高森美公司(Microse....

的头像 人间烟火123 发表于 05-17 11:23 1327次 阅读
美高森美和SiFive推出HiFive Unleashed扩展板 助力Linux软件和固件开发人员首次构建RISC-V PC

SoC设计的革命 RISC-V芯片设计只需15天

SiFive近日完成了5,060万美元的C轮融资,将用于打造一种更简单、更快速且更低成本的芯片设计途....

的头像 面包板社区 发表于 05-16 10:46 490次 阅读
SoC设计的革命 RISC-V芯片设计只需15天

UltraSoC获晶心科技选用于RISC-V开发的追踪及调试

UltraSoC日前宣布:亚洲领先且成熟的中央处理器半导体知识产权(CPU IP)供应商晶心科技(A....

的头像 人间烟火123 发表于 05-02 11:26 1052次 阅读
UltraSoC获晶心科技选用于RISC-V开发的追踪及调试

RISC-V可能真正能成为国产的自主的指令集架构

最近中美贸易战激战正酣,中兴被美国禁运的消息传来,一时间国内舆论大哗,说了多年的芯片“自主研发”,这....

的头像 人工智能学家 发表于 04-27 09:09 2636次 阅读
RISC-V可能真正能成为国产的自主的指令集架构

RISC-V似有异军突起之势!中天微“善变”投入自主指令集架构研发

看好RISC-V真正能成为国产的自主的指令集架构的另一位“RISC-V推广人”,武汉聚芯微电子架构师....

的头像 DIGITIMES 发表于 04-25 11:05 1550次 阅读
RISC-V似有异军突起之势!中天微“善变”投入自主指令集架构研发

终于有人把RISC-V讲明白了

如果仅从“免费”或“开放”这两点来评判,RISC-V架构并不是第一个做到免费或开放的处理器架构。在开....

的头像 EETOP 发表于 03-27 16:00 12094次 阅读
终于有人把RISC-V讲明白了

透过RISC-V,大数据和快数据环境开发专用型处理器的大门已经打开

换句话说,大数据所提供的洞察力,是根据「已发生的现象」去预测「可能会发生的情境」,即预测性分析;而快....

的头像 电子技术应用ChinaAET 发表于 03-13 09:21 651次 阅读
透过RISC-V,大数据和快数据环境开发专用型处理器的大门已经打开

CEVA通过RISC-V扩展蓝牙和Wi-Fi IP平台

CEVA,全球领先的智能和互联设备的信号处理IP授权许可厂商宣布通过其市场领先的RivieraWav....

的头像 人间烟火123 发表于 03-01 16:58 4659次 阅读
CEVA通过RISC-V扩展蓝牙和Wi-Fi IP平台

Trinamic加入RISC-V并选择Codasip的Bk3处理器用于未来的运动控制应用

,RISC-V®嵌入式处理器IP的领先供应商Codasip在捷克布尔诺和德国汉堡宣布,嵌入式电机和运....

的头像 人间烟火123 发表于 03-01 16:23 3057次 阅读
Trinamic加入RISC-V并选择Codasip的Bk3处理器用于未来的运动控制应用

UltraSoC宣布提供业界首款RISC-V处理器跟踪IP产品

领先的嵌入式分析技术开发商UltraSoC日前宣布:其RISC-V处理器跟踪解决方案开始全面供货,这....

的头像 人间烟火123 发表于 02-09 10:26 3119次 阅读
UltraSoC宣布提供业界首款RISC-V处理器跟踪IP产品

UltraSoC宣布RISC-V处理器跟踪IP产品开始全面供货

自从UltraSoC去年发布其RISC-V跟踪解决方案后,吸引了更多的处理器供应商,在众多企业的合作....

发表于 02-03 11:01 140次 阅读
UltraSoC宣布RISC-V处理器跟踪IP产品开始全面供货

在2018年将持续走红的嵌入式电子领域潮的解析

科技业各种风潮的起落更迭向来十分快速,不过也有不少重要的趋势会延续发烧好一阵子,Electronic....

的头像 DIGITIMES 发表于 01-11 10:19 1747次 阅读
在2018年将持续走红的嵌入式电子领域潮的解析

WDC透过RISC-V加速大数据应用发展

未来将致力于透过RISC-V Foundation,引领以数据为中心的运算环境发展。RISC-V为规....

发表于 12-30 13:21 313次 阅读
WDC透过RISC-V加速大数据应用发展

简化SoC开发,直击芯片设计那些痛点!

此项最新合作进一步扩展了UltraSoC与Microsemi的长期合作关系,UltraSoC的嵌入式....

的头像 Duke 发表于 11-24 14:46 4676次 阅读
简化SoC开发,直击芯片设计那些痛点!

UltraSoC被Microsemi选中用于其RISC-V产品系列

英国剑桥市,2017年11月14日。UltraSoC今日宣布:以功率技术、安全性、可靠性和性能见长的....

的头像 半导体动态 发表于 11-16 14:06 5683次 阅读
UltraSoC被Microsemi选中用于其RISC-V产品系列

UltraSoC扩大规模以抓住嵌入式分析市场机遇

英国剑桥—2017年9月28日-领先的嵌入式分析技术开发商UltraSoC日前宣布了一项重要的全球性....

的头像 半导体动态 发表于 09-29 09:40 3128次 阅读
UltraSoC扩大规模以抓住嵌入式分析市场机遇

UltraSoC推出业界首款用于ARM AMBA 5 CHI Issue B一致性架构的调试和分析解决方案

英国剑桥,2017年8月22日——领先的嵌入式分析技术开发商UltraSoC日前宣布:全面推出用于A....

发表于 08-22 15:40 348次 阅读
UltraSoC推出业界首款用于ARM AMBA 5 CHI Issue B一致性架构的调试和分析解决方案

UltraSoC宣布推出业界首款支持RISC-V的处理器跟踪技术

英国剑桥—2017年7月3日—领先的嵌入式分析技术开发商UltraSoC日前宣布:公司已经开发出处理....

发表于 07-03 16:14 337次 阅读
UltraSoC宣布推出业界首款支持RISC-V的处理器跟踪技术

UltraSoC授权海思使用其监控分析解决方案

UltraSoC 今日宣布已授权海思(HiSilicon)一下属部门使用其在系统监控、分析和优化上的....

发表于 12-15 15:42 370次 阅读
UltraSoC授权海思使用其监控分析解决方案

专为IoT设计的RISC-V核心能否胜过ARM Cortex-M?

法国无晶圆厂IC设计公司GreenWaves Technologies即将投片其GAP8多核心处理器....

发表于 12-09 10:38 532次 阅读
专为IoT设计的RISC-V核心能否胜过ARM Cortex-M?

三星又搞大新闻,准备丢开ARM开发RISC-V架构自主CPU内核

今年三星的半导体部门已经开始尝试一些大的飞跃,其运用于Galaxy S7旗舰的Exynos 8890....

发表于 11-25 14:50 392次 阅读
三星又搞大新闻,准备丢开ARM开发RISC-V架构自主CPU内核

RISC-V登场,Intel和ARM会怕吗?

RISC-V,“V”包含两层意思,一是这是Berkeley从RISC I开始设计的第五代指令集架构,....

发表于 04-28 08:45 6199次 阅读
RISC-V登场,Intel和ARM会怕吗?