0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

SoC FPGA的DSP能力应对新兴的小型基站需求

电子工程师 来源:网络整理 作者:佚名 2018-02-20 09:21 次阅读

虽然推动业界向小型基站转变的因素众多,但可能最重要的是,消费者想要随时随地都能快速有效地连接到服务提供商,而服务提供商需要做的就是找到更具成本效益的方法来为他们的用户提供所需要的高带宽。方法之一如图1左边所示,就是在集中式和标准化服务器硬件中利用现有的高速光纤互连来加强无线基站的基带处理。使用光纤和标准通讯信道(例如CPRI)连接远程无线电头端(Remote Radio Heads, RRH)的连接已完成。可以接入到他们自己的光纤的运营商可能发现这个方法具有高成本效益。使用标准服务器有可能使得运营商将某些处理功能转移到更接近消费者,从而提供新的特性和营收来源。

另一个方法就是小型基站,如图1右侧所示,使用了几种不同类型的蜂窝(故常被称为异构网络)来提供不同的覆盖范围。这些基站将无线电前端和基带后端功能结合在集成的小型空间内,无需安装昂贵的无线电塔。这使它更容易部署附加容量到快速增长的区域,或者覆盖没有被大型无线电塔覆盖的盲区。较小的覆盖区域可能无需使用高速光纤来连接网络,而且可能利用其它现有的铜缆连接用于回程。


图1:集中式网络与小型基站网络的比较


在这样的部署下,小型基站比更集中的方法有完全不同的DSP要求。

实施小型基站的DSP要求

DSP处理器供应商倾向于将开发工作集中在像家庭基站(Femtocell)这样的最大批量的市场上。这些设备的范围较小,通常位于住宅内或在一个户外热点内,这意味着容易部署,且可提供扩展而无需无线电塔的占用空间。家庭基站对成本、占用空间和功率最为敏感,因而集成式解决方案往往成为首选方案。通常在Femto级的设备中,单个DSP就是一个主要处理器件,并且在单一处理器件中结合了无线电相关功能和基带功能。

当转变到Pico级和Micro级设备时,便需要更多的覆盖范围、更大的处理功率、和各种不同的接口。典型设计会利用或许来自现有Femto方案的DSP,然后采用SoC FPGA来增强,以提供额外的DSP能力和承担系统管理和桥接或接口功能。

随着SoC FPGA的DSP能力不断发展,已使其成为DSP处理器的合适配套器件。例如,FPGA能够实现并行DSP管线(pipeline),从而进行管理,提供满足实时带宽需求的高效能方案,这对于由DSP处理器提供的更多串行处理方法是一个极佳的补充。基于闪存的FPGA还可提供具有更低静态功耗的DSP能力,因为FPGA架构配置了非易失性单元,所以每个单元的泄漏电流比基于SRAM的FPGA减小1000倍。低静态功耗是重要的,因为对于小型基站部署来说,电力是非常珍贵的。SoC FPGA提供附加的桥接、缓冲、转化和安全能力,可以满足小尺寸、低成本和小型空间的关键要求。

使用美高森美SmartFusion2 SoC FPGA的设计案例如图2所示。SoC FPGA管理网络接口,通过JESD204X接口连接到外部ADC/DAC,并分担DSP中被卸载的关键前端DSP功能提供硬件加速。能够分担DSP中各种物理层功能,例如峰值因素衰减(Crest factor Reduction, CFR),并在SoC FPGA上实现它们,就可以释放出巨大的带宽。


图2:使用美高森美SmartFusion2 SoC FPGA和DSP的小型基站设计。


而且,在SoC FPGA上实现的网络接口和桥接功能,如CPRI或以太网,可以使小型基站能够与各种回程网络连接。这只是在DSP和SoC FPGA之间如何划分内存、处理和接口管理来改进整个系统设计的案例之一而已。

小型基站方案必须满足安全要求。例如,保护小型基站设计的知识产权(IP),防止逆向工程或复制是至关重要的。片上(On-chip)嵌入式架构(fabric-embedded)的配置存储器和加密位流(bit stream)编程可以自动保护设计IP,即便在一个不安全设施中进行生产期间,IP也受到保护。额外的安全性问题之所以会发生,是因为小型基站设备部署在一个难以进入的位置上,例如在一个大的无线电塔或集中式设施,因而难以获得保护免受入侵。在一些较易进入的位置上,设备需要主动的篡改防护,并免受先进入侵技术使用边信道(side-channel)攻击,如差分功率分析(Differential Power Analysis, DPA)。这里,我们推荐针对配置和位流加载的内置防篡改能力和DPA-resistant算法。网络接口也可成为攻击来源,因此FPGA必须具有确保远程更新(例如通过加密和验证配置位流)的特性,并实现安全的启动功能(防止受到试图替换CPU启动代码的攻击)。

支持安全启动在小型基站设计中被视为全球主要运营商的一个要求,因为小型基站容易受到物理攻击以及基于网络的攻击。假如小型基站的启动代码能够被盗用,例如被攻击者安装了隐匿程序(rootkit),而这些程序存留在启动顺序后或甚至在启动代码远程更新后,网络的其余部分便会更易受到进一步攻击和利用。潜在的机密数据损失(可能是数百万客户的信用卡交易),不管是对需要保护客户数据安全的企业,还是保护企业的客户机密数据的小型基站设备公司来说都是灾难性的。美高森美的参考设计演示了安全启动来简化设计中实现过程。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • FPGA
    +关注

    关注

    1590

    文章

    21140

    浏览量

    591884
  • 基站
    +关注

    关注

    17

    文章

    1336

    浏览量

    66233
收藏 人收藏

    评论

    相关推荐

    ARM、MCU、DSPFPGASOC各是什么?区别是什么?

    可以像软件一样通过编程来修改。FPGA有别于DSP、ARM、MCU的地方主要在于它的并行处理能力,它的强大并行性使复杂的运算得到极大的速度比提升。  SOC: 系统芯片是一个将计算机或
    发表于 04-13 08:55

    小型蜂窝基站长期演进软件中的挑战

    预计移动通信量在未来几年将大幅增加,这会给从终端到内核的整个网络(特别是给小型蜂窝基站 (Small Cell) 产品开发人员)带来巨大压力。到2017年,小型蜂窝基站有望挑起无线接入
    发表于 09-04 14:26

    小型蜂窝基站的实现

    应用之前,还需要消除功耗、性能以及成本阻碍。基站制造商倾向于重点关注小型蜂窝基带片上系统(SoC)的性能特点。基带SoC软硬件确实能对小型
    发表于 06-19 06:14

    DSPFPGA的发展和关系

    领域中行使DSP的职能,并且已经快速渗透到诸多新兴应用领域之中。  尽管FPGA在某些应用领域中可以取代DSP,但是FPGA并不会彻底颠覆现
    发表于 06-27 07:06

    基站市场多核DSP会取代ASIC/FPGA

    虽然并不如预想中明朗,但中国3G的蓄势待发和WiMax的推进以及并不太遥远的4G、LTE等,将促进宏基站和家用基站市场的起飞。在传统的ASIC及DSP+FPGA基站解决方案外,多核
    发表于 07-18 07:54

    FPGADSP竞争新一代基站设施

    无线应用转向LTE、WiMAX和HSPA/HSPA+等宽带应用,以及最新无线标准要求的多载波技术对基站芯片带来性能、成本和功耗上的挑战。DSPFPGA厂商纷纷在工艺技术和架构上进行创新以应对
    发表于 07-19 06:10

    FPGADSP在无线基站中的组合

    彭京湘 FPGADSP之间的“智能配分”可使无线系统设计师获得最佳性能组合和成本——效能。应用DSPFPGA组合可使成本降低。对于无线基站
    发表于 07-26 07:49

    SoC FPGADSP能力应对新兴的***需求是什么?

    SoC FPGADSP能力应对新兴的***需求是什
    发表于 05-24 07:05

    ARM、MCU、DSPFPGASoC的区别是什么

    STM32学习笔记①ARM、MCU、DSPFPGASoC各是什么?区别是什么?(转)ARM、MCU、DSPFPGA
    发表于 12-09 07:08

    小型蜂窝基站面临的挑战

    小型蜂窝基站 (Small Cell) 产品开发人员)带来巨大压力。到2017年,小型蜂窝基站有望挑起无线接入网络的大部分覆盖与容量重担。 小型
    发表于 11-17 07:02

    FPGADSP组合在无线基站中的应用

    FPGADSP组合在无线基站中的应用 在自动控制产品中,CPD+DSP+MCU的构架是目前最为流行的成熟方案,而在通讯产品中,大量使用FPGA
    发表于 10-12 11:20 974次阅读
    <b class='flag-5'>FPGA</b>和<b class='flag-5'>DSP</b>组合在无线<b class='flag-5'>基站</b>中的应用

    基于FPGADSP的微小型捷联惯导系统的设计

    为满足导航系统设计的小型化、实时性要求,本文提出了一种基于FPGA + DSP 的实现方案。该方案的设计思路是:将FPGA 映射到DSP E
    发表于 09-13 14:32 77次下载
    基于<b class='flag-5'>FPGA</b>和<b class='flag-5'>DSP</b>的微<b class='flag-5'>小型</b>捷联惯导系统的设计

    德州仪器推出面向小型蜂窝基站及宏基站的多标准SoC

      日前,德州仪器 (TI) 宣布推出业界最全面的无线基础设施片上系统 (SoC),该 SoC 综合采用一系列理想的处理元件,可充分满足超高容量小型蜂窝基站与宏
    发表于 04-13 08:48 661次阅读
    德州仪器推出面向<b class='flag-5'>小型</b>蜂窝<b class='flag-5'>基站</b>及宏<b class='flag-5'>基站</b>的多标准<b class='flag-5'>SoC</b>

    基于FPGADSP组合在无线基站中的应用分析

    性能组合和成本效能。应用DSPFPGA组合可使成本降低。对于无线基站FPGADSP可编程逻辑的系统配分,可促使更大的产品设计和市场成功
    发表于 10-25 11:41 0次下载
    基于<b class='flag-5'>FPGA</b>和<b class='flag-5'>DSP</b>组合在无线<b class='flag-5'>基站</b>中的应用分析

    如何通过高性能CPU和FPGA可重编程的SoC架构应对5G挑战

    我们考虑如何通过具有高性能CPU子系统和包括FPGA可重编程加速硬件处理单元的SoC架构来成功应对5G的独特需求
    发表于 04-28 15:50 998次阅读
    如何通过高性能CPU和<b class='flag-5'>FPGA</b>可重编程的<b class='flag-5'>SoC</b>架构<b class='flag-5'>应对</b>5G挑战