0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

对ARM异常中断的集中情况进行总结,并给出了一些解决方法

MCU开发加油站 2018-02-08 09:29 次阅读

ARM单片机是大多数新手选择的入门切入点,但由于知识的不足,在设计过程中新手们经常会遇到这样或那样的问题,ARM异常中断返回就是这样一种令人头疼的问题。在ARM的使用问题中异常中断返回是新手们较为苦恼的问题,本文就将对ARM异常中断的集中情况进行总结,并给出了一些解决方法。

在正式介绍之前,要为大家补充一些较为重要的基础知识。首先R15(PC)总是指向“正在取指”的指令,而不是指向“正在执行”的指令或正在“译码”的指令。一般来说,人们习惯性约定将“正在执行的指令作为参考点”,称之为当前第一条指令,因此PC总是指向第三条指令。当ARM状态时,每条指令为4字节长,所以PC始终指向该指令地址加8字节的地址,即:PC值=当前程序执行位置+8;而ADS中的pc,是为了调试看着方便而修改过的,它指向的是正在执行的指令,即“真正pc-8”!

SWI和未定义指令异常中断的返回

指令地址:

A PC-8当前指令为SWI或未定义指令,此时发生中断.PC的值还没有更新。

A+4 PC-4中断时处理器将PC-4保存到LR。;r!

A+8 PC

返回时,从发生中断的指令A(PC-8)的下一条指令A+4(PC-4)处开始执行,所以直接把LR的值赋给PC就行了,具体指令为MOV PC,LR(PC=A+4=LR)。

白话解释:对于SWI和未定义指令发生异常时pc没有更新,根据ARM的三级流水线原理,pc没有更新,仍然等于(A+8);lr = pc – 4(这时处理器决定的,无法更改!)即A+4。

由于这类异常返回后应执行下一条指令(A+4),所以返回时,pc=lr即可。

IRQ 和FIQ异常中断处理的返回指令地址对应于PC A,PC-8执行此指令完成后(!)查询IRQ及FIQ,如果有中断请求则产生中断。

A+4 PC-4

A+8 PC ;lr!

(此时PC的值已经更新,指向A+12.将当前PC-4,即A+8)。

保存到LR.返回时,要接着执行A+4(LR-4)处的指令,所以返回指令为:

SUBS PC,LR,#4(PC=A+4=LR-4)

白话解释:对于普中断和快中断异常,中断必须在一条指令执行完以后被检测到,如正在执行指令甲时发生了中断,不等指令甲执行完是不会处理该中断的,发生异常时pc已经更新(A+12); lr=pc– 4(这时处理器决定的,无法更改!)即A+8返回后,应执行被中断而没有执行的指令(上面的A+4),所以返回时,pc= lr-4。

对ARM异常中断的集中情况进行总结,并给出了一些解决方法

指令预取中止异常中断处理的返回

指令地址:

A PC-8 执行本指令时发生中断,A+4 PC-4处理器将A+4(PC-4)保存到:

LR. ;lr!A+8 PC

返回时,发生指令预取中止的指令A(PC-8)处重新执行,所以返回指令为SUBS PC,LR,#4(PC=A=LR-4)。

白话解释:对于预取指令中止异常发生预取指令异常时,是在执行时发生的异常,pc未更新,即pc=A+8;lr=pc – 4(这时处理器决定的,无法更改!)即A+4。

由于这类异常返回后应重新执行异常的那个指令(A),所以返回时,pc = lr-4。

数据访问中止异常中断处理的返回

指令地址:

A PC-8 本指令访问有问题的数据,产生中断时,PC的值已经更新。

A+4 PC-4 中断发生时PC=A+12,处理器将A+8(PC-4)保存到LR.。

A+8 PC ;lr!

返回时,要返回到A处继续执行,所以指令为SUBS PC,LR,#8.(PC=A=LR-8)

白话解释:对于数据访问中止异常时,是在执行时访问数据错误。

导致的异常,pc已经更新,即pc=A+12。

lr=pc–4(这时处理器决定的,无法更改!)即A+8。

由于这类异常返回后应重新执行异常的那个指令(A),所以返回时,pc=lr-8。

总结

引起PC更新的原因一种是数据中止,还有就是中断了。

中断必须是在一条指令执行完毕后才能被检测到,所以它中断的只是还未执行的那条。指令(pc-8),所以pc=lr – 4;

与中断相同,SWI和未定义指令异常也是返回到下一条指令(pc-4),只是他们在执行时,PC的值并没有更新,所以pc= lr。

预取指令中止异常,也没有发生pc更新,但它还得重新执行发生异常的那条指令,所以pc=lr–4。

数据访问中止异常,发生了pc更新,并且它也需要重新执行发生异常的那条指令,所以pc=lr–8。

通过以上的介绍,可以看到造成单片机中断返回的原因非常多,每种方法的应对方案都不尽相同。在ARM芯片调试过程中遇到中断返回问题的朋友不妨仔细阅读本文,相信会从中找到问题的解决方法。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • ARM
    ARM
    +关注

    关注

    134

    文章

    8648

    浏览量

    361746
  • PC
    PC
    +关注

    关注

    9

    文章

    1950

    浏览量

    152786
  • 中断
    +关注

    关注

    5

    文章

    884

    浏览量

    41021

原文标题:ARM单片机异常中断的集中情况总结

文章出处:【微信号:mcugeek,微信公众号:MCU开发加油站】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    ARM异常中断返回的几种情况

    [学习引导]ARM异常中断返回的几种情况 异常中断返回的几种情况: 重要基础知识:R15(PC)总是指向“正在取指”的指令,而不是指向“正
    发表于 03-31 16:09

    ARM单片机三种中断返回情况的分析与解决

    苦恼的问题,本文就将对ARM异常中断集中情况进行总结
    发表于 07-15 11:41

    ARM异常中断返回的几种情况

    ARM异常中断返回的几种情况异常中断返回的几种情况: 重要基础知识:R15(PC)总是指向“正在取指”的指令,而不是指向“正在执行”的指令或正在“译码”的指令。
    发表于 07-22 11:32

    ARM单片机三种中断返回情况的分析与解决

    苦恼的问题,本文就将对ARM异常中断集中情况进行总结
    发表于 05-31 15:45

    ARM S3C4510B系统异常中断有什么特点?

    处理器模式和内部多线程和外部多处理器的处理器结构。在嵌入式系统中具有重要意义的异常中断技术在S3C4510B系统中也体现了ARM体系独有的一些的特点。本文根据S3C4510B系统的特点,分析了该系统中
    发表于 03-31 07:59

    ARM异常中断处理流程分析

    SPSR_mode寄存器内容复制到当前程序状态寄存器CPSR中。该指令只能在特权模式下使用。其它异常中断返回情况请参考《ARM体系结构与编程》书中的第9章。
    发表于 08-28 08:09

    ARM单片机三种中断返回情况的分析与解决

    ARM单片机是大多数新手选择的入门切入点,但由于知识的不足,在设计过程中新手们经常会遇到这样或那样的问题,ARM异常中断返回就是这样一种令人头疼的问题。在ARM的使用问题中
    发表于 04-28 10:52 1159次阅读

    ARM体系中的异常中断及其应用

    ARM体系中的异常中断及其应用
    发表于 09-22 16:51 4次下载
    <b class='flag-5'>ARM</b>体系中的<b class='flag-5'>异常中断</b>及其应用

    Thumb指令集之异常中断产生指令解析

    11.7 异常中断产生指令(断点指令) Thumb异常中断产生指令与ARM指令集下的异常中断指令十分相似。同ARM指令集相同,Thumb指令
    发表于 10-19 09:32 0次下载
    Thumb指令集之<b class='flag-5'>异常中断</b>产生指令解析

    一文详解ARM单片机三种中断返回情况

    ARM单片机是大多数新手选择的入门切入点,但由于知识的不足,在设计过程中新手们经常会遇到这样或那样的问题,ARM异常中断返回就是这样一种令人头疼的问题。在ARM的使用问题中
    的头像 发表于 05-26 07:11 2823次阅读

    ARM异常中断问题详情分析总结

    ARM异常中断的类型问题分析总结 一、ARM异常中断的类型: 异常中断名称 含义 复位(Re
    发表于 04-05 10:51 1159次阅读

    ARM异常中断的原因及处理措施

    ARM异常中断发生时,系统执行完当前指令后,将跳转到相应的异常中断处理程序处执行。当异常中断处理程序执行完成后,程序返回到发生中断指令的下
    的头像 发表于 06-17 10:05 7186次阅读

    ARM异常中断发生时的处理措施

    外部中断请求(IRQ) 当处理器的外部中断请求引脚有效,而且CPSR的寄存器的I控制位被清除时,处理器产生外部中断请求异常中断。系统中个外设通过该异常中断请求处理服务。
    的头像 发表于 08-27 14:21 2378次阅读

    arm处理器有哪些中断源?arm处理器对异常中断的响应过程

    arm处理器有哪些中断源?arm处理器对异常中断的响应过程  ARM处理器是一种广泛使用的嵌入式处理器,运行着各种不同类型的应用程序。为了保
    的头像 发表于 10-19 16:35 812次阅读

    ARM中的异常中断是如何实现进入中断程序的?如何进入呢?

    ARM中的异常中断是如何实现进入中断程序的?如何进入呢? 在计算机系统中,异常中断是两个常见的概念。 在
    的头像 发表于 10-19 16:36 559次阅读