采用TSMC 28HPC / HPC + 工艺的Synopsys逻辑库和领先的EDA工具完美解决系统级芯片(SoC)设计

FPGA开发圈 2017-11-01 06:04 次阅读

作者:Ken Brock,新思科技公司(Synopsys)产品营销经理

台湾积体电路制造公司(简称为台积电(TSMC))最近宣布了其第四个28nm工艺进入了量产 - 28HPC Plus(即28HPC +)。台积电(TSMC)的前两项28nm工艺(聚氮氧化硅28LP和高K 金属闸28HP / 28HPL / 28HPM)已生产了数百万个生产晶片。台积电(TSMC)已利用28HPC优化了移动和消费设备在性能和成本之间的平衡需求,然后开发了28HPC +,从而进一步提高性能和降低泄漏。设计人员通过结合这些新工艺技术和专为这些工艺而设计的高质量标准单元逻辑库,可实现其性能、功耗和面积目标,同时减小设计进度风险。

本文介绍了六个方面,设计人员可以利用这些采用新工艺的最新逻辑库技术来优化其系统级芯片(SoC)的性能、功耗和面积。

  • 首先,台积电(TSMC)28HPC/HPC+工艺相对于28LP/HP/HPL/HPM,能更好的控制全局慢速和全局快速(SSG,FFG)工艺角,因此可以提高系统级芯片(SoC)性能。改良的性能可以使用较低驱动(较小的)逻辑单元来满足关键时序路径。

  • 其次,台积电(TSMC)对28HPC工艺进行更严格的工艺控制,可以减少对应工艺角中的20%漏电来降低功耗。

  • 第三,28HPC +提高了15%性能,降低了25%漏电。

  • 第四,28HPC和28HPC +都能减少面积,灵活的工艺规则,使得逻辑库设计者可以设计出更小的可布线性更好的逻辑单元。

  • 第五,这些相同的灵活规则使得能够得到相对于28HPM工艺更长的沟道长度,从而减少最高50%的漏电,而不需要使用高成本的基于光刻的闸极偏置。

  • 第六,在28HPC工艺引入的新的逻辑库功能,如多重延迟、多重建立时间和多位触发器(MBFF),可帮助设计人员优化处理器内核的性能和功耗。

创新工艺技术和逻辑库设计功能的结合,以及最新的EDA工具创新和流程,使系统级芯片(SoC)设计人员能够利用他们的设计技能,设计出最高性能、 最低成本、最低功耗的产品。

1. 通过全局工艺角签核来提升系统级芯片(SoC)性能

传统开发的逻辑库,包括总工艺角工艺、电压、温度(PVT)模拟试验,可反映典型的P沟道和N沟道晶体管性能,统计学上性能最慢的(slow-slow或SS在3 sigma)和性能最快的(fast-fast或FF在3 sigma)。这些工艺角用于模拟典型的预期性能、最慢情况(用于触发器setup)和最快情况(用于触发器hold),且包括预期die和die之间、wafer和wafer之间以及lot和lot之间的变化,从而确保良率。

由于工艺变异性的降低,台积电(TSMC)能够提供高良率的新工艺角,称之为slow-slow global(SSG)。与之前的28HPM工艺相比提高了10-15%的性能,这需要更保守的SS 签核 (图1)。工艺变异性改进可使处理器运行速度提高10-15%,因此,28HPC逻辑库必须能够支持在更高的速度下电路的额外动态功耗和电迁移要求。

图1. 台积电(TSMC)28HPC SSG工艺角和28HPM SS 工艺角

2. 随着工艺变异性减小,闸门漏电流也减少

HPC工艺变异性的改进降低了晶体管泄漏,因此根据不同的工艺选项和条件,28HPC工艺将比28HPM减少约20%的漏电量(图2)。

图2. TSMC 28HPC FFG工艺角和28HPM FFG工艺角

3.使用28HPC +改进工艺秘诀

台积电(TSMC)利用28HPC +改善了28HPM和28HPC上使用的高K金属工艺,具有新的掺杂特性,并从高K金属闸上分离了一些原子,提高了15%的性能和降低25%的漏电流。

图3.左边的曲线显示了28HPC的性能分布,右图显示了28HPC +的性能分布。请注意,这些曲线比较了相同的SSG工艺角

图4.右侧曲线显示28HPC的漏电分布,左侧显示28HPC +处的漏电分布。请注意,这些曲线比较了相同的FFG工艺角

因为这是工艺中心的平移,而不仅仅是工艺的加强,现有的电路块或其它IP块至少需要重新验证是否存在违例,或重新进行综合以利用改良的性能和漏电。

4.更长的沟道长度减少漏电

工艺改进带动了台积电(TSMC)设计规则的变化,使得逻辑库相对于TSMC 28HPM可以有更多的栅极长度范围。

同时,新的灵活设计规则去除了一些光刻步骤,使得以30nm,35nm和40nm绘制的单元格能够以稍大的栅极间距来改善性能或漏电。

图5.上面的图显示,与下面的28HPM工艺相比,TSMC 28HPC / HPC +工艺的140nm间距和3个栅极长度,为连接提供了更多空间

更宽范围的栅极长度和相关的光刻简化,使设计人员能够使用28HPC优化的逻辑库,以及综合和布局布线工具中最新的漏电优化功能,得到更广泛的性能与漏电折中范围。

5.灵活的设计规则加强高密度

台积电在28HPC / HPC +工艺中的灵活设计规则和更高的性能,使设计人员能够在逻辑库中使用更矮的单元格高度,以便在一些能满足时序要求的block设计中,得到更小的芯片面积。使用较矮的逻辑库和实现更高速度之间存在一个折中,因为较矮的逻辑库需要更大的驱动单元,从而有可能抵消面积节省。 每个逻辑库在单元高度和性能之间都具有“最佳点”,以此来提供优化结果 ,但是采用更低高度的单元并不总是最好的办法。

图6:在较低的频率下,较矮的逻辑库可以是某些block的最优选择

也就是说,台积电的灵活设计规则使更矮的单元变得更容易绕线,如果逻辑库设计者利用布局和布线工具中的最新功能来设计逻辑库,则可通过更好的连接可能性来得到更高的利用率。

6.可大幅改良PPA的逻辑库设计创新

结合TSMC 28HPC / HPC +工艺与创新的逻辑库设计和优化布局的优点,可以帮助设计工程师通过综合和布局布线完成RTL数字逻辑设计。 使用优化的逻辑库电路(如组合逻辑,多重建立、多重延迟触发器和多位触发器(MBFF))以及TSMC 28HPC / HPC +工艺来获得面积及性能优势。

组合单元

优化寄存器到寄存器路径需要丰富的标准单元库,其中包含适当的功能,驱动强度和设计变化。需要合成优化功能(与非、或非、与、或、反相器、缓冲器、异或、同或、多路选择器、加法器、压缩器等),以创建最佳综合效果,优化的布局技术需要最大限度地利用最新的绕线算法来消除拥塞。先进的综合和布局布线工具可以利用不同的驱动强度,以最佳地处理由单元之间的设计拓扑和物理距离产生的不同扇出和负载。

时序单元

触发器的建立时间加上延迟时间有时被称为“死区”或“黑洞”时间。 像时钟不确定性一样,该时间可以侵蚀每个时钟周期,而该周期内本可以进行一些有用的计算工作。 需要各种类型的高性能触发器来对这死区时间进行优化处理。延迟优化的触发器(多重延迟触发器)快速地将信号发送到关键路径逻辑中,而建立时间优化的触发器(多重建立时间触发器)则可以更快的捕获寄存器。综合和绕线优化工具可以有效利用这些多重建立或多重延迟触发器组,从而提高15-20%的性能。

图7:时序单元用于解决高性能核心设计挑战。多重触发器可实现定向优化

图8:将两个单位触发器组合成具有共享时钟的双触发器

多位触发器提供了一组额外的触发器,已经针对功耗和面积进行了优化,在性能和布局灵活性方面进行了轻微的折中。触发器共享一个公共时钟引脚,这便降低了多位触发器单元中N个触发器的总时钟负载,减少相应的漏电功耗,并明显降低时钟树上的动态功耗(双重触发高达50%,四重或八重会降低更多)。

多位触发器通常用于不在最高芯片工作频率的关键路径模块中。它们的范围从小型的面向总线的系统级芯片(SoC)配置数据寄存器(仅在上电时计时)到每个周期都计时的、同时之间有多种变量的主要数据路径。系统级芯片(SoC)设计人员使用替换比率,通过设计中标准触发器的被替代的数量来衡量,和其产生的PPA改进结果,以确定其整体芯片功率和面积节省量。多位触发器和被替代的单位触发器也必须具有相同的功能(时钟边沿、置位/复位和扫描配置)。

图7显示了一个32位处理器,该处理器用TSMC 28HPM(蓝线)的逻辑库综合,且再次用TSMC 28HPC(橙色线)逻辑库综合,您可以发现会得到更小的面积以及更高的性能。而使用Synopsys高性能核心设计套件中的创新逻辑单元将使系统级芯片(SoC)设计人员在更小的面积内实现给定频率或者得到更高的频率,如红色和蓝色虚线所示。使用28HPC +工艺将该曲线向右移动15%。

图9:使用Synopsys逻辑库将28HPM工艺与28HPC工艺进行比较,并添加Synopsys HPC设计工具库,通过时序约束来设计32位处理器,直到该库无法使时序收敛

与最新数字EDA工具功能结合

TSMC 28HPC/HPC+工艺的逻辑库必须通过数字EDA工具来进行综合,布局,绕线,验证和优化以获得最优的性能,功耗和设计规则兼容性。数字EDA工具和流程使设计人员能够充分利用电路创新,如多位触发器和紧凑布局设计成最有效的逻辑库。

总结

台积电(TSMC)的28HPC高K金属闸工艺改进了工艺规则和可变性,以利用更少的功耗实现更小的设计,更高的性能。 台积电(TSMC)的新型28HPC +工艺进一步推动了其发展,并提供了令人难以抗拒的平台。如果他们拥有合适的逻辑库,并充分利用这些新的流程功能,领先的综合、布局和绕线工具可以最大利用这些工艺的改进来满足严格的设计规范要求。采用TSMC 28HPC / HPC + 工艺的Synopsys逻辑库和领先的EDA工具,旨在使系统级芯片(SoC)设计人员能够追求性能、面积和功耗的极限,并充分利用这些新工艺的功能。


FPGA开发圈 技术专区

原文标题:TSMC 28HPC+工艺逻辑库改善PPA的六个方法

文章出处:【微信号:FPGA-EETrend,微信公众号:FPGA开发圈】欢迎添加关注!文章转载请注明出处。

关注电子发烧友微信

有趣有料的资讯及技术干货

下载发烧友APP

打造属于您的人脉电子圈

关注发烧友课堂

锁定最新课程活动及技术直播
收藏 人收藏
分享:

评论

相关推荐

Facebook正在组建一个团队来设计自己的芯片

之前已经有多家科技公司开始自主开发芯片。2010年,苹果开始推出自己的芯片,目前已经在旗下很多重要产....

的头像 21ic电子网 发表于 04-21 09:10 275次阅读
Facebook正在组建一个团队来设计自己的芯片

联发科+微软推Azure Sphere解决方案SoC MT3620应对物联网安全

随着物联网的发展,数十亿计的设备将能彼此连接,从家用电器、监视设备,到儿童玩具与工业设备,全都是物联....

发表于 04-20 11:49 52次阅读
联发科+微软推Azure Sphere解决方案SoC MT3620应对物联网安全

每周话题:阿里收购杭州中天微背后,能实现"芯"超越吗?

这笔收购向我们释放出一个明显的信号——阿里果然兑现了他们在去年云栖大会成立达摩院时的初衷与承诺之一:....

的头像 Duke 发表于 04-20 11:43 2029次阅读
每周话题:阿里收购杭州中天微背后,能实现"芯"超越吗?

IoT装置将配备针对本地AI处理而优化的SoC

目前一般会将多个专用处理器芯片,如CPU、GPU和数码讯号处理器(DSP)整合到行动或IoT终端外型....

的头像 DIGITIMES 发表于 04-20 11:17 239次阅读
IoT装置将配备针对本地AI处理而优化的SoC

八种硬件设计EDA工具对比分析(价格、难度、功能)

本文首先介绍了EDA工具厂商,其次对八种硬件设计的EDA工具做了对比分析,最后阐述了eda的应用。

发表于 04-19 11:28 96次阅读
八种硬件设计EDA工具对比分析(价格、难度、功能)

中国企业的EDA部署计划 走出了不一样的步伐

从前述调研结果中,我们可以得知中国企业用户对IT架构的建设总要求主要设定在:提高运营效率和信息传输量....

发表于 04-18 15:43 82次阅读
中国企业的EDA部署计划 走出了不一样的步伐

整理MAT4bat里面的一些实验和对应的结论

备注:我觉得这个项目最大的意义,还是花了很多时间,在很多地方做了很多实际的电芯的实验,由于电芯开发的....

的头像 汽车电子设计 发表于 04-18 08:54 353次阅读
整理MAT4bat里面的一些实验和对应的结论

ARM,DSP,FPGA,CPLD,SOPC,SOC的区别 FPGA与CPLD的区别详解

ARM,DSP,FPGA,CPLD,SOPC,SOC之间有什么区别和联系 arm是一种嵌入式芯片,比....

发表于 04-18 07:19 52次阅读
ARM,DSP,FPGA,CPLD,SOPC,SOC的区别 FPGA与CPLD的区别详解

Xilinx Zynq-7000 All Programmable SoC平台的机器视觉解决方案

当前工业工厂自动化需要机器视觉来快速准确检测检查生产线,确保高质量控制。这些稳定可靠的系统需要从简单....

发表于 04-17 17:57 55次阅读
Xilinx Zynq-7000 All Programmable SoC平台的机器视觉解决方案

浅谈EDA技术的发展,内容及应用

EDA技术 是20世纪90年代初迅速 发展 起来的一门新技术,代表了当今电子设计的最新发展方向,其....

发表于 04-12 17:34 292次阅读
浅谈EDA技术的发展,内容及应用

移动处理器转型生死劫即将到来 曙光在人工智能?

在经历了智能手机的黄金十年之后,移动SoC厂商开始迈入了他们的“中年危机”。可以说,这个一百多克的设....

的头像 传感器技术 发表于 04-05 11:41 4650次阅读
移动处理器转型生死劫即将到来 曙光在人工智能?

GreenPAK设计软件和开发工具,几分钟内创建和编程定制电路

Dialog GreenPAK™ 是经济有效的非易失性内存可编程器件,可帮助创新企业集成众多系统功能....

的头像 Dialog半导体公司 发表于 03-31 08:10 994次阅读
GreenPAK设计软件和开发工具,几分钟内创建和编程定制电路

慧荣科技(Silicon Motion) 图形显示 SoC 实现 4K 高清显示及低功耗

从设计和配置目前办公空间、零售店、酒店运营和工厂的趋势来看,该方案比以往更具移动性和灵活性。 这对提....

的头像 人间烟火123 发表于 03-30 12:33 3828次阅读
慧荣科技(Silicon Motion) 图形显示 SoC 实现 4K 高清显示及低功耗

nRF52840 SoC是市场上唯一支持蓝牙5和Thread共存的多协议SoC

高端nRF52840 SoC基于Nordic成熟的nRF52系列架构,是目前市场第一款全面支持蓝牙5....

的头像 Nordic半导体 发表于 03-29 10:59 345次阅读
nRF52840 SoC是市场上唯一支持蓝牙5和Thread共存的多协议SoC

Nordic Semiconductor批量生产nRF52840 SoC可全面支持蓝牙5以及蓝牙Mesh和Thread,为市场带来量产级的最先进多协议无线

高端nRF52840 SoC结合Nordic最新的nRF5 SDK和S140 协议栈(RF协议栈),....

的头像 人间烟火123 发表于 03-28 12:28 2540次阅读
Nordic Semiconductor批量生产nRF52840 SoC可全面支持蓝牙5以及蓝牙Mesh和Thread,为市场带来量产级的最先进多协议无线

2018无线充电市场竞争加剧,选择MCU还是SoC?

自iPhone 8/X标配无线充电功能后,无线充电市场开始爆发且持续升温,给国内无线充电厂商带来了巨....

的头像 半导体动态 发表于 03-26 09:37 7280次阅读
2018无线充电市场竞争加剧,选择MCU还是SoC?

SoC设计是围绕着什么在设计?

 SoC设计是围绕着总线来开展设计的。SoC最需要掌握的核心知识点其实并不是什么SoC的概念之类的,....

的头像 电子技术应用ChinaAET 发表于 03-25 00:08 1347次阅读
SoC设计是围绕着什么在设计?

基于CK802安全内核开发出面向物联网安全的商业化量产芯片

中天微积极布局AI领域的嵌入式CPU IP研发与推广,其针对AI领域的新一代CPU内核系列将于近期推....

的头像 电子发烧友网工程师 发表于 03-24 10:27 691次阅读
基于CK802安全内核开发出面向物联网安全的商业化量产芯片

数字IC设计流程及工具介绍

IC就是半导体元件产品的统称,IC按功能可分为:数字IC、模拟IC、微波IC及其他IC。数字IC就是....

发表于 03-23 16:56 419次阅读
数字IC设计流程及工具介绍

Arm发布集成式SIM身份认证

Arm 预计,到 2035 年将有 1 万亿台联网设备,而这些设备都将需要一个安全的身份认证,从而使....

发表于 03-20 22:23 68次阅读
Arm发布集成式SIM身份认证

认知时代如何影响半导体与EDA行业?

商业模式不断转变(以制造为中心到无晶圆模式),产业链分工继续延伸(系统设计厂商、IP厂商),终端应用....

发表于 03-20 14:30 161次阅读
认知时代如何影响半导体与EDA行业?

有了硬件模拟器“加持”以太网SoC测试才能“稳准狠”

现今乙太网路系统单晶片(SoC)设计日益复杂,且电路与功能的模拟验证更是旷日费时;而利用硬体模拟技术....

发表于 03-20 11:08 52次阅读
有了硬件模拟器“加持”以太网SoC测试才能“稳准狠”

动力电池SOC估算复杂方法综述

该领域研究初期,比较常用的方法有开路电压法、安时积分法、放电实验法等,但是这些方法难以运用到实际在线....

的头像 电子技术应用ChinaAET 发表于 03-18 10:13 907次阅读
动力电池SOC估算复杂方法综述

硬件仿真如何让嵌入式系统便宜可靠?看完懂了~

在当今竞争激烈的形势下,使富含嵌入式软件的复杂电子设备更快面市,但是同时确保其更便宜更可靠,是一种相....

的头像 模拟对话 发表于 03-14 17:07 1948次阅读
硬件仿真如何让嵌入式系统便宜可靠?看完懂了~

SoC封装技术与SIP封装技术的区别

随着物联网时代来临,全球终端电子产品渐渐走向多功能整合及低功耗设计,因而使得可将多颗裸晶整合在单一封....

的头像 电源联盟 发表于 03-14 13:35 675次阅读
SoC封装技术与SIP封装技术的区别

ALTERA soc hps 引脚配置问题

发表于 03-14 12:02 215次阅读
ALTERA soc hps 引脚配置问题

一个超实用的EDA工具,免费的EDA工具

Scheme-it参考设计库(Design Starters)预存了近200个参考设计文件,包含了原....

的头像 电子技术应用ChinaAET 发表于 03-12 16:17 990次阅读
一个超实用的EDA工具,免费的EDA工具

eda是什么技术_eda为什么又叫单片机

本文开始详细的阐述了eda是什么技术以及eda的设计方法,其次阐述了eda的设计技巧,详细的分析了e....

的头像 电子魔法师 发表于 03-12 11:40 731次阅读
eda是什么技术_eda为什么又叫单片机

FPGA控制的无人机电源管理系统

工业电子产品的发展趋势是更小的电路板尺寸、更时尚的外形和更具成本效益。由于这些趋势,电子系统设计人员....

的头像 电子设计 发表于 03-12 09:48 3243次阅读
FPGA控制的无人机电源管理系统

eda简易密码锁的设计方案汇总(三款eda简易密码锁的设计原理图详解)

本文主要介绍了eda简易密码锁的设计方案汇总(三款eda简易密码锁的设计原理图详解)。利用EDA工具....

发表于 03-10 09:40 384次阅读
eda简易密码锁的设计方案汇总(三款eda简易密码锁的设计原理图详解)

大佬:李老教你如何学习EDA,学习FPGA,学习西方先进的电子技术!

发表于 03-02 11:32 543次阅读
大佬:李老教你如何学习EDA,学习FPGA,学习西方先进的电子技术!

大型串联/并联电池单元阵列,对整车性能的影响?

电池包面临的最大克星之一是热量。高环境温度会让电池寿命和性能迅速降低。遗憾的是,在大电流电池系统中,....

的头像 高工锂电技术与应用 发表于 02-28 08:49 1380次阅读
大型串联/并联电池单元阵列,对整车性能的影响?

从EasyEDA到立创EDA,国产电路设计软件到底做了哪些努力?

作为一款以“一个易用的工具来连接工程师与供应链,降低学习门槛,为工程师节约时间”为宗旨的EDA工具。....

发表于 02-26 13:36 229次阅读
从EasyEDA到立创EDA,国产电路设计软件到底做了哪些努力?

基于SoC实现的数据采集系统详解

数据采集系统(首字母缩写为DAS或DAQ)首先对放大、电平转换等原始信号执行相应的信号调节,然后再进....

发表于 02-14 14:36 1351次阅读
基于SoC实现的数据采集系统详解

动态时钟配置下的SoC低功耗管理详解

SoC中CMOS电路功耗有:一是静态功耗,主要是由静电流、漏电流等因素造成的;二是动态功耗,主要是由....

发表于 02-12 17:31 271次阅读
动态时钟配置下的SoC低功耗管理详解

富士通Custom SoC为大数据提供高速低功耗设计

岁末年初,当我们回顾2014年产业界的发展时,少不了IoT(物联网)和Big Data(大数据)这两....

发表于 02-12 17:26 269次阅读
富士通Custom SoC为大数据提供高速低功耗设计

高通推低功耗蓝牙SoC 带给蓝牙耳机超长续航

在CES 2018盛会上面,高通宣布推出全新的低功耗蓝牙系统级芯片(SoC)QCC5100系列,这套....

发表于 02-12 17:19 407次阅读
高通推低功耗蓝牙SoC 带给蓝牙耳机超长续航

采用SOC构建块实现电源监控的方法

电源监控器的作用是控制系统的负载点(POL)以使电源轨满足规范要求。POL可以是模拟也可以是数字的,....

发表于 02-10 14:51 239次阅读
采用SOC构建块实现电源监控的方法

采用SOC的星载微型GNSS接收机设计方案

近年来,皮纳型卫星凭借其发射灵活、成本低、功能密度高、研制周期短等一系列优势,成为当前国际空间技术研....

发表于 02-10 14:43 128次阅读
采用SOC的星载微型GNSS接收机设计方案

基于SoC电表计量芯片设计的电表系统详解

由于生活水平的提升,用电需求增加,对电力的应用也更加多元化,加上各国政府大力倡导智能电网,因此电表数....

发表于 02-10 13:22 455次阅读
基于SoC电表计量芯片设计的电表系统详解

从电路的角度出发,提出了一种新的SOC跨时钟域同步电路设计的方法

针对当前SOC内部时钟越来越复杂、接口越来越多以及亚稳态、漏信号等常见的各种问题,分析了以往的优化方....

的头像 电子技术应用ChinaAET 发表于 02-09 14:30 761次阅读
从电路的角度出发,提出了一种新的SOC跨时钟域同步电路设计的方法

可配置技术影响SoC(系统级芯片)的设计

传统上,系统级芯片(SoC)设计师必须应对刚性的非可配置核心技术。众所周知,传统的核心工艺在设计或制....

发表于 02-08 20:33 249次阅读
可配置技术影响SoC(系统级芯片)的设计

采用SoC驱动器提高汽车LED前照灯高亮度的方法

LED相较于氙气灯及卤素灯等传统车灯具有低能耗及高能效的优势,这对汽车工程师而言,可减少CO2排放及....

发表于 02-08 20:31 339次阅读
采用SoC驱动器提高汽车LED前照灯高亮度的方法

在物联网SoC中整合蓝牙IP技术的应用

蓝牙、Wi-Fi、LTE和5G技术使得无线连接得到广泛应用。虽然每一种技术有其独特的功能和优势,设计....

发表于 02-08 20:27 459次阅读
在物联网SoC中整合蓝牙IP技术的应用

用VHDL语言设计数据传输系统中的HDB3编码器

将基于VHDL的HDB3编码用在光纤通信系统中作为误码仪测试误码的HDB3转换器,能满足实际测试的需....

的头像 inr999 发表于 02-08 04:38 2306次阅读
用VHDL语言设计数据传输系统中的HDB3编码器

基于FPGA的可选择不同频率的音频发生器设计方案

EDA技术是指以计算机为工作平台,融合了应用电子技术、计算机技术、信息处理及智能化技术的最新成果,进....

发表于 02-08 03:45 201次阅读
基于FPGA的可选择不同频率的音频发生器设计方案

这些过孔周围的填充是怎么画出来的

发表于 02-07 16:53 772次阅读
这些过孔周围的填充是怎么画出来的

采用片上系统(SoC)技术的星载微型GNSS接收机的设计

针对皮纳型卫星对星载GNSS接收机小型化、低功耗以及低成本的要求,提出采用片上系统(SoC)技术完成....

发表于 02-07 16:18 188次阅读
采用片上系统(SoC)技术的星载微型GNSS接收机的设计

基于双回路SOC调节的风电场功率平滑控制

针对风电并网发电系统的功率波动问题,研究了一种基于双回路SOC调节的混合储能系统风电场功率平滑控制策....

发表于 02-07 16:11 216次阅读
基于双回路SOC调节的风电场功率平滑控制

安卓最强SOC,骁龙845对比Exynos9810

2017年12月份高通正式发布了骁龙845旗舰芯片,而到了2018年1月份三星也发布了自家旗舰芯片E....

发表于 02-07 16:09 397次阅读
安卓最强SOC,骁龙845对比Exynos9810

Cadence-V16.5-安装破解说明及具体步骤图解

由于skill 语言提供编程接口甚至与C 语言的接口,所以可以以Cadence 为平台进行扩展用户,....

的头像 beanxyy 发表于 02-07 10:42 1675次阅读
Cadence-V16.5-安装破解说明及具体步骤图解

手机SoC的多媒体部分设计详解

所谓多媒体,包含三个模块:图形处理器(GPU),显示模块(Display),视频模块(Video)。....

发表于 02-07 08:59 507次阅读
手机SoC的多媒体部分设计详解

AI视觉成像芯片搅动千亿级新市场,SoC时代即将过去

Eyemore X42的使命只有一个,那就是成像,就是要使成像引擎在各种复杂光线环境下,能排除现场光....

发表于 02-07 08:54 433次阅读
AI视觉成像芯片搅动千亿级新市场,SoC时代即将过去

从EasyEDA到立创EDA 国产电路设计软件到底做了那些努力?

发表于 02-06 11:15 745次阅读
从EasyEDA到立创EDA 国产电路设计软件到底做了那些努力?

altera soc的视频显示问题请教。

发表于 01-16 16:22 303次阅读
altera soc的视频显示问题请教。

一个神奇的在线EDA软件:立创EDA体验

发表于 01-03 17:57 1047次阅读
一个神奇的在线EDA软件:立创EDA体验

在做电量估计的时候,城市道路工况怎么加到simulink中?

发表于 01-02 15:13 521次阅读
在做电量估计的时候,城市道路工况怎么加到simulink中?

如何定制基于Cortex-M0/M3免费内核的自主SoC ——M0/M3免授权费+第三方设计服务=自主SoC

发表于 11-16 11:34 3070次阅读
如何定制基于Cortex-M0/M3免费内核的自主SoC ——M0/M3免授权费+第三方设计服务=自主SoC

【STM32L476 Nucleo试用体验】电池SOC检测

发表于 10-15 17:52 540次阅读
【STM32L476 Nucleo试用体验】电池SOC检测

PADS VX1.2安装视频,宏录制,盲埋孔设置应用

发表于 09-15 13:21 2446次阅读
PADS VX1.2安装视频,宏录制,盲埋孔设置应用