0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

为什么这些公司都采用 7 纳米工艺的 CCIX 测试芯片

C29F_xilinx_inc 来源:未知 作者:佚名 2017-09-25 11:20 次阅读

2017年9月11日,中国上海 — 赛灵思ArmCadence和台积公司今日宣布一项合作,将共同构建首款基于台积 7 纳米 FinFET 工艺的支持芯片间缓存一致性(CCIX)的加速器测试芯片,并计划在 2018 年交付。这一测试芯片旨在从硅芯片层面证明 CCIX 能够支持多核高性能 Arm CPUFPGA 加速器实现一致性互联。

关于CCIX

出于功耗及空间方面的考虑,在数据中心内对应用进行加速的需求日益增长,诸如大数据分析、搜索、机器学习4G/5G无线、内存内数据处理、视频分析及网络处理等应用,都已受益于可在多个系统部件中无缝移动数据的加速器引擎。CCIX将支持部件在无需复杂编程环境的情况下,获取并处理位于任何地方的数据。

CCIX将利用现有的服务器互连基础架构,实现对共享内存更高带宽、更低延迟和缓存一致性的访问。这将大幅提升加速器的可用性以及数据中心平台的整体性能和效率,降低进入现有服务器系统的壁垒,并改善加速系统的总拥有成本(TCO)。

关于测试芯片

这款采用台积7纳米工艺的测试芯片将以Arm最新的DynamIQ CPU为基础,并采用CMN-600互联片上总线和其他基础IP。为了验证完整的子系统,Cadence提供了关键I/O和内存子系统,其中包括了CCIX IP解决方案(控制器和PHY)、PCI Express 4.0/3.0(PCIe 4/3)IP解决方案(控制器和PHY)、DDR4 PHY、外设IP(例如I2C、SPI和QSPI)、以及相关的IP驱动程序。 Cadence的验证和实施工具将被用于构建该测试芯片。测试芯片可通过CCIX片到片互联一致性协议(CCIX chip-to-chip coherent interconnect protocol)实现与赛灵思16纳米Virtex UltraScale+ FPGAs的连接。

供应流程

测试芯片将在2018年第一季度流片,

并于2018年下半年提供芯片。

“我们正在通过先进技术的创新实现计算加速,因此对于此次合作我们感到非常兴奋。我们的Virtex UltraScale+ HBM系列采用了第三代CoWoS技术,该技术是我们与台积公司共同研发的,现已成为CCIX的HBM集成和高速缓存一致性加速的行业装配标准。”

——Victor Peng,赛灵思首席运营官

“随着人工智能和大数据的蓬勃发展,我们发现越来越多的应用对异构计算提出持续增长的需求。这一测试芯片将不仅证明Arm的最新技术和一致性多芯片加速器可拓展至数据中心,更展现了我们致力于解决快速轻松访问数据这一挑战的承诺。此次针对一致性内存的创新协作是迈向高性能、高效率数据中心平台的重要一步。”

——Noel Hurley,Arm公司副总裁暨基础架构部门总经理

“通过与合作伙伴构建高性能计算的生态系统,我们将帮助客户在7纳米和其他高级节点上快速部署创新的新架构,从而服务于不断增长的数据中心应用。CCIX行业标准将有助于推动下一代互联,提供市场所需的高性能缓存一致性。”

——BabuMandava,Cadence高级副总裁兼IP部门总经理

“人工智能和深度学习将深刻影响诸多行业,包括医疗健康、媒体和消费电子等。台积最先进的7纳米FinFET工艺技术具备高性能和低功耗的优势,可满足上述市场对高性能计算(HPC)应用的不同需求。”

——侯永清博士,台积公司暨技术平台副总经理

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 赛灵思
    +关注

    关注

    32

    文章

    1794

    浏览量

    130489

原文标题:Xilinx、Arm、Cadence 和台积公司共同宣布全球首款采用 7 纳米工艺的 CCIX 测试芯片

文章出处:【微信号:xilinx_inc,微信公众号:赛灵思】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    证实!江苏华存攻关12纳米SSD主控,采用台积电工艺

    攻关企业级12纳米制程SSD主控芯片。 魏智汎还透露,华存在研SSD主控芯片采用台积电12纳米工艺
    发表于 07-09 17:16 1277次阅读

    95纳米eNVM工艺安徽平台制胜8位MCU大时代市场怎么样

    (Microcontroller Unit, MCU)市场,最新推出95纳米单绝缘栅非易失性嵌入式存储器(95纳米5V SG eNVM)工艺平台。在保证产品稳定性能的同时,95纳米5V
    发表于 08-31 10:25

    GF退出7纳米大战 三国鼎立下中国芯路在何方

    资源专注于现有的14 纳米/12 纳米工艺(14LPP/12LP),这是符合GF公司未来发展愿景的。高端芯片走向动荡 谁将受益?巨头的离场,
    发表于 09-05 14:38

    一文弄懂CCIX协议层

    CCIX规范并没有额外规定这个机制,完全遵守PCIe规范。发现过程需要完成以下动作:发现系统中存在的每个芯片。发现系统中存在的所有传输交换机(transport switches),包括支持协议的嵌入式
    发表于 06-08 17:23

    高通首款基于28纳米工艺的Snapdragon芯片组MSM8

      近期,高通公司宣布将推出首款基于28纳米工艺的Snapdragon芯片组MSM8960并宣布此芯片组将于2011财年开始出样。基于28
    发表于 11-24 09:19 1483次阅读

    中国采用28纳米技术开发芯片

    中国顶尖设计公司已经采用28纳米尖端技术开发芯片,而本地9.2%无晶圆厂半导体公司采用先进的4
    发表于 09-13 09:00 3221次阅读

    ARM携手台积电打造多核10纳米FinFET测试芯片 推动前沿移动计算未来

      2016年5月19日,北京讯——ARM今日发布了首款采用台积电公司(TSMC)10纳米FinFET工艺技术的多核 64位 ARM®v8-A 处理器
    发表于 05-19 16:41 667次阅读

    Arm、Xilinx、Cadence和台积公司共同宣布首款采用7 nm工艺CCIX测试芯片

    这一测试芯片旨在从硅芯片层面证明 CCIX 能够支持多核高性能 Arm CPU 和 FPGA 加速器实现一致性互联。
    的头像 发表于 09-19 10:54 7062次阅读

    4巨头强强联手合作开发7纳米工艺CCIX测试芯片

    赛灵思、Arm、Cadence和台积公司今日宣布一项合作,将共同构建首款基于台积7纳米FinFET工艺的支持芯片间缓存一致性(CCIX)的加
    的头像 发表于 09-23 10:32 4013次阅读

    苹果新款采用7纳米芯片 比10纳米芯片效率更高

    苹果明年推出的新手机采用的 A12 芯片将是台积电 7 纳米制程生产,报导指出,全球只有 2 家公司真的有能力最快在明年推出7纳米
    的头像 发表于 12-21 11:47 1.4w次阅读

    5纳米芯片和7纳米芯片的区别

    5纳米芯片相比7纳米芯片工艺技术要求更高、更好更低、性能更好。芯片
    的头像 发表于 06-29 17:00 2.6w次阅读

    IBM发布的2nm芯片采用了哪些技术

    IBM公司研发的2nm芯片,其采用了2纳米工艺制造的测试芯片
    的头像 发表于 07-01 14:27 1297次阅读

    7纳米芯片什么意思 7纳米芯片多大

      在芯片设计和制造中,纳米表示的是芯片中晶体管与晶体管之间的距离,在体积相同大小的情况下,7纳米工艺
    的头像 发表于 07-06 16:35 12.4w次阅读

    a17芯片纳米 a17芯片是哪个公司设计的

    a17芯片纳米 a17芯片是3纳米。a17芯片是苹果公司最新的一款
    的头像 发表于 09-26 11:30 3315次阅读

    苹果15芯片纳米工艺 苹果15芯片是什么型号

    苹果15芯片纳米工艺 苹果15芯片采用的是采用台积电的 4
    的头像 发表于 10-08 10:59 2662次阅读