0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Arm、Xilinx、Cadence和台积公司共同宣布首款采用7 nm工艺的CCIX测试芯片

pmkA_arm_china 来源:互联网 作者:佚名 2017-09-19 10:54 次阅读

Arm赛灵思Cadence和台积公司日前宣布一项合作,将共同构建首款基于台积 7 纳米 FinFET 工艺的支持芯片间缓存一致性(CCIX)的加速器测试芯片,并计划在 2018 年交付。这一测试芯片旨在从硅芯片层面证明 CCIX 能够支持多核高性能 Arm CPUFPGA 加速器实现一致性互联。

关于CCIX

出于功耗及空间方面的考虑,在数据中心内对应用进行加速的需求日益增长,诸如大数据分析、搜索、机器学习4G/5G无线、内存内数据处理、视频分析及网络处理等应用,都已受益于可在多个系统部件中无缝移动数据的加速器引擎。CCIX将支持部件在无需复杂编程环境的情况下,获取并处理位于任何地方的数据。

CCIX将利用现有的服务器互连基础架构,实现对共享内存更高带宽、更低延迟和缓存一致性的访问。这将大幅提升加速器的可用性以及数据中心平台的整体性能和效率,降低进入现有服务器系统的壁垒,并改善加速系统的总拥有成本(TCO)。

关于测试芯片

这款采用台积7纳米工艺的测试芯片将以Arm最新的DynamIQ CPU为基础,并采用CMN-600互联片上总线和其他基础IP。为了验证完整的子系统,Cadence提供了关键I/O和内存子系统,其中包括了CCIX IP解决方案(控制器和PHY)、PCI Express 4.0/3.0(PCIe 4/3)IP解决方案(控制器和PHY)、DDR4 PHY、外设IP(例如I2C、SPI和QSPI)、以及相关的IP驱动程序。 Cadence的验证和实施工具将被用于构建该测试芯片。测试芯片可通过CCIX片到片互联一致性协议(CCIX chip-to-chip coherent interconnect protocol)实现与赛灵思16纳米Virtex UltraScale+ FPGAs的连接。

供应流程

测试芯片将在2018年第一季度流片,

并于2018年下半年提供芯片。

“我们正在通过先进技术的创新实现计算加速,因此对于此次合作我们感到非常兴奋。我们的Virtex UltraScale+ HBM系列采用了第三代CoWoS技术,该技术是我们与台积公司共同研发的,现已成为CCIX的HBM集成和高速缓存一致性加速的行业装配标准。”

——Victor Peng,赛灵思首席运营官

“随着人工智能和大数据的蓬勃发展,我们发现越来越多的应用对异构计算提出持续增长的需求。这一测试芯片将不仅证明Arm的最新技术和一致性多芯片加速器可拓展至数据中心,更展现了我们致力于解决快速轻松访问数据这一挑战的承诺。此次针对一致性内存的创新协作是迈向高性能、高效率数据中心平台的重要一步。”

——Noel Hurley,Arm公司副总裁暨基础架构部门总经理

“通过与合作伙伴构建高性能计算的生态系统,我们将帮助客户在7纳米和其他高级节点上快速部署创新的新架构,从而服务于不断增长的数据中心应用。CCIX行业标准将有助于推动下一代互联,提供市场所需的高性能缓存一致性。”

——BabuMandava,Cadence高级副总裁兼IP部门总经理

“人工智能和深度学习将深刻影响诸多行业,包括医疗健康、媒体和消费电子等。台积最先进的7纳米FinFET工艺技术具备高性能和低功耗的优势,可满足上述市场对高性能计算(HPC)应用的不同需求。”

——侯永清博士,台积公司暨技术平台副总经理

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • ARM
    ARM
    +关注

    关注

    134

    文章

    8648

    浏览量

    361745
  • 台积电
    +关注

    关注

    43

    文章

    5267

    浏览量

    164787
  • Xilinx
    +关注

    关注

    70

    文章

    2119

    浏览量

    119361
  • Cadence
    +关注

    关注

    62

    文章

    881

    浏览量

    140786

原文标题:全球首发!Arm、Xilinx、Cadence和台积公司共同宣布首款采用7 nm工艺的CCIX测试芯片

文章出处:【微信号:arm_china,微信公众号:Arm芯闻】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    Cadence宣布Arm合作,提供基于芯粒的参考设计和软件开发平台

    中国上海,2024 年 3 月 19 日——楷登电子(美国 Cadence 公司,NASDAQ:CDNS)近日宣布Arm 公司合作,提供
    的头像 发表于 03-19 11:41 312次阅读

    一文详解芯片的7nm工艺

    芯片的7nm工艺我们经常能听到,但是7nm是否真的意味着芯片的尺寸只有7nm呢?让我们一起来看看
    的头像 发表于 12-07 11:45 2087次阅读
    一文详解<b class='flag-5'>芯片</b>的7<b class='flag-5'>nm</b><b class='flag-5'>工艺</b>

    简述Xilinx 7系列FPGA芯片相关知识

    芯片的知识以及特点。 一、7系列芯片工艺级别 xilinx 7系列FPGA芯片采用的是28
    的头像 发表于 11-28 10:20 476次阅读
    简述<b class='flag-5'>Xilinx</b> 7系列FPGA<b class='flag-5'>芯片</b>相关知识

    Cadence EMX 3D Planar Solver 通过 Samsung Foundry 8nm LPP 工艺技术认证

    标准 中国上海 ,2023 年 11 月 15 日——楷登电子(美国 Cadence 公司,NASDAQ:CDNS)近日宣布Cadence  EMX  3D Planar Solve
    的头像 发表于 11-15 15:55 431次阅读
    <b class='flag-5'>Cadence</b> EMX 3D Planar Solver 通过 Samsung Foundry 8<b class='flag-5'>nm</b> LPP <b class='flag-5'>工艺</b>技术认证

    CadenceArm Total Design 合作,加速开发基于 Arm 的定制 SoC

    日——楷登电子(美国 Cadence 公司,NASDAQ:CDNS)近日宣布Arm  Total Design 合作,共同致力于支持和
    的头像 发表于 10-25 10:40 219次阅读
    <b class='flag-5'>Cadence</b> 与 <b class='flag-5'>Arm</b> Total Design 合作,加速开发基于 <b class='flag-5'>Arm</b> 的定制 SoC

    2nm芯片什么时候出 2nm芯片手机有哪些

    2nm芯片什么时候出 2nm芯片什么时候出这个问题目前没有相关官方的报道,因此无法给出准确的回答。根据网上的一些消息台积电于6月16日在2022年度北美技术论坛上首次
    的头像 发表于 10-19 17:06 903次阅读

    2nm芯片工艺有望破冰吗?

    芯片2nm
    亿佰特物联网应用专家
    发布于 :2023年10月11日 14:52:41

    联发科台积电3nm天玑旗舰芯片成功流片 或为“天玑9400”

    MediaTek与台积电一直保持着紧密且深度的战略合作关系,MediaTek(联发科)与台积公司今日共同宣布,MediaTek 首款采用台积公司
    发表于 09-08 12:36 1419次阅读

    CadenceArm 合作,成功利用 Cadence AI 驱动流程加速 Neoverse V2 数据中心设计

    ,2023 年 9 月 5 日——楷登电子(美国 Cadence 公司,NASDAQ:CDNS)近日宣布Arm 公司深化合作,加速数据中
    的头像 发表于 09-05 12:10 3194次阅读

    ARM1176JZF开发芯片技术参考手册

    芯片电的一130nm通用芯片,实现了以下功能: •
    发表于 08-02 11:23

    CadenceArm合作通过其新的全面计算解决方案(Total Compute Solutions)加速移动设备芯片的开发

      内容提要: 新推出的 Arm TCS23 和 Cadence 工具为芯片流片提供了捷径 Cadence 对其 RTL-to-GDS 数字流程进行了精细优化,为
    发表于 06-03 09:44 349次阅读

    Cadence 发布面向 TSMC 3nm 工艺的 112G-ELR SerDes IP 展示

    Cadence 112G-ELR SerDes IP 系列产品的新成员。在后摩尔时代的趋势下,FinFET 晶体管的体积在 TSMC 3nm 工艺下进一步缩小,进一步采用系统级封装设
    发表于 05-19 16:25 804次阅读
    <b class='flag-5'>Cadence</b> 发布面向 TSMC 3<b class='flag-5'>nm</b> <b class='flag-5'>工艺</b>的 112G-ELR SerDes IP 展示

    MLCC龙头涨价;车厂砍单芯片电28nm设备订单全部取消!

    %。西安二厂预计将生产13.5万片,比之前的14.5万片减少了约7%。业界观察人士认为,三星选择砍掉部分NAND产能,因为当前内存市场形势惨淡。 【电28nm设备订单全部取消!】
    发表于 05-10 10:54

    Cadence定制设计迁移流程加快台积电N3E和N2工艺技术的采用速度

    楷登电子(美国 Cadence 公司,NASDAQ:CDNS)近日宣布推出基于 Cadence Virtuoso Design Platform 的节点到节点设计迁移流程,能兼容所有的
    的头像 发表于 05-06 15:02 850次阅读

    Cadence成功流片基于台积电N3E工艺的16G UCIe先进封装 IP

    来源:Cadence楷登 2023年4月26日,楷登电子近日宣布基于台积电 3nm(N3E)工艺技术的 Cadence® 16G UCIe™
    的头像 发表于 04-27 16:35 483次阅读
    <b class='flag-5'>Cadence</b>成功流片基于台积电N3E<b class='flag-5'>工艺</b>的16G UCIe先进封装 IP