0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

如何解决FPGA引脚与LVDS信号相连时兼容性的问题

麻辣软硬件 来源:CSDN技术社区 作者:techexchangeischeap 2021-08-19 10:08 次阅读

很多工程师在使用Xilinx开发板时都注意到了一个问题,就是开发板中将LVDS的时钟输入(1.8V电平)连接到了VCCO=2.5V或者3.3V的Bank上,于是产生了关于FPGA引脚与LVDS(以及LVDS-33,LVDS-25)信号相连时兼容性的问题,该专题就解决一下这类问题。

这里补充一点知识,Xilinx的FPGA从7系开始分HR IO Bank和HP IO Bank,其中HR(High Range)Bank支持1.2V,1.5V,1.8V,2.5V以及3.3V供电;而HP(High Performance)Bank只支持1.2V,1.5V,1.8V供电,不再支持2.5V和3.3V供电。

很明确的结论:作为输入引脚时,VCCO不等于1.8V的Bank有可能可以连接LVDS电平标准输入;VCCO不等于2.5V的Bank有可能可以连接LVDS_25电平标准输入。但是作为LVDS输出引脚时, 相应Bank的VCCO必须与电平标准的电压相匹配。

VCCO是IO Bank的Output Driver的驱动电源,Input Receiver中部分功能是由VCCAUX供电的。这就解释了为什么作为输入引脚时,电平标准可以与VCCO不匹配。当然Input Receiver也受到VCCO的影响,见第3条。

当LVDS作为输入引脚时,判断是否可以使用的第一条原则是,作为输入信号的绝对电平不能超过VCCO+0.2V这个绝对电压门限,否则有可能损坏引脚的Input Receiver。这是图 1和图 2中都做了

e47a578a-ff59-11eb-9bcf-12bb97331649.png判断的根本原因。

当LVDS作为输入引脚时,判断是否可以使用的第二条原则就是对比信号输入与Xilinx相关器件的LVDS的共模电压以及峰峰值的指标是否满足。例如Kintex系列的器件需要查阅DS182中的相关参数

当LVDS作为输入引脚时,如果相应Bank的VCCO与对应的电平标准不匹配,即使可以使用,但DIFF_TERM功能一定不可使用。

当LVDS作为输入引脚时,如果确实没有办法满足图 1和图 2的条件时,可以使用AC耦合的解决方案。其原理在于所谓的电平不匹配都是共模电压不匹配,如果使用如图 5所示的电路,其中AC耦合电容DC电压阻断,也就是TX端的共模电压不会传到RX端,RX端只能接收到差分的输入信号,而RX端的共模电压通过RBIAS进行调节,以满足RX端接收到的绝对电压不会超过VCCO+0.2的要求。

e51c8992-ff59-11eb-9bcf-12bb97331649.png

Xilinx FPGA中的LVDS current-mode driver是真正的电流驱动器,不是电压模拟型的驱动器。

编辑:jq

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • FPGA
    +关注

    关注

    1590

    文章

    21139

    浏览量

    591879
  • Xilinx
    +关注

    关注

    70

    文章

    2107

    浏览量

    119132
  • lvds
    +关注

    关注

    2

    文章

    843

    浏览量

    64332
  • bank
    +关注

    关注

    0

    文章

    16

    浏览量

    14743

原文标题:FPGA与LVDS信号兼容性分析方法

文章出处:【微信号:VOSDeveloper,微信公众号:麻辣软硬件】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    鸿蒙OS4.0兼容性测试

    背景 OpenHarmony兼容性测评主要是验证合作伙伴的设备和业务应用满足OpenHarmony开源兼容性定义的技术要求,确保运行在OpenHarmony上的设备和业务应用能稳定、正常运行,同时
    发表于 01-17 20:38

    FPGA的封装兼容性意味着什么

    需要有关FPGA封装兼容性的信息。 如果有两个FPGA并且两个FPGA的封装相同,那么是否意味着放置FPGA的电路板可以与相同封装的另一个
    发表于 01-11 10:40

    怎么提高电磁兼容性

    电磁兼容性设计是老生常谈的话题,但在电磁环境日益复杂的今天,电磁兼容设计依然很重要,不是么?这里分享几点“过来人”总结的电磁兼容设计策略,或许这已经是您电路设计践行的准则,那就让我们一起多多分享这些设计经验,努力提高电磁
    发表于 05-31 08:08

    基于FPGA和PCI9054的LVDS数据通信卡的设计

    发送10~50 Mbit·s-1的任意速率LVDs数据。因PCI总线速度高、兼容性好、可靠高且成本低,使其在各种与主机通信的总线技术中优势明显。FPGA资源丰富、速度快、开发方便快捷
    发表于 07-18 06:35

    请问xm105兼容性有多大?

    嗨,我需要一个用于FMC I / O连接器的调试卡。据我所知,XM105电路板文档没有说明与7系列FPGA兼容性(我拥有KC705 - Kintex 7评估板)。我可以假设这种兼容性吗? 7系列FMC连接器有新的调试卡吗?提前
    发表于 09-09 10:17

    【HarmonyOS】HarmonyOS PCS兼容性文档

    本文定义了HarmonyOS的产品兼容性规范,使用HarmonyOS的设备开发者有责任保证其设备的实现必须包含兼容性规范,确保其设备的兼容性。本文中的出现 “MUST(必须)”, “MUST
    发表于 09-16 14:06

    何解决印制板设计上的电磁兼容性问题?

    印制板上的电磁兼容性特点是什么?多层板的电磁兼容性问题有哪些?如何解决印制板设计上的电磁兼容性问题?
    发表于 04-25 06:52

    请问怎样去设计HDMI的兼容性

    怎样去设计HDMI的兼容性?怎样对HDMI的兼容性进行测试?
    发表于 06-03 07:14

    进行开关电源的电磁兼容性设计

    电磁兼容学是一门综合学科,它涉及的理论包括数学、电磁场理论、天线与电波传播、电路理论、信号分析、通讯理论、材料科学、生物医学等。进行开关电源的电磁兼容性设计时,首先进行一个系统设计,
    发表于 10-29 08:13

    OpenHarmony兼容性平台更新上线

    一、前言OpenAtom OpenHarmony(以下简称“OpenHarmony”)兼容性测评平台已经运行了一年,随着 OpenHarmony 开源项目的不断向前演进和兼容性测评流程的不断优化
    发表于 05-05 16:30

    GW2A-18&GW1N-4FPGA产品封装兼容性对比分析

    GW2A-18&GW1N-4FPGA产品封装兼容性对比
    发表于 09-28 11:33

    GW2A系列FPGA产品封装兼容性对比分析

    GW2A系列FPGA产品封装兼容性对比
    发表于 09-29 07:16

    何解FPGA引脚LVDS信号相连兼容性的问题

    LVDS-33,LVDS-25)信号相连兼容性的问题,该专题就解决一下这类问题。总的来说,只要按照下面图 1和图 2流程进行判断即可。
    的头像 发表于 10-10 09:25 1w次阅读
    如<b class='flag-5'>何解</b>决<b class='flag-5'>FPGA</b><b class='flag-5'>引脚</b>与<b class='flag-5'>LVDS</b><b class='flag-5'>信号</b><b class='flag-5'>相连</b>时<b class='flag-5'>兼容性</b>的问题

    LVDS 与 RS422 和 RS485 接口标准的兼容性

    LVDS 与 RS422 和 RS485 接口标准的兼容性
    发表于 11-15 19:32 5次下载
    <b class='flag-5'>LVDS</b> 与 RS422 和 RS485 接口标准的<b class='flag-5'>兼容性</b>

    FPGALVDS信号兼容性分析方法

    LVDS-33,LVDS-25)信号相连兼容性的问题,该专题就解决一下这类问题。总的来说,只要按照下面图 1和图 2流程进行判断即可。
    的头像 发表于 02-09 09:48 2014次阅读