0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

一种面向2nm-CMOS和新兴存储器的先进工艺和器件技术

旺材芯片 来源:半导体行业观察 作者:半导体行业观察 2021-07-04 17:26 次阅读

在 2021 年 6 月的 VLSI 技术和电路研讨会上,举办了一个关于“面向 2nm-CMOS 和新兴存储器的先进工艺和器件技术”的短期课程。在本文中,我将回顾前两个介绍前沿逻辑器件的演讲。这两个演示文稿是互补的,并提供了对逻辑技术可能发展的出色概述。

台积电:未来十年的 CMOS 器件技术

平面 MOSFET 的栅极长度 (Gate length:Lg) 缩放限制在大约 25nm,因为单表面栅极(single surface gate)对亚表面泄漏( sub surface leakage)的控制很差。 添加更多的栅极(例如在 FinFET 中),将使其中的沟道被限制在三个栅极之间,从而能够将 Lg 缩放到沟道厚度的大约 2.5 倍。FinFET 已经从英特尔最初采用的高度倾斜鳍壁(highly sloped fin walls )的 22 纳米发展到今天更加垂直的壁(vertical walls)和台积电为其 5 纳米工艺实施的高迁移率沟道 FinFET。

更高的鳍会增加有效沟道宽度 (effective channel width:Weff),Weff = 2Fh + Fth,其中 Fh 是鳍(Fin)高度,Fth 是鳍(Fin)厚度。增加 Weff 会增加重载电路(heavily loaded circuits)的驱动电流,但过高的鳍会浪费有源功率(active power)。直而薄的鳍片有利于短沟道效应(short channel effects),但 Fw 受到迁移率降低和阈值电压可变性(threshold voltage variability)增加的限制。在他们的 5nm 技术中实施高迁移率沟道(作者指出,用于 pFET 鳍片的 SiGe)使 TSMC 的驱动电流提高了约 18%。

随着器件按比例缩小,寄生电阻电容又将成为一个新问题。CPP(Contacted Poly Pitch)决定标准cell宽度(见图 1),它是由 Lg、接触宽度 (Contact Width :Wc) 和垫片厚度 ( Spacer Thickness:Tsp) 组成,CPP = Lg + Wc + 2Tsp。减少 Wc 会增加寄生电阻,除非进行工艺改进以改善接触,而减少 tsp 会增加寄生电容,除非使用较慢的介电常数间隔物。

Fin depopulation 减少了单元尺寸,增加了逻辑密度并提供了更高的速度和更低的功率,但它确实降低了驱动电流。

从 FinFET 过渡到堆叠的水平纳米片 (stacked Horizontal Nanosheets:HNS),通过改变片宽(sheet width:见图 3)和通过堆叠更多片来增加 Weff 的能力来提高灵活性。

添加sheets与 Weff 相加,Wee = N*2(W+H),其中 N 为sheets的数量,W 为sheets的宽度,H 为sheets的高度(厚度)。最终,sheets的数量受到底部sheets性能的限制。sheets之间的间距随着寄生电阻和电容的减小而降低,但必须足够大以使栅极金属(gate metals)和电介质(dielectric)进入间隙(gap)。在 HNS 堆栈下方有一个底部寄生台面器件( bottom parasitic mesa device),可以通过注入或介电层进行控制。

在 FinFET 中,nFET 电子迁移率高于 pFET 空穴迁移率。在 HNS 中,迁移率更加不平衡,电子迁移率更高,空穴迁移率更低。可以通过用 SiGe 包覆沟道(cladding the channel )或使用应变松弛缓冲器( Strain Relaxed Buffer)来提高空穴迁移率,但这两种技术都会增加工艺复杂性。

Imec 引入了一个称为 Forksheet (FS) 的概念,其中在 nFET 和 pFET 之间放置了一个介电层,从而减少了 np 间距,从而形成了更紧凑的标准单元。

除了具有 FS 的 HNS,还有CFET(Complementary FET ),后者堆叠 nFET 和 pFET,从而无需水平 np 间距。

CFET 选项包括单片集成(monolithic integration),其中的 nFET 和 pFET 器件都制造在同一晶圆上。此外还有顺序集成(equential integration),其中的 nFET 和 pFET 制造在单独的晶圆上,然后结合在一起,这两种选择都有多个挑战仍在研究中。

除了 CFET,演讲者还谈到了将晶体管集成到后端 (Back End Of Line:BEOL) 互连中的 3D 集成。这些选项需要具有多晶硅沟道(polysilicon channels )或氧化物半导体的低温晶体管,这会带来各种性能和集成挑战。 在前端 (Front End Of Line:FEOL) 中,正在探索 CFET 之外的选项,例如高迁移率材料、隧道 FET (Tunnel FETs:TFET)、负电容 FET (Negative Capacitance FETs:NCFET)、低温 CMOS (Cryogenic CMOS)和低维材料(dimensional materials)。

低维材料采用纳米管或二维材料的形式,这些材料提供比 HNS 更短的 Lg 和更低的功率,但仍处于早期研究阶段。低维材料也适用于 HNS/CFET 方法,可选择堆叠许多层。

IMEC:HNS/FS/CFET 选项

随着 FinFET 达到极限,鳍变得越来越高、越来越薄、越来越近。鳍片数量减少正在降低驱动电流并增加可变性。

当今最先进的技术是每个设备有 2 个鳍片的 6 轨单元(track cell)。转向单鳍和更窄的 np 间距将需要新的器件架构来提高性能。

为了继续 CMOS 缩放,我们需要从 FinFET sot HNS 过渡到具有 FS 和 CFET 的 HNS。

从 FinFET 过渡到 HNS 提供了几个优势,大的 Weff,改进的短沟道效应,这意味着更短的 Lg 和更好的设计灵活性,因为能够改变片宽。

演讲者继续详细介绍 HNS 处理以及一些挑战和可能的解决方案。除了四个主要模块外,HNS 工艺与 FinFET 工艺非常相似。

尽管 HNS 流程类似于 FinFET 流程,但不同的关键模块很困难。释放蚀刻和实现多个阈值电压特别困难。关于 HNS 所需的流程模块更改的细节,有很多很好的信息,这超出了像这样的评论文章的范围。没有明确讨论的一件事是,为了将 HNS 工艺扩展到 5 轨单元,需要埋入式电源轨 (Buried Power Rails:BPR),这是另一个仍在开发中的困难工艺模块。

正如在之前的演示中所见,FS 可以实现 HNS 的进一步扩展。

FS 工艺需要插入介电壁以减小 np 间距。

除了 FS,CFET 通过堆叠器件提供零水平 np 间距。

CFET 对于 SRAM 缩放特别有趣。SRAM 缩放已经放缓并且跟不上逻辑缩放。CFET 提供了将 SRAM 缩放恢复到历史趋势的潜力。

如前所述,有两种 CFET 制造方法,单片和顺序。

来源:内容由半导体行业观察(ID:icbank)编译自「semiwiki」

责任编辑:lq6

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • CMOS
    +关注

    关注

    58

    文章

    5140

    浏览量

    233236
  • 电阻
    +关注

    关注

    85

    文章

    5023

    浏览量

    169539
  • 电容
    +关注

    关注

    98

    文章

    5579

    浏览量

    147208
  • 存储器
    +关注

    关注

    38

    文章

    7119

    浏览量

    161911

原文标题:关注 | 台积电谈2nm的实现方式

文章出处:【微信号:wc_ysj,微信公众号:旺材芯片】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    FPGA零基础学习系列精选:半导体存储器和可编程逻辑器件简介

    存储器,内部结构和驱动原理不在介绍,有兴趣的读者可以自己查阅资料。 集成电路(integrated circuit)是一种微型电子器件或部件。采用定的
    发表于 03-28 17:41

    意法半导体携手三星推出18nm FD-SOI工艺,支持嵌入式相变存储器

    据悉,FD-SOI 是一种先进的平面半导体技术,能够通过简化制作流程进行精准的漏电流控制,相较于现有的 40nm EPM 技术,新
    的头像 发表于 03-21 14:00 146次阅读

    如何使用SCR XRAM作为程序存储器和数据存储器

    1) 允许个物理内存(即 XRAM) 可同时作为程序存储器和数据存储器进行访问 如何使用 SCR XRAM 作为程序存储器和数据存储器
    发表于 01-30 08:18

    CMOS工艺

    CMOS个简单的前道工艺,大家能说说具体process吗
    发表于 01-12 14:55

    2nm芯片工艺有望破冰吗?

    芯片2nm
    亿佰特物联网应用专家
    发布于 :2023年10月11日 14:52:41

    STM32™ 微控制系统存储器自举模式

    自举程序存储在 STM32 器件的内部自举 ROM 存储器(系统存储器)中。在生产期间由 ST编程。其主要任务是通过一种可用的串行外设(US
    发表于 09-28 07:15

    如何使用STM32G4系列微控制存储器和外围设备

    本参考手册面向应用程序开发人员。它提供了关于如何使用STM32G4系列微控制存储器和外围设备。 STM32G4系列是系列具有不同内存大小和封装的微控制
    发表于 09-08 06:59

    AXI内部存储器接口的功能

    库的慢-慢工艺点对块进行合成,以200 MHz的目标速度确认时序特性。 接口存储器端口上的信号符合RAM编译为TSMC CL013G工艺技术生产的单端口同步
    发表于 08-21 06:55

    不同的存储器技术介绍 如何选择正确的存储器技术

    技术,每种技术都具有不同的特性和高级功能。双数据速率 (DDR) 同步动态随机存取存储器 (SDRAM) 已成为主系统存储器最主流的存储器
    发表于 08-17 09:54 472次阅读
    不同的<b class='flag-5'>存储器</b><b class='flag-5'>技术</b>介绍 如何选择正确的<b class='flag-5'>存储器</b><b class='flag-5'>技术</b>

    CoreLink DDR2动态存储器控制(DMC-341)技术参考手册

    CoreLink DDR2动态存储器控制(DMC-341)技术参考手册
    发表于 08-02 15:28

    PrimeCell AHB SDR和SRAM/NOR存储器控制(PL243)技术参考手册

    AHB MC是一种符合高级微控制总线体系结构(AMBA)的片上系统(SoC)外围设备。它由ARM有限公司开发、测试和许可。 AHB MC利用了新开发的动态存储器控制(DMC)和静态
    发表于 08-02 14:51

    PrimeCell AHB SRAM/NOR存储器控制(PL241)技术参考手册

    AHB MC是一种符合高级微控制总线体系结构(AMBA)的片上系统(SoC)外围设备。它由ARM有限公司开发、测试和许可。 AHB MC利用了新开发的静态存储器控制(SMC)。AH
    发表于 08-02 07:14

    PrimeCell AHB SDR和NAND存储器控制(PL242)技术参考手册

    AHB MC是一种符合高级微控制总线体系结构(AMBA)的片上系统(SoC)外围设备。它由ARM有限公司开发、测试和许可。 AHB MC利用了新开发的动态存储器控制(DMC)和静态
    发表于 08-02 06:26

    单板硬件设计:存储器( NAND FLASH)

    EEPROM的变种,变成了存储器的统称。 狭义的EEPROM: 这种rom的特点是可以随机访问和修改任何个字节,可以往每个bit中写入0或者1。这是最传统的一种EEPROM,掉电
    发表于 05-19 15:59

    505nm、785nm、808nm、940nm激光二极管TO56 封装、 500mW 100mw

    1300NM 金属封装工艺是指采用金属外壳作为封装壳体或底座,在其内部安装芯片或基板并进行键合连接,外引线通过金属-玻璃(或陶瓷)组装工艺穿过金属外壳,将内部元件的功能引出、外部电源信号等输人的
    发表于 05-09 11:23