0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

PCIe 5.0对互联芯片的性能验证要求

是德科技KEYSIGHT 来源:是德科技KEYSIGHT 作者:是德科技KEYSIGHT 2021-06-18 14:36 次阅读

总线在计算机系统中是CPU、内存、输入、输出设备传递信息的公用通道;主机的各个部件通过总线相连接,外部设备通过相应的接口电路与总线相连接。

今天要介绍的主角,就是第五代总线技术PCIe 5.0,而随着带宽速率的提高,对互联芯片的性能验证要求也愈来愈高,本文会做相应的介绍。

PCIe的前世今生

计算机总线技术经历了几代发展,上世纪70年代主流是ISA,90年代主流是PCI,2000年以后至今主流是PCIe(Peripheral Component Interconnect Express),同时其他板级互联如NVLink,Gen-Z,CCIX等也在不断发展。

PCI Express标准由PCI-SIG 组织制定,是一种点到点的串行差分结构,PCI-SIG协会由9家董事会成员及超过830家会员单位组成,共同定义PCIe标准及一致性/互操作性测试。随着5G技术商用和众多应用场景落地,数据吞吐容量需求大大增加,运算带宽压力也越来越大,人工智能对算力的需求也催生着异构计算总线的进一步加速,大数据的存储需求从传统介质到NVMe技术演进和应用,这些技术需求和演进推动着作为高性能计算架构中的核心总线PCIe总线规范加速发展。

PCIe 5.0技术特点

PCIe 5.0 基础规范v1.0正式版已在2019年发布,今年5.0 CEM规范v1.0版本刚刚定稿,目前5.0 PHY测试规范已更新到0.7版本。另外PCIe 6.0规范也在有条不紊指定当中,基础规范已到v0.7版,预计今年年内将发布v1.0版本。

从技术上看,PCIe 5.0带来了很多好处,同时也伴随着更多的挑战,总结如下:

1

PCIe 5.0相较4.0速率及带宽翻倍,能够满足更高带宽的应用场合;

2

PCIe 5.0对信号完整性的要求苛刻,PCIe 5.0芯片、系统及板卡的设计及测试难度倍增;

3

PCIe 5.0端到端链路损耗-36dB @ 16GHz,需使用低损耗板材及根据链路设计需求考虑加入Re-timer芯片;

4

PCIe 5.0对参考时钟要求更高,规范增加了对系统主板参考时钟抖动测试要求。

从商用的角度,当前PCIe 4.0的产品已经大量商用,在2021年也有支持32 GT/s的PCIe 5.0 CPU平台和相关芯片发布,业内主要的服务器系统厂商已经投入前期研发和调试阶段,2021年可以称之为PCIe 5.0商用元年,如何快速有效的对支持PCIe 5.0的各类接口芯片及板卡进行测试验证,以期将产品快速推向市场,抢占先机,成为各厂商面临的重要挑战。

PCIe5.0高效测试方案

前文提到,PCI-SIG协会一共有9家董事会成员,是德科技是其中唯一的测试测量方案提供商,致力于高速总线技术规范及测试方案的开发和推广,推动产业链在PCIe 3/4/5各领域包括IP、芯片和系统的验证和实施。是德科技也是唯一能提供从软件仿真、发射端测试、接收端测试、互连测试的完整解决方案的解决方案供应商,同时支持PCIe 5.0的示波器及误码仪方案都已在硬件上支持下一代采用PAM-4技术的PCIe 6.0预研测试。

PCIe 的测试验证,涉及内容较多,限于篇幅,本文仅介绍部分内容,更多内容如PLL,各项测试组网详细配置等,文末的注册链接中提供了下载资料

❶通道组网损耗测试

PCIe 5.0包括CPU和AIC 芯片封装在内的端到端总链路损耗为- 36dB @ 16GHz,两个连接器如通过Riser卡转接的方式需要考虑总体损耗裕量,通常要在链路中加入Re-timer芯片,AIC卡的总损耗不能超过-9.5 dB @16GHz。PCIe 5.0金手指插槽采用SMT的插座,损耗不能超过 -1.5 dB@16GHz。另外主板RC/CPU封装典型损耗-8.5dB,AIC EP芯片封装损耗-4. 2dB。如下图所示:

为了反映实际链路端到端损耗特性,PCIS-SIG协会延续了PCIe 4.0的做法,除了CBB/CLB之外,还有可调ISI板,采用更高性能的MMPX连接器,和SMT的金手指连接器,测试规范要求使用频率范围至少20GHz的网络分析仪,测量在PCIe 5.0 32GT/s的奈奎斯特频率点16GHz频率下的端到端损耗,包括电缆、夹具PCB、接头、CEM插槽等损耗。如果考虑Base和CEM中规定的串扰和回波损耗测试,需要使用32GHz以上的网络分析仪。

采用网络分析仪作为主设备实现完整的通道组网损耗测试。高性能PNA/PNA-X系列,高性价比ENA(E5080B)系列,可分别用在芯片级和板级测试项目中,一个典型组网测试实物图如下:

❷Tx测试组网

Tx测试是基于上述的系统链路分配的组网环境下完成的,通过上述网络分析仪测量选择目标损耗的走线对,构成总的端到端损耗。PCIe 5.0的32 GT/s不需要使用Dual Port 测试方法,测试Tx时只需要将Data Lane的差分信号接到示波器进行波形分析。针对芯片测试,遵循Base Spec,需要50GHz带宽(UXR0504A或DSAZ504A);主板或AIC卡要求33GHz带宽,128GSa/s采样率,推荐选用33G带宽示波器(UXR0334A)配合D9050PCIC一致性软件,如下图:

和AIC的测试组网

由于PCIe 5.0 要求36dB端到端损耗条件下的信号参数,对示波器的底噪、ADC精度都提出更高的要求,基于新一代InP HB2C制程模拟前端,10bit ADC架构的UXR系列示波器能够更好的满足测试需求。另外,需要注意Tx测试其中一项是Tx Link EQ测试,这个测试需要使用示波器配合误码仪进行被测件的链路协商响应测试,示波器需要4个通道直接连接,详见文末资料下载

❸Rx测试组网

PCIe5.0校准分为两个测试点TP3及TP2,如下图所示,其中32GT/s的Rx校准要求50GHz带宽示波器(UXR0504A或DSAZ504A):

TP3点,定义为误码仪(M8040A)输出电缆末端,校准时连接到示波器,分别校准信号幅度800mV/720mV(示波器输入电压范围需满足该幅度量程),TxEQ,Rj,Sj。

TP2点,定义为从TP3继续延伸经过可变ISI板及CBB和CLB后,示波器内嵌入芯片封装S参数,以及经过参考CDR和均衡器后的TP2P压力眼图校准,TP2P校准的目标值分别为EH 15+/-1.5mV, EW 9.375+/-0.5ps。

从PCIe 4.0测试规范开始,PCIeRx Jitter Tolerance测试变更为Rx Link EQ测试,即误码仪(M8040A)通过PCIe链路协商训练被测件到环回模式,测试环回误码率等。芯片和系统主板Rx LEQ测试组网图及基于M8040A误码仪的AIC Rx Link EQ实物图,详见文末资料下载。

❹参考时钟抖动测试

PCIe 5.0 取消了系统主板 Dual Port 测试模式,但专门定义了参考时钟的测试内容。在系统级的PCIe 5.0 PHY Test Spec v0.5 版本已经列入了参考时钟抖动的测试内容,将 CLB边缘 SMP 接口的时钟信号直接通过同轴电缆接入示波器,示波器带宽至少 5 GHz。

PCI-SIG在6月份刚刚发布了Clock Jitter Tool 5.0用于PCIe 5.0系统参考时钟测试,是德科技示波器内的D9050PCIC 一致性测试工具也包含了 PCIe 参考时钟抖动分析工具,相噪分析选件 D9020JITA使用了相噪分析仪E5052B 的经典互相关算法,基于UXR系列示波器可以进行精确的参考时钟相噪测量。

❺小结

作为PCI-SIG的董事会成员中唯一的测试测量方案提供商,是德科技针对PCIe 5.0/6.0拥有完整的测试解决方案,是唯一一家完整提供从建模、仿真、互连参数表征、Tx、PLL和Rx测试解决方案的公司

而PCIe 6.0标准将采用PAM-4调制技术,PAM-4信号天然的信噪比要比NRZ信号恶化9.6dB,对噪声更加敏感,基于10bit ADC及拥有业内最低底噪的UXR示波器能更好的应对这种挑战;M8040A误码仪硬件支持NRZ和PAM-4,支持PCIe 5.0的链路协商,CDR模块N1076B硬件也支持32GBd或64GBd的NRZ, PAM-4,这些都为未来的技术演进提供了硬件支持,无需更换硬件或多种硬件模块冗余。

原文标题:IC手记 • PCIe 5.0与高速互联芯片

文章出处:【微信公众号:是德科技KEYSIGHT】欢迎添加关注!文章转载请注明出处。

责任编辑:haq

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    446

    文章

    47676

    浏览量

    408712
  • IC
    IC
    +关注

    关注

    35

    文章

    5528

    浏览量

    173127

原文标题:IC手记 • PCIe 5.0与高速互联芯片

文章出处:【微信号:是德科技KEYSIGHT,微信公众号:是德科技KEYSIGHT】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    英韧科技:无AI不存储,国产PCIe 5.0主控率先发力

    电子发烧友网报道(文/黄晶晶)在最近举行的2024中国闪存市场峰会期间,英韧科技重磅发布消费级PCIe 5.0主控方案YRS820,这是其第九款量产主控。而在去年底,英韧宣布量产企业级PCIe
    的头像 发表于 04-07 14:18 625次阅读

    PCIe交换芯片的简单介绍

    PCIe交换芯片是用于实现高速、低延迟的设备互联的关键组件。它们在现代计算机系统,尤其是高性能服务器、数据中心、存储解决方案和高速通信系统中扮演着重要角色。
    的头像 发表于 03-26 15:15 210次阅读

    下一代PCIe5.0 /6.0技术热潮趋势与测试挑战

    大模型时代已经到来,AI大模型技术快速成熟,进入万亿参数时代,对于AI算力性能要求越来越高,表现为计算系统的节点内卡间互联与节点间的网络互联,高速
    的头像 发表于 03-06 10:35 218次阅读
    下一代<b class='flag-5'>PCIe5.0</b> /6.0技术热潮趋势与测试挑战

    Nextorage发布首款PCIe 5.0固态硬盘,性能卓越

    消息透露,Nextorage 作为“索尼亲儿子”首次发布了PCIe 5.0固态硬盘产品。其中,1TB容量版售价为239.99美元(约合人民币1728元),2TB版本则为399.99美元(约合人民币2880元)。
    的头像 发表于 03-01 11:47 171次阅读

    什么是PCIePCIe有什么用途?PCIe 5.0有何不同?

    随着英特尔Alder Lake CPU的发布,以及AMD 7000 Ryzen CPU的即将发布,PCIe 5.0 硬件终于成为现实。但什么是 PCIe 5.0
    的头像 发表于 11-18 16:48 1530次阅读
    什么是<b class='flag-5'>PCIe</b>?<b class='flag-5'>PCIe</b>有什么用途?<b class='flag-5'>PCIe</b> <b class='flag-5'>5.0</b>有何不同?

    PCIe 5.0验证实战,经常遇到的那些问题?

    PCIe 5.0是当前最新的PCI Express规范,提供了更高的数据传输速率和更大的带宽。
    的头像 发表于 10-27 16:23 443次阅读
    <b class='flag-5'>PCIe</b> <b class='flag-5'>5.0</b><b class='flag-5'>验证</b>实战,经常遇到的那些问题?

    首款量产PCIe 5.0企业级国产主控来了!基于RISC-V架构,性能达国际一流水平

    ,系首款量产的PCIe 5.0企业级国产主控,也是全球首批量产的PCIe 5.0 SSD控制器。   根据英韧科技董事长吴子宁的介绍,英韧科技YR S900采用RISC-V架构,产品各
    的头像 发表于 09-28 00:19 2354次阅读
    首款量产<b class='flag-5'>PCIe</b> <b class='flag-5'>5.0</b>企业级国产主控来了!基于RISC-V架构,<b class='flag-5'>性能</b>达国际一流水平

    PCIe 5.0 SSD不用风扇会怎么样?

    PCIe 4.0 SSD初期就面临严重的发热问题,但至少被动散热片都可以搞定。PCIe 5.0 SSD更是直接飞起,首批产品几乎清一色都用上了主动风扇,性能也无法满血。
    发表于 09-15 10:38 217次阅读
    <b class='flag-5'>PCIe</b> <b class='flag-5'>5.0</b> SSD不用风扇会怎么样?

    PBlaze7 7940系列PCIe 5.0企业级NVMe SSD

    正式发布。与主流PCIe 4.0产品相比,PBlaze7 7940有着2.5倍的性能表现,支持更加丰富的企业级功能和更高产品能效比,可满足未来数据中心不断增长的存储性能要求,为企业数字
    的头像 发表于 08-09 11:06 721次阅读
    PBlaze7 7940系列<b class='flag-5'>PCIe</b> <b class='flag-5'>5.0</b>企业级NVMe SSD

    国芯科技:正在流片验证chiplet芯片性能互联IP技术

    国芯科技(688262)。sh) 8月2日的投资者在互动平台(interface),公司目前正在与合作伙伴一起流片验证相关chiplet芯片性能互联IP技术,和上下游合作厂家积极开展
    的头像 发表于 08-02 12:01 677次阅读

    思尔芯首款支持PCIe Gen5原型验证EDA工具上市,高性能加速AI设计

    的数据传输带宽,以及完整的原型验证配套工具,为当前如AI、GPU芯片等大存储和大数据设计提供了有效的解决方案。   芯神瞳逻辑系统S8-40的三大优势: 支持全速PCIe Gen5 :支持PC
    发表于 07-04 11:01 272次阅读
    思尔芯首款支持<b class='flag-5'>PCIe</b> Gen5原型<b class='flag-5'>验证</b>EDA工具上市,高<b class='flag-5'>性能</b>加速AI设计

    思尔芯首款支持PCIe Gen5原型验证EDA工具上市

    支持 PCIe Gen5 x 4 与 CXL(EP)的连接,以及 PCIe Gen5 x 8 与 CCIX(RC/EP)的连接。这使得它能够以高速率 PCIe 进行数据传输,满足 PCIe
    发表于 07-04 10:56 311次阅读

    PCIe 5.0之PCB设计及挑战

    增强的速度和性能相较于PCIe 4.0,PCIe 5.0最显著的优势是增强的速度和性能。2倍速度的提升将转化为更快的数据传输率,减少延迟,并
    的头像 发表于 05-29 15:31 1480次阅读

    使用Synopsys VIP签署PCIe 5.0验证

    PCI Express® 5.0规范,达到32GT / s的传输速率,同时保持低功耗和与前几代技术的向后兼容性。为此,Synopsys 还宣布与 Astera Labs 合作开发业界首款 PCIe
    的头像 发表于 05-26 10:41 1038次阅读
    使用Synopsys VIP签署<b class='flag-5'>PCIe</b> <b class='flag-5'>5.0</b><b class='flag-5'>验证</b>

    PCIe 5.0均衡模式:缩短链路启动时间

    PCIe 是用于点对点通信的高速差分串行标准。每一代 PCIe 标准都提供比上一代产品更多的功能和更快的数据传输速率。最新一代 PCIe 5.0 将使
    的头像 发表于 05-26 10:23 1197次阅读
    <b class='flag-5'>PCIe</b> <b class='flag-5'>5.0</b>均衡模式:缩短链路启动时间