0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

MOS管及简单CMOS逻辑电平电路

GReq_mcu168 来源:玩转单片机 作者:玩转单片机 2021-01-20 17:40 次阅读

现代单片机主要是采用CMOS工艺制成的。

01 MOS管

MOS管又分为两种类型:N型和P型。

如下图所示:

89ed0f66-44b4-11eb-8b86-12bb97331649.jpg

以N型管为例,2端为控制端,称为“栅极”;3端通常接地,称为“源极”;源极电压记作Vss,1端接正电压,称为“漏极”,漏极电压记作VDD。要使1端与3端导通,栅极2上要加高电平。

对P型管,栅极、源极、漏极分别为5端、4端、6端。要使4端与6端导通,栅极5要加低电平。

在CMOS工艺制成的逻辑器件或单片机中,N型管与P型管往往是成对出现的。同时出现的这两个CMOS管,任何时候,只要一只导通,另一只则不导通(即“截止”或“关断”),所以称为“互补型CMOS管”。

02 CMOS逻辑电平

高速CMOS电路的电源电压VDD通常为+5V;Vss接地,是0V。 高电平视为逻辑“1”,电平值的范围为:VDD的65%~VDD(或者VDD-1.5V~VDD) 低电平视作逻辑“0”,要求不超过VDD的35%或0~1.5V。 +1.5V~+3.5V应看作不确定电平。在硬件设计中要避免出现不确定电平。 近年来,随着亚微米技术的发展,单片机的电源呈下降趋势。低电源电压有助于降低功耗。VDD为3.3V的CMOS器件已大量使用。在便携式应用中,VDD为2.7V,甚至1.8V的单片机也已经出现。将来电源电压还会继续下降,降到0.9V,但低于VDD的35%的电平视为逻辑“0”,高于VDD的65%的电平视为逻辑“1”的规律仍然是适用的。

03 非门

8a35f456-44b4-11eb-8b86-12bb97331649.jpg

非门(反向器)是最简单的门电路,由一对CMOS管组成。其工作原理如下:

A端为高电平时,P型管截止,N型管导通,输出端C的电平与Vss保持一致,输出低电平;A端为低电平时,P型管导通,N型管截止,输出端C的电平与VDD一致,输出高电平。

04 与非门

8a74602e-44b4-11eb-8b86-12bb97331649.jpg

与非门工作原理:

①、A、B输入均为低电平时,1、2管导通,3、4管截止,C端电压与VDD一致,输出高电平。

②、A输入高电平,B输入低电平时,1、3管导通,2、4管截止,C端电位与1管的漏极保持一致,输出高电平。

③、A输入低电平,B输入高电平时,情况与②类似,亦输出高电平。

④、A、B输入均为高电平时,1、2管截止,3、4管导通,C端电压与地一致,输出低电平。

05 或非门

8ac0705e-44b4-11eb-8b86-12bb97331649.jpg

或非门工作原理:

①、A、B输入均为低电平时,1、2管导通,3、4管截止,C端电压与VDD一致,输出高电平。

②、A输入高电平,B输入低电平时,1、4管导通,2、3管截止,C端输出低电平。

③、A输入低电平,B输入高电平时,情况与②类似,亦输出低电平。

④、A、B输入均为高电平时,1、2管截止,3、4管导通,C端电压与地一致,输出低电平。

注:

将上述“与非”门、“或非”门逻辑符号的输出端的小圆圈去掉,就成了“与”门、“或”门的逻辑符号。而实现“与”、“或”功能的电路图则必须在输出端加上一个反向器,即加上一对CMOS管,因此,“与”门实际上比“与非”门复杂,延迟时间也长些,这一点在电路设计中要注意。

06 三态门

8b843a66-44b4-11eb-8b86-12bb97331649.jpg

三态门的工作原理:

当控制端C为“1”时,N型管3导通,同时,C端电平通过反向器后成为低电平,使P型管4导通,输入端A的电平状况可以通过3、4管到达输出端B。

当控制端C为“0”时,3、4管都截止,输入端A的电平状况无法到达输出端B,输出端B呈现高电阻的状态,称为“高阻态”。

这个器件也称作“带控制端的传输门”。带有一定驱动能力的三态门也称作“缓冲器”,逻辑符号是一样的。

注:

从CMOS等效电路或者真值表、逻辑表达式上都可以看出,把“0”和“1”换个位置,“与非”门就变成了“或非”门。对于“1”有效的信号是“与非”关系,对于“0”有效的信号是“或非”关系。

上述图中画的逻辑器件符号均是正逻辑下的输入、输出关系,即对“1”(高电平)有效而言。而单片机中的多数控制信号是按照负有效(低电平有效)定义的。例如片选信号CS(Chip Select),指该信号为“0”时具有字符标明的意义,即该信号为“0”表示该芯片被选中。因此,“或非”门的逻辑符号也可以画成下图。

8be8940c-44b4-11eb-8b86-12bb97331649.jpg

07 组合逻辑电路

“与非”门、“或非”门等逻辑电路的不同组合可以得到各种组合逻辑电路,如译码器、解码器、多路开关等。

组合逻辑电路的实现可以使用现成的集成电路,也可以使用可编程逻辑器件,如PAL、GAL等实现。

责任编辑:lq

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • CMOS
    +关注

    关注

    58

    文章

    5145

    浏览量

    233274
  • 单片机
    +关注

    关注

    5998

    文章

    43948

    浏览量

    620562
  • 高电平
    +关注

    关注

    6

    文章

    101

    浏览量

    20951

原文标题:5分钟弄懂!MOS管及简单CMOS逻辑电平电路

文章出处:【微信号:mcu168,微信公众号:硬件攻城狮】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    CMOS电路什么输入为高电平 cmos电路输出电平判断

    CMOS(Complementary Metal-Oxide-Semiconductor)电路是一种常见的电子逻辑电路技术,由一个PMOS(P型金属氧化物半导体)和一个NMOS(N型
    的头像 发表于 02-22 11:12 1442次阅读

    cmos电平与ttl电平如何转换 怎么判断ttl电路高低电平

    CMOS电平一般分为逻辑电平(High Level)和逻辑电平(Low Level)。
    的头像 发表于 02-22 11:10 683次阅读

    双向逻辑电平转换器电路图分享

    双向逻辑电平转换器是一种电子器件,用于在不同电压逻辑电平之间进行转换。它可以将一个逻辑电平转换为
    的头像 发表于 02-19 16:54 556次阅读
    双向<b class='flag-5'>逻辑</b><b class='flag-5'>电平</b>转换器<b class='flag-5'>电路</b>图分享

    STM32单片机如何设置以兼容CMOS与TTL电平呢?

    STM32单片机以兼容CMOS与TTL电平。 首先,我们先了解一下CMOS和TTL电平的特性。CMOS和TTL是两种常见的
    的头像 发表于 02-02 13:57 801次阅读

    TTL和CMOS逻辑电路的几点认识

    ,有什么常用的电路推荐? TTL和CMOS门都有推挽输出电路:其输出通过一个ON晶体管MOSFET保持在HIGH或LOW几乎所有的数字逻辑都使用这种
    发表于 01-28 15:38

    cmos输入端接电阻后接地是低电平

    CMOS是一种常见的逻辑电路,它使用CMOS技术来实现数字逻辑功能。在CMOS
    的头像 发表于 01-09 11:25 1624次阅读

    什么是逻辑电平?如何实现电平转换?(原理讲解+电路图)

    逻辑电平是数字电子系统中的关键概念之一。它决定了信号被认定为高电平还是低电平,并进一步影响着数字电路的正确操作。
    的头像 发表于 11-24 08:20 2377次阅读
    什么是<b class='flag-5'>逻辑</b><b class='flag-5'>电平</b>?如何实现<b class='flag-5'>电平</b>转换?(原理讲解+<b class='flag-5'>电路</b>图)

    你知道哪些常用逻辑电平?TTL与COMS电平可以直接互连吗?

    你知道哪些常用逻辑电平?TTL与COMS电平可以直接互连吗? 常见的逻辑电平有TTL(Transistor-Transistor Logic
    的头像 发表于 11-17 14:16 950次阅读

    模拟IC设计原理图1:逻辑电路是如何通过MOS管实现的

    今天来聊聊我们常用的逻辑电路是如何通过MOS管实现的。
    的头像 发表于 10-30 15:19 918次阅读
    模拟IC设计原理图1:<b class='flag-5'>逻辑电路</b>是如何通过<b class='flag-5'>MOS</b>管实现的

    逻辑电平转换电路原理讲解

    当LV连接器的TXI-1为3V3高电平信号(LV排针接3V3,HV排针接5V)时,Q1 mos管的栅极和源极之间的压降为0V(TXI-1与LV排针之间的电压),此时Q1 mos管不导通,TXO-1被R3电阻拉高,输出5V高
    的头像 发表于 06-25 09:10 622次阅读
    <b class='flag-5'>逻辑</b><b class='flag-5'>电平</b>转换<b class='flag-5'>电路</b>原理讲解

    将5v转换为3.3v的逻辑电平转换器电路

    “1”。此问题可能会导致灾难性的电路故障。为了解决这个问题,我们使用称为逻辑电平转换器的特殊电路。这些电路能够成功地将5v转换为3.3v和3
    的头像 发表于 06-18 11:30 4430次阅读
    将5v转换为3.3v的<b class='flag-5'>逻辑</b><b class='flag-5'>电平</b>转换器<b class='flag-5'>电路</b>

    CMOS逻辑电路、传输门XOR

    本实验活动的目标是进一步强化上一个实验活动 “使用CD4007阵列构建CMOS逻辑功能” 中探讨的CMOS逻辑基本原理,并获取更多使用复杂CMOS
    的头像 发表于 05-29 14:17 2274次阅读
    <b class='flag-5'>CMOS</b><b class='flag-5'>逻辑电路</b>、传输门XOR

    CMOS逻辑电路、D型锁存器

    本实验活动的目标是进一步强化上一个实验活动 “ADALM2000实验:使用CD4007阵列构建CMOS逻辑功能” 中探讨的CMOS逻辑基本原理,并获取更多使用复杂
    的头像 发表于 05-29 14:16 616次阅读
    <b class='flag-5'>CMOS</b><b class='flag-5'>逻辑电路</b>、D型锁存器

    MOS管及简单CMOS逻辑电平电路

    现代单片机主要是采用CMOS工艺制成的。
    的头像 发表于 05-05 09:13 781次阅读
    <b class='flag-5'>MOS</b><b class='flag-5'>管及</b><b class='flag-5'>简单</b><b class='flag-5'>CMOS</b><b class='flag-5'>逻辑</b><b class='flag-5'>电平</b><b class='flag-5'>电路</b>

    关于逻辑门的基本知识

    逻辑门(LogicGates)是集成电路设计的基本组件,通过晶体管或MOS管组成的简单逻辑门,可以对输入的
    的头像 发表于 04-30 09:14 2876次阅读
    关于<b class='flag-5'>逻辑</b>门的基本知识