0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

如何解决EMC设计中的串扰问题?

韬略科技EMC 来源:韬略科技EMC 作者:韬略科技EMC 2020-12-25 15:12 次阅读

串扰是通过近电场(电容耦合)和磁场(电感耦合)在相邻导体之间耦合的噪声。尽管任何相邻导体都表现出串扰,但是当它出现在强干扰信号和敏感信号之间时,对信号完整性将造成很大的影响。

串扰的再定义:

攻击者=高振幅+高频+短上升时间

受害者=低振幅+高阻抗

某些信号由于其性质或在电路中的功能而对串扰特别敏感,这些信号是潜在的串扰受害者,如:

模拟信号:与数字信号相比,它们对噪声更敏感,尤其是在振幅较低的情况下。

高阻抗控制信号:使能,复位,振荡器和反馈信号是控制类信号。如果此类信号是由低阻抗源产生的,则它们很容易受到电容串扰的干扰。

另一类信号很容易在受害者身上引起噪声,并被认为是串扰的潜在攻击者。为了识别潜在的攻击者,请记住串扰是由PCB走线之间的耦合电容和电感引起的。基于这些考虑,电路中的潜在攻击者是:

高振幅信号(电压或电流

快速信号(上升时间短或者高频)

最小化串扰的基本规则:使攻击者和受害者尽可能远离。

具体规则如下:

二带状线布置

串扰的明显对策是使攻击者和受害者尽可能远离,以避免耦合电容和电感。这样做的第一步是避免在同一层上有攻击者和受害者。

布线层之间的参考平面将大大减少这些层上信号之间的串扰,因此,如果可能,将攻击者和受害者分配给至少由接地层或供电层隔开的不同层。

带状线层上的串扰比微带线层上的串扰小,因此,如果攻击者和受害者必须共享同一区域和同一层,则它应该是带状线层。

三正交布线

通过为每个层分配单个方向并交替相邻层的方向,可以大大减少电容耦合和电感耦合。该技术称为“正交布线”,如图1所示。

图1 正交布线

当不能应用正交布线或对于没有被参考平面分隔的具有相同布线方向的层时,也可以通过交错信号迹线来减少串扰,如图2所示。

图2 交错布线

四平行布线

如果无法在不同层上布置攻击者和受害者,则应强制按照并行走线要求进行布线。平行走线之间的串扰噪声量取决于平行走线的长度和它们之间的间隙。间隙越小,对于相同的串扰量,允许并行走线的长度越短。串扰不仅取决于并行度,而且还取决于信号和PCB特性。

关于并行布线的经验法则称为“ 3W规则”,意思是为了避免在同一层布线的平行走线之间发生串扰,走线中心之间的最小间距应保持3W,图3说明了3W规则。

图3 3W规则

虽然通过应用3W规则确实可以减少串扰,但实际的3W值会导致电路板面积增大,可能很昂贵。因此通常在前边规则无法满足要求的情况下才使用3W规则。

五地防护线

减少在同一层上布线的平行走线之间串扰的另一种措施是使用两端都接地的走线(称为保护走线)将它们分开。图4中必须将保护走线的所有末端都接地,否则它将像天线一样把干扰带出去。

442965a6-4432-11eb-8b86-12bb97331649.png

图4 地防护

对防护技术的实验研究表明,通过简单地将受害者与攻击者分开,即使不存在防护走线,也可以实现相同的串扰降低(这等效于4W并行度规则)。但是,保护走线也会对周围环境的电磁干扰产生有益的影响,因此,仍然建议保留地线来减少强干扰信号和敏感信号的串扰。

保护走线会影响信号走线的特征阻抗和传输时间,如果将其应用于高速信号线需考虑信号完整性!

原文标题:如何解决EMC设计中的串扰问题

文章出处:【微信公众号:韬略科技EMC】欢迎添加关注!文章转载请注明出处。

责任编辑:haq

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 信号
    +关注

    关注

    11

    文章

    2631

    浏览量

    75359
  • emc
    emc
    +关注

    关注

    165

    文章

    3638

    浏览量

    181083

原文标题:如何解决EMC设计中的串扰问题

文章出处:【微信号:TLTECH,微信公众号:韬略科技EMC】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    为什么要做EMC设计?深圳比创达电子EMC

    EMC设计
    jf_99355895
    发布于 :2024年04月07日 18:21:02

    EMC之PCB设计技巧

    于模拟接地。在数字电路设计,有经验的PCB布局和设计工程师会特别注意高速信号和时钟。在高速情况下,信号和时钟应尽可能短并邻近接地层,因为如前所述,接地层可使、噪声和辐射保持在可控制的范围。数字信号也
    发表于 12-19 09:53

    ADC电路造成串的原因?如何消除

    是ADI的SAR型 18位单通道全差分输入的ADC。ADC的后端是MCU,MCU将数字信号处理之后再画到显示屏上显示实时波形。 调试发现显示的信号有,表现为某一路信号悬空之后,相邻的那一路信号
    发表于 12-18 08:27

    AD9229-65在上电使用时发现AD的输入端有很多信号的原因?

    AD9229-65的使用问题:AD时钟给的是50MHz,在上电使用时发现AD的输入端有很多信号在上面,采样后数据就出错了,如果设置AD工作在pown模式(掉电模式)下,AD输入端的信号就非常干净没有干扰,AD前端差分电路如下图
    发表于 12-14 07:56

    利用示波器观察AD7738芯片的RDY和DOUT管脚,为什么两管脚信号互相

    利用示波器观察AD7738芯片的RDY和DOUT管脚,为什么两管脚信号互相?RDY信号和DOUT在RDY管脚都能看到两个信号,在DOUT管脚也都能看到两个信号。是不是芯片坏了?
    发表于 12-13 07:34

    在使用AD9251-40做FPGA控制采集时发现由ADC采集上来的信号有非常大的是为什么?

    在使用AD9251-40 做FPGA 控制采集时候发现由ADC采集上来的信号有非常大的,怀疑是ADC差分时钟的问题。所用FPGA 型号是EP4CE40F23I7, 采用方式是直接用FPGA IO 口产生LVDS差分时钟输出给ADC,请问一下各位高手这里是否会出问题
    发表于 12-05 07:33

    互相产生的原因?

    多了,这样我想有个问题就是,在正常采集时,这几个通道间会不会有互相的问题。谢谢。 另外我想知道互相产生原因,如果能成放大器内部解释更好
    发表于 11-21 08:15

    请问如何解析从串口接收到的字符中提取命令和数字参数?

    何解析从串口接收到的字符中提取命令和数字参数?
    发表于 10-23 06:13

    电风扇做EMC测试的哪些项目?

    电风扇做EMC测试的哪些项目?什么是EMC测试?EMC测试又叫做电磁兼容(EMC)全称是Electro Magnetic Compatibility,指的是是对电子产品在电磁场方面干扰
    发表于 09-25 09:05

    电容在EMC设计的应用技巧

    EMC设计,电容是应用最广泛的元件之一,主要用于构成各种低通滤波器或用作去耦电容和旁路电容。大量实践表明∶在EMC设计,恰当选择与使用电容﹐不仅可解决许多EMI问题﹐而且能充分体
    发表于 09-20 08:22

    EMC难不难做?带你读懂EMC 详谈EMC

    读懂EMC:详谈EMC
    的头像 发表于 07-31 11:23 1667次阅读
    <b class='flag-5'>EMC</b>难不难做?带你读懂<b class='flag-5'>EMC</b> 详谈<b class='flag-5'>EMC</b>

    人体监测仪EMC整改,YY0505-2012标准,辐射超标怎么办?

    “设备和系统在其电磁环境能正常工作且不对环境任何事物构成不能承受的电磁骚扰的能力” 该定义包含两个方面的意思,首先,该设备应能在一定的电磁环境下正常工作, 即该设备应具备一定的电磁抗度(EMS
    发表于 06-13 09:45

    EMC电容的应用

    、和电容本身容量有关,计算方式如下: RC电路的时间常数:τ=RC 充电时: U是电源电压。 放电时: Uo是放电前电容上电压。 三****电容在EMC整改的应用 在EMC整改过程
    发表于 06-07 09:02

    DDR跑不到速率后续来了,相邻层深度分析!

    限度的拉开,同时为了保证叠层厚度不变,就需要把信号和参考的地平面相应的靠近。这个操作的好处是显而易见,信号与信号之间的距离变远的同时,信号与参考地平面的距离又变近了,肯定就能够改善了啊!下面是雷豹想到
    发表于 06-06 17:24

    EMC暗室

    emc
    李开鸿
    发布于 :2023年04月26日 08:53:03