日前,ARM公司CEO Simon Segars在英国伦敦与媒体交流了一番,话题主要围绕NVIDIA收购案展开。
在被问及是否担心来自中国监管机构的审批压力时,Segars表示,监管机构定然会仔细审核并购交易,因为ARM和NVIDIA都是这个世界上极重要的技术公司。
看起来Segars对中国监管机构不会轻易放行做好了准备,但他紧接着强调,被一家美国公司收购并不会改变我们持续向世界提供技术的初心。
可能是为了打消疑虑,也或许是为了亮明态度,Segars指出,出口管制届时也不会对ARM有新的困扰,因为你要考虑原始发明地。换句话说,Segars认为ARM的核心技术在英国手中并得到保护。
据悉,NVIDIA 400亿美元收购ARM的交易大概需要18个月完成,Segars说他们已经完成了前两个月的工作。考虑到监管的复杂性,ARM会配合提供一切所需的资料、信息等。
责任编辑:PSY
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。
举报投诉
-
ARM
+关注
关注
134文章
8647浏览量
361734 -
NVIDIA
+关注
关注
14文章
4582浏览量
101682 -
核心技术
+关注
关注
4文章
619浏览量
19396 -
出口禁令
+关注
关注
0文章
2浏览量
1642
发布评论请先 登录
相关推荐
ARM Cortex®-A75核心技术参考手册
Cortex-A75内核是一款高性能、低功耗的ARM产品,它实现了ARMv8-A架构,支持ARMv8.2扩展(包括RAS扩展)和ARMv8.3扩展中引入的加载获取(LDAPR)指令。
在本手册中,此
发表于 08-29 08:19
ARM Neoverse™N2核心技术参考手册
Neoverse™N2内核是一款高性能、低功耗的产品,采用ARM®v9.0-A架构。
此实施支持所有以前的ARMv8-A架构实施,包括ARM®v8.5-A。
Neoversedsu n2核心在
发表于 08-29 08:12
ARM Neoverse™N1核心技术参考手册
包括一个超标量、可变长度、无序的管道。
NeoverseDSU N1核心在Dynamiq™共享单元(™)集群内实现。
有关更多信息,请参阅ARM®Dynamiq™共享单元技术参考手册。
发表于 08-29 08:05
ARM Cortex-A710核心技术参考手册
桥与DSU-110连接。
Cortex®-A710核心实施ARM®v9.0-A架构。
ARM®v9.0-A架构将ARMv8-A架构中定义的架构扩展至ARM®v8.5-A。
程序员模型和
发表于 08-25 07:49
ARM Cortex-A510核心技术参考手册
Cortex®-A510核心是一款实施ARM®v9.0-A架构的高效率、低功耗产品。ARM®v9.0-A架构将ARM®v8-A架构中定义的架构扩展至
发表于 08-09 07:50
ARM Cortex-X3核心技术参考手册
计算应用。
Cortex®-X3核心在Dynamiq™-110群集中实施,并始终连接到Dynamiq™共享单元-110(DSU-110),该共享单元与L3缓存和监听控制完全互连。此配置还可用于具有不同类型内核的系统,其中Cortex®-X3是高性能内核。
发表于 08-09 07:39
ARM Cortex-A715核心技术参考手册
Cortex®‑A715核心是一款性能平衡、低功耗和受限区域的产品实现Arm®v9.0-A体系结构。Arm®v9.0-A体系结构扩展了体系结构在Ar
发表于 08-09 07:37
Arm Cortex-A77核心技术参考手册
。
Cortex®-A77内核具有L1内存系统和专用的集成L2缓存。
它还包括。超标量、可变长度、无序的管道。
Cortex®-A77核心在Dynamiq™共享单元(DSU)群集中实施。了解更多。
有关详细信息,请参阅《ARM®
发表于 08-08 07:17
ARM Cortex-A76核心技术参考手册
单元(DSU)群集中实施。
有关更多信息,请参阅ARM®Dynamiq™共享单元技术参考手册。
下图显示了具有四个Cortex®-A76核心的配置示例。
发表于 08-08 07:05
Arm NeoverseV1核心技术参考手册
新宇宙™ V1核心是一款高性能、低功耗的Arm产品,实现了Arm®v8-a架构。
新宇宙™ V1核心支持:
•Arm®v8.4-A扩展。
•
发表于 08-08 06:21
Arm®Cortex-X4核心技术参考手册
®v4-A中定义的体系结构Arm®v8.7‑A之前的体系结构。
Cortex-X4核心在DSU-120 DynamIQ中实现™ 簇它连接到DynamIQ™ 共享单元-120,其表现为具有L3高速缓存和窥探控制的完全互连。
这种连
发表于 08-02 07:51
Arm®Cortex-A520核心技术参考手册
。
Cortex-A520核心在DSU-120 DynamIQ中实现™ 簇它连接到DynamIQ共享单元-120,其行为与L3缓存和窥探控制完全互连。这连接配置也用于具有不同类型内核的系统中,其中CortexA520
发表于 08-02 07:05
评论