0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

基于数字视频模/数转换器实现高精度数据采集的设计

电子设计 来源:电子技术应用 作者:潘明海 2020-11-28 10:12 次阅读

在测量、工业控制系统中,A/D变换器的数据采集精度对系统的性能有着至关重要的影响。传统的A/D器件,大都采用逐次逼近方式,而CS5396/97采用了∑-Δ技术,可实现24位的高分辨率。∑-Δ技术的本质是采用负反馈方式逐步减小输入模拟信号DAC反馈信号的差值,∑-Δ A/D器件比传统的逐次逼近方式的A/D器件性能好。CS5396/97构成的数据采集系统具有高分辨率、宽动态范围、高信噪比等特点,特别适合于高精度数据采集的场合。

基于数字视频模/数转换器实现高精度数据采集的设计

1 CS5396/97的主要性能

CS5396/97是一个完整的数字视频模/数转换系统,它能完成采样、模/数转换、数字滤波等,对左/右两个模拟信号输入通道进行约100kHz的采样,并以24位串行数据(校正和滤波后,动态范围为120dB)输出转换结果。CS5396/97具有一个七阶三态∑-Δ调制器(可选择64位或128倍的过采样率),A/D变换器的输入采用差动结构以便消除共模噪声干扰。CS5396/97主要性能特点是:

(1)高精度24位输出;

(2)120dB动态范围;

(3)低噪声、噪声分离度》105dB THD+N;

(4)CMOS工艺器件;

(5)可变频率的采样时钟;

(6)差动的模拟信号输入;

(7)具有线性相位数字滤波器;

(8)具有10节点的可编程序噪声抑制滤波器;

(9)单一+5V DC供电

CS5396/97可工作于两种工作方式:独立工作方式和受控工作方式。至于选择哪一种工作方式,取决于系统加电时CS5396的“SDATA1”引脚的状态(1:对应于“受控方式”;0:对应于“独立工作方式”)。在独立工作方式下,CS5396的时钟主/从方式选择、省电模式控制、标定过程控制等均由CS5396的外部引脚状态确定。在受控工作方式,CS5396的时钟主/从方式选择、省电模式控制、SDATA1/SDATA2数据输出选择、同步方式、过采样率(64倍或128倍)、高通滤波器的使能/禁止、A/D输出数据的位数(24位、16位、18位或20位)及数据对齐方式(左对齐格式/I2S数据格式)等均由A/D内部的控制寄存器中的控制字确定。受控工作方式可实现DSP(或其它微控制器)对A/D变换器的全面控制;而独立工作方式仅能部分地选择A/D变换器的工作参量。所以在一般情况下,应选择受控工作方式。本文将对受控工作方式进行比较详细的讨论。CS5396器件的引脚及意义描述如图1所示。

2 基于CS5396/97的DSP高精度数据采集系统

图2是由DSP(TMS320C32)、程序/数据存储器、24位FIFO存储器、现场可编程序器件FPGA(完成A/D变换的串行数据并行数据的转换及各存储器的地址译码/读写控制等逻辑控制功能)和CS5396/97等构成的高精度数据采集数据。

2.1 A/D数据缓冲器FIFO及FPGA电路

A/D数据缓冲器FIFO的长度为4K,位数为24位,对应于TMS320C32的数据总线的低25位,即D[24:0]。其中低24位(D[23:0])为A/D数据,最高1位(D[24])为通道号。A/D输入 有2个通道,数据安排为:先左(第1通道)后右(第2通道),数据编码为二进制补码。

因为CS5396的24位A/D转换结果是以串行数据(以时钟SCLK为基准)输出的,为了存储A/D转换结果,必须将这24位串行数据转换为并行数据,然后再存储到24位FIFO RAM中。串-并转换电路是由FPGA器件XC3064[2]来完成的。

2.2 A/D控制口

系统有两个模拟输入通道,用1片CS5396-KS实现,工作在受控方式。TMS320C32(A/D控制)通过A/D控制口,可设置它们的工作模式(过采样率、主/从模式、数据格式选择、高通滤波禁止等)。

系统要求:过采样率为64倍;工作在主模式;数据格式为I2S;禁止高通滤波。

2.2.1 控制寄存器

CS5396/97器件内部含有若干个控制寄存器,DSP可对其进行读/写,用于设置CS5396的工作方式。

(1)模拟控制寄存器(地址00000001)

FSTART:置1开始同步工作,自动清零;

GNDCAL:置1使模拟输入接Vcom,用于自校正;

AAPD:置1使模拟部分进入省电模式;

ADPD:置1使数字部分进入省电模式;

1BIT:测试位,必须保持为0。

(2)模式寄存器(地址00000010)

128x/64x:过采样率选择

0为64位过采样率;1为120倍过采样率。

CAL:置1,初始化自校正,自动清零。

SIGN:置1使模拟输入反向。

LR/LL:输出模式选择

0为输出先左后右;1为SDATA1输出左通道,

SDATA2输出右通道。

HPEN:高通滤波器

0为允许高通滤波器;1为禁止高通滤波器。

S/M:主/从模式选择

0为主模式;1为从模式。

DFS:数据格式选择

0为左对齐格式;1为I2C格式。

MUTE:置1,输出全为0.

2.2.2 A/D控制口操作流程

(1)上电后DSP设置控制字,使A/D工作。

(2)检查A/D控制寄存器满标志,满则等待,不满则进行下一步。

(3)对A/D控制口作写操作,16位数据。高8位为寄存器地址,低8位为相应的数据。

2.2.3 A/D自动正流程

(1)置FSTART位。

(2)置GNDCAL位。

(3)置CAL位。

(4)等160ms。

(5)清GNDCAL位。

2.2.4 TMS320C32对A/D的操作流程

(1)设置控制字。

(2)设置A/D工作模式。

(3)置FSTART位。

(4)延迟10s,使Vref达到稳定。

(5)对A/D进行自校正。

(6)等A/D采样数据。

2.2.5 控制字

(1)模式控制字:

020AH,高通滤波器无效、主模式、I2C格式;

020EH,高通滤波器无效、从模式、I2C格式工。

(2)多片A/D同步控制字:0180H。

(3)置GHDCAL控制字:0140H。

(4)自校正控制字:024AH,主模式;024EH,从模式。

3 采样结果分析

当用标准的信号源设定模拟输入信号频率为1kHz、幅度为3V时,A/D变换器的采样结果与功率谱估计结构(采样数据通过DSP系统中的USB总线接口传送至PC机后的处理结果)如图3和图4所示。这里将CS5396设置成主动工作方式(模式控制字为020AH)、24位输出、主时钟MCLK=MCLKA=MCLKD=12.288MHz、64倍的过采样率(采样频率Fs=MCLK/64=48kHz,串行时钟SCLK=MCLK/4=3.072MHz),采样点数N=1024。在上述条件下,A/D变换器采样数据在频率域(功率谱密度)的动态范围并且信噪比在95dB以上,达到了非常高的采样精度。由此可见,基于CS5396/97的数据采集系统可用于需要较高采样精度、且信号带宽在20kHz以内的场合。这种系统具有较高的使用价值和推广价值。

责任编辑:gt

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 转换器
    +关注

    关注

    27

    文章

    8189

    浏览量

    141682
  • 滤波器
    +关注

    关注

    158

    文章

    7321

    浏览量

    174750
  • 数据采集
    +关注

    关注

    38

    文章

    4504

    浏览量

    112310
收藏 人收藏

    评论

    相关推荐

    基于TMS320F28335与AD7767高精度数据采集模块设计

    处理系统中,模拟信号要先经过A/D转换器转换数字信号才能送入DSP中进行处理,因此基于DSP的高精度数据采集模块作为数据采集处理系统的前端
    发表于 01-08 14:42

    高精度数据转换器

    高精度数据转换器.pdf
    发表于 08-03 23:00

    高精度数据采集系统如何进行调试?

    MSC1210 是一款内置 8051内核及其他高性能外围设备的24位Delta-sigma 模数转换器,可为高精度数据采集系统提供片上解决方案。因此,MSC1210成为高精度智能传感
    发表于 07-08 06:02

    分享一款不错的创新高精度数据采集SoC设计方案

    关于创新高精度数据采集SoC的设计方案
    发表于 04-07 06:19

    如何采用MAX197和AT89S52设计高精度数据采集系统?

    MAX197芯片具有哪些特点及性能?如何采用高精度模数转换芯片MAX197和51系列单片机AT89S52设计高精度数据采集系统?
    发表于 04-12 06:47

    24位A/D转换器CS5381怎么用在高速高精度数据采集系统里面?

    24位A/D转换器CS5381怎么用在高速高精度数据采集系统里面?
    发表于 04-14 07:04

    如何利用LTC1606设计高精度数据采集电路?

    LTC1606的主要特点LTC1606的引脚介绍及使用说明如何利用LTC1606设计高精度数据采集电路?
    发表于 04-22 06:29

    AD7175-2适合做高精度数据采集吗?

    压,精度只有3位半左右,后几位抖动的非常厉害,这是为什么?是不是我使用的不恰当?如果AD7175-2不适合做高精度数据采集,可以给我推荐一款24bit的ADC做采吗?
    发表于 12-18 08:29

    基于FPGA的高精度数据采集滤波系统设计

    针对在强电磁干扰环境下闭环控制系统的数据采集问题,设计了弱信号的高精度数据采集滤波系统,并进行了相应的误差分析;讨论了常见数字滤波器的滤波原理及其基于现场可
    发表于 03-03 23:17 63次下载

    ADS1278在高精度数据采集系统中的应用

    介绍了一种利用模数转换器ADS1278和TMS320F2812型DSP构成的高精度数据采集系统,与普通的数据采集系统相比,该数据采集系统大大提高了采样
    发表于 12-24 16:02 64次下载

    基于PIC单片机开发的高精度数据采集

    基于PIC单片机开发的高精度数据采集器 介绍利用PIC单片机对24位的Δ∑模数转换芯片进行应用而开发的一种通用高精度数据采集器。具体介绍了数据
    发表于 10-15 21:53 1210次阅读
    基于PIC单片机开发的<b class='flag-5'>高精度数据采集</b>器

    高精度数据采集卡的功能特点及应用范围

    高精度数据采集卡主要应用在数据分辨率要求很高的场合,其设计难点和关键技术在于前端模拟信号的调理。
    的头像 发表于 01-07 16:57 2899次阅读

    基于FPGA+DSP的高精度数字电源数据采集系统设计

    基于FPGA+DSP的高精度数字电源数据采集系统设计(开关电源技术发展综述)-该文档为基于FPGA+DSP的高精度数字电源数据采集系统设计讲解文档,是一份不错的参考资料,感兴趣的可以下
    发表于 09-24 11:32 34次下载
    基于FPGA+DSP的<b class='flag-5'>高精度数字</b>电源<b class='flag-5'>数据采集</b>系统设计

    FPGA+DSP的高精度数字电源数据采集系统设计

    FPGA+DSP的高精度数字电源数据采集系统设计(电源技术是什么档次的期刊)-为基于FPGADSP的高精度数字电源数据采集系统设计讲解文档摘 要:提出了一种新的基于FPGA+DSP的
    发表于 09-27 11:16 14次下载
    FPGA+DSP的<b class='flag-5'>高精度数字</b>电源<b class='flag-5'>数据采集</b>系统设计

    新型ADC帮助实现高精度数据采集,同时降低65%的功耗

    新型ADC帮助实现高精度数据采集,同时降低65%的功耗
    发表于 10-28 12:00 0次下载
    新型ADC帮助<b class='flag-5'>实现</b><b class='flag-5'>高精度数据采集</b>,同时降低65%的功耗