0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

PCB设计中如何实现等长走线

Wildesbeast 来源:21IC 作者:21IC 2020-11-22 11:54 次阅读

为什么要等长,等长的重要性

PCB 设计中,等长走线主要是针对一些高速的并行总线来讲的。由于这类并行总线往往有多根数据信号基于同一个时钟采样,每个时钟周期可能要采样两次(DDR SDRAM)甚至 4 次,而随着芯片运行频率的提高,信号传输延迟对时序的影响的比重越来越大,为了保证在数据采样点(时钟的上升沿或者下降沿)能正确采集所有信号的值,就必须对信号传输的延迟进行控制。等长走线的目的就是为了尽可能的减少所有相关信号在 PCB 上的传输延迟的差异。

至于 USB/SATA/PCIE 等串行信号,并没有上述并行总线的时钟概念,其时钟是隐含在串行数据中的。数据发送方将时钟包含在数据中发出,数据接收方通过接收到的数据恢复出时钟信号。这类串行总线没有上述并行总线等长布线的概念。但因为这些串行信号都采用差分信号,为了保证差分信号的信号质量,对差分信号对的布线一般会要求等长且按总线规范的要求进行阻抗匹配的控制。

绕等长的命令和技巧

方法一:

第一步:连接好需要绕等长的线。

第二步:T+R 开始绕等长,TAB 键调出等长属性设置框,如下图:

第三步:滑动走蛇形线即可;

其中“《”和“ 》”可以分别调整蛇形线的上下幅度,数字键 1 减小拐角幅度,数字键 2 增大拐角幅度、数字键 3 减小 Gap 间距、数字键 4 增大 Gap 间距:

方法二:

Shift+A 可以直接在走线模式下饶点对点等长。设置属性和方法一相同。

差分对等长

快捷键 T+I ,属性设置可参考单根等长属性设置。

常用模块的饶等长技巧

1)、远端分支型

走线等长要求是 L1+L2=L3+L1

一般操作的方法是先设置好 T 点,尽量让 L1 和 L2 等长,若 T 点设置在中间的,一般就是差不多了,若 T 点设置不在中间可适当对某一分支进行绕线。

方法一:删掉一边分支,(如:L2),之后对 L1 进行绕线。

方法二:不删分支,列等长表格,计算 L1+(L2+L3)/2 对 L1 进行绕线。

2)、包含端接或串阻型

比如 CPU——串阻——DDR

等长要求是需要 L1(CPU 到串阻)+L2(串阻到 DDR)= L3(CPU 到串阻)+L4(串阻到 DDR)

方法一:在原理图上短接串阻,更新 PCB,使其变成一个网络,目的达到。

方法二:分别物理测量,两者相加(最好列出等长表,这种方法比较笨拙)。

注意:含有末端端接的先删除末端端接再等长,短节长度长度不算在等长长度中。

3)、菊花链

方法:多拷贝几个版本先分别单独绕等长——先删掉 SDRAM 到 FLASH 的走线,再绕 CPU 道 SDRAM 的等长,之后再另外一个版本中删掉 CPU 到 SDRAM的走线,再绕 SDRAM 到 FLSAH 的等长,之后两个版本合并。

等长中的注意事项

1、Gap 需满足 3W 原则【差分等长同理,最好满足 4W,越大越好】

2、差分等长

等长中用到的技巧

1、等长长度的查看

CTRL+点击鼠标中键(鼠标停放在你需要的网络上),可以查看网络的长度【还有选中, 属性编辑等选项】,在绕等长的时候,进行等长检查时候,非常方便和实用。这个快捷方式还可以实用 Shift+X 调出。

2、等长表格的应用

适用范围:常用模块的等长、自己内部等长检查

第一步:可以现在 PCB 中直接拷贝你需要绕等长的一组线的长度。之后粘贴在EXCEL 表格中。

第二步:在 Excel 表格中 Ctrl+H,替换掉单位

第三步:选中单击右键设置单元数值属性为整数。

好啦,今天的知识就分享到这里,凡亿PCB将持续为你带来更多精彩的PCB设计知识。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4219

    文章

    22466

    浏览量

    385613
  • usb
    usb
    +关注

    关注

    59

    文章

    7420

    浏览量

    258013
  • 总线
    +关注

    关注

    10

    文章

    2702

    浏览量

    87203
收藏 人收藏

    评论

    相关推荐

    #硬声创作季 高级PCB设计视频教程 :6-7 网络等长线时的调整动作

    PCB设计线
    Mr_haohao
    发布于 :2022年09月25日 11:27:56

    如何修复PCB线损坏问题#pcb设计

    PCB设计设计线修复
    jf_24750660
    发布于 :2022年11月01日 06:39:45

    [原创]PCB Layout线策略

    PCB Layout线策略布线(Layout)是PCB设计工程师最基本的工作技能之一。
    发表于 08-20 20:58

    PADS等长线教程

    PADS等长线教程
    发表于 04-27 23:34

    信号在PCB线传输时延(下)

    ,减小绕线间平行走线长度。 4.小结 在PCB设计时候要将等长的设计观念逐步向等时设计转变,在对时序或者等长要求高的设计尤其需要注意串扰,绕线方式,不同层
    发表于 10-21 09:51

    信号在PCB线传输时延 (上)

    绕线方式等有关。随着PCB线信号速率越来越高,对时序要求较高的源同步信号的时序裕量越来越少,因此在PCB设计阶段准确知道PCB
    发表于 10-21 09:54

    PADS等长线教程

    PADS等长线教程
    发表于 11-25 01:10

    PCB设计规则——等长 的体会

    等长PCB设计的时候经常遇到的问题。存储芯片总线要等长,差分信号要等长。什么时候需要做等长等长
    发表于 12-01 11:00

    PCB设计电源布局、网口电路、音频线应该注意哪些问题

    本期干货:PCB设计电源布局、网口电路、音频线应该注意哪些问题呢?一.电源布局1、电源入口处随着电流方向电容摆放顺序:由大到小2、电源出口处随着电流方向电容摆放顺序:由大到小3、输
    发表于 09-14 17:45

    PCB设计DDR布线要求及绕等长要求

    本期讲解的是高速PCB设计DDR布线要求及绕等长要求。布线要求数据信号组:以地平面为参考,给信号回路提供完整的地平面。特征阻抗控制在50~60 Ω。线宽要求参考实施细则。与其他非DDR信号间距至少
    发表于 10-16 15:30

    高速PCB设计调整线长度

    ,保证信号同步到达若干个接收器。有时候在PCB上的一组信号线之间存在着相关性,比如总线,就需要对其长度进行校正,因为需要信号在接收端同步。其调整方法就是找出其中最长的那根线,然后将其
    发表于 11-27 15:22

    请问Altium designer单线等长和差分等长以及保持原间距线和等间距线该怎么用?

    跪求Altium designer单线等长和差分等长以及保持原间距线和等间距
    发表于 09-25 05:35

    PCB设计线的规则是什么

    PCB设计线的规则是什么
    发表于 03-17 06:36

    AD9446 LVDS信号线PCB线的差分对间等长有没有要求?

    我的AD9446的工作在LVDS模式下,请问对于AD9446(100MHz),LVDS信号线PCB线的差分对间等长有没有要求?(PS:1
    发表于 12-18 06:26

    PCB设计中常见的走线等长要求

    PCB设计中常见的走线等长要求
    的头像 发表于 11-24 14:25 958次阅读
    <b class='flag-5'>PCB设计</b>中常见的走线<b class='flag-5'>等长</b>要求