0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

新思科技将开发广泛DesignWare IP核产品组合

新思科技 来源:新思科技 作者:新思科技 2020-11-03 16:48 次阅读

重点

●用于GF 12LP+解决方案的DesignWare IP核产品组合包括USB4、PCIe 5.0、Die-to-Die HBI以及112G USR/XSR、112G EthernetDDR5、LPDDR5、MIPI、OTP NVM等

●新思科技与GF的长期合作,成功实现了DesignWare IP核从180nm到12nm的开发,并可应用于广泛领域

新思科技(Synopsys)近日宣布与GLOBALFOUNDRIES(GF)开展合作,开发用于GF 12LP+ FinFET解决方案的广泛DesignWare IP核产品组合,该IP核产品组合包括USB4/3.2/DPTX/3.0/2.0、PCIe 5.0/4.0/2.1、Die-to-Die HBI、112G USR/XSR、112G Ethernet、DDR5/4、LPDDR5/4/4X、MIPI M-PHY以及模拟到数字转换器和一次性可编程(OTP)非易失性存储器(NVM)IP核。经优化的DesignWare IP核可满足GF 12LP+解决方案中云计算AI芯片对高带宽内存吞吐量和高性能连接的需求。此次合作是两家公司长期成功合作中的又一重要里程碑。

作为GF最先进的FinFET解决方案,12LP+以GF成熟的14nm/12LP平台为基础。该平台现已成功出货超过一百万片晶圆。相较于12LP,12LP+的性能得到了提升:SoC水平逻辑性能提高了20%并且逻辑晶片尺寸方面改进了10%。

“我们的12LP+解决方案经专门设计,集性能、功率和面积的出色表现于一体,可满足高性能计算、云计算和边缘AI加速器、存储的特定需求。通过与领先的IP核提供商新思科技合作,共同开发可用于GF12LP +解决方案的一系列高质量DesignWare IP核,为我们的共同客户提供更大的差异化优势和更高的价值,同时在最大程度上降低他们的开发成本并加快产品上市时间。借助Die-to-Die IP核,我们可以为那些转向小芯片架构并寻求更低产品成本和更高配置灵活性的客户提供支持。”

——Mark Ireland

生态系统和设计解决方案副总裁 GF

“作为值得信赖的IP核提供商,新思科技将继续加强与GF这样的重要晶片代工厂合作,以提供融合最新工艺技术的高品质DesignWare IP核,让开发者可以获益于性能、功率和尺寸方面的改进。数十年来,我们与GF开展长期合作,为开发者提供了包括12LP+解决方案在内的基于GF技术的业内最广泛IP核组合,协助其集成包括快速增长的高性能计算、云计算和边缘AI加速器以及存储等应用市场所需的最新一代IP核。”

——John Koeter

责任编辑:xj

原文标题:用于GF 12LP+解决方案的DesignWare IP核产品组合来啦!

文章出处:【微信公众号:新思科技】欢迎添加关注!文章转载请注明出处。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • IP核
    +关注

    关注

    4

    文章

    317

    浏览量

    49039
  • GF
    GF
    +关注

    关注

    0

    文章

    19

    浏览量

    28711
  • DesignWare
    +关注

    关注

    0

    文章

    10

    浏览量

    10275

原文标题:用于GF 12LP+解决方案的DesignWare IP核产品组合来啦!

文章出处:【微信号:Synopsys_CN,微信公众号:新思科技】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    思科技收购Intrinsic ID,持续拓展全球领先的半导体IP产品组合

    思科技(Synopsys)近日宣布完成对Intrinsic ID的收购,后者是用于系统级芯片(SoC)设计中物理不可克隆功能(PUF)IP的领先提供商。
    的头像 发表于 04-01 17:11 193次阅读

    思科技收购Intrinsic ID,强化半导体IP产品组合

    思科技(Synopsys)近日宣布,已成功完成对Intrinsic ID的收购。Intrinsic ID作为嵌入式系统安全IP领域的佼佼者,专注于PUF(技术的研发。此次收购标志着新思科技在半导体
    的头像 发表于 03-25 11:23 413次阅读

    思科技与英特尔深化合作,以新思科IP和经Intel 18A工艺认证的EDA流程加速先进芯片设计

    ; 新思科广泛的高质量 IP组合降低集成风险并加快产品上市时间,为采用Intel 18A 工艺的开发
    发表于 03-05 10:16 110次阅读

    ADI电源管理产品组合

    电子发烧友网站提供《ADI电源管理产品组合.pdf》资料免费下载
    发表于 11-24 11:48 0次下载
    ADI电源管理<b class='flag-5'>产品组合</b>

    思科技加入“Arm全面设计”生态系统并提供IP和芯片设计服务

    思科技加入“Arm全面设计”(Arm Total Design)生态系统并提供IP和芯片设计服务,通过Synopsys.ai全栈式AI驱动型EDA全面解决方案和硬件辅助验证产品组合降低定制SoC
    的头像 发表于 11-17 09:24 410次阅读

    思科技重磅发布全新RISC-V处理器系列扩大ARC IP组合

    思科技全新32位和64位ARC-V处理器IP建立在其数十年的处理器开发经验之上,为设计者提供更广泛的RISC-V IP选择空间
    的头像 发表于 11-10 12:50 428次阅读

    思科技重磅发布全新RISC-V处理器系列,进一步扩大ARC处理器IP组合

    面向汽车嵌入式软件、存储和物联网应用的新一代ARC-V处理器 摘要 : 新思科技全新32位和64位ARC-V处理器IP建立在其数十年的处理器开发经验之上,为开发者提供更
    发表于 11-10 10:59 714次阅读

    Synopsys宣布扩展ARC处理器 IP产品组合

    Synopsys, Inc.11月8日宣布扩展其 ARC处理器 IP 产品组合,纳入新的RISC-V ARC-V 处理器 IP,使客户能够从各种灵活、可扩展的处理器选项中进行选择
    的头像 发表于 11-09 12:41 505次阅读

    思科技推出业界领先的广泛车规级接口IP和基础IP产品组合

    和 M-PHY ,以及 USB IP 产品都遵循了 TSMC N5A 工艺领先的车载等级设计规则。 新思科技宣布面向台积公司N5A工艺推出业界领先的广泛车规级接口
    的头像 发表于 10-31 09:18 755次阅读

    思科技面向台积公司N5A工艺技术推出领先的广泛车规级IP组合

    思科技(Synopsys, Inc.)近日宣布,面向台积公司N5A工艺推出业界领先的广泛车规级接口IP和基础IP产品组合,携手台积公司推动
    的头像 发表于 10-24 17:24 533次阅读

    思科技面向台积公司N5A工艺技术推出业内领先的广泛车规级IP组合

    思科技接口和基础 IP 组合已获多家全球领先企业采用,可为 ADAS 系统级芯片提供高可靠性保障 摘要: 面向台积公司N5A工艺的新思科IP
    发表于 10-23 15:54 1018次阅读

    思科技携手台积公司加速2nm工艺创新,为先进SoC设计提供经认证的数字和模拟设计流程

    质量。 Synopsys.ai™ EDA解决方案中的模拟设计迁移流程可实现台积公司跨工艺节点的快速设计迁移。 新思科技接口IP和基础IP广泛产品组
    发表于 10-19 11:44 126次阅读

    Brocade推出Fabric Vision增强第5代产品组合

    电子发烧友网站提供《Brocade推出Fabric Vision增强第5代产品组合.pdf》资料免费下载
    发表于 08-29 11:04 0次下载
    Brocade推出Fabric Vision增强第5代<b class='flag-5'>产品组合</b>

    思科技与英特尔扩大战略合作,以关键IP组合赋能Intel 3/18A先进制程

    战略合作伙伴关系之上; 新思科技与英特尔近日共同宣布,双方已经达成一项最终协议,通过为英特尔代工客户开发针对Intel 3和Intel 18A制程工艺的IP产品组合,进一步扩大在半导体
    的头像 发表于 08-18 15:10 400次阅读
    新<b class='flag-5'>思科</b>技与英特尔扩大战略合作,以关键<b class='flag-5'>IP</b><b class='flag-5'>组合</b>赋能Intel 3/18A先进制程

    两大IP扩大IP合作,新思科技携手三星加速新兴领域复杂SoC设计

    存储器、TCAM和GPIO,可以在各先进节点上提供行业领先的功耗、性能和面积(PPA) 新思科技车规级IP集成到三星的工艺中,有助于确保ADAS、动力总成和雷达SoC的长期运行并提高可靠性 三星工艺中集成了广泛
    的头像 发表于 07-26 17:40 279次阅读