0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

PCB设计中通孔的阻抗控制及其对信号完整性的影响

PCB打样 2020-09-27 22:16 次阅读

通孔在连接多层PCB不同层上的走线方面起着导体的作用(印刷电路板)。在低频情况下,过孔不会影响信号传输。但是,随着频率的升高(高于1 GHz)和信号的上升沿变得陡峭(最多1ns),过孔不能简单地视为电连接的函数,而是必须仔细考虑过孔对信号完整性的影响。通孔表现为传输线上阻抗不连续的断点,导致信号反射。然而,通孔带来的问题更多地集中在寄生电容和寄生电感上。过孔寄生电容对电路的影响主要是延长信号的上升时间并降低电路的运行速度。但是,寄生电感会削弱旁路电路的作用并降低整个电源系统的滤波功能。

通孔对阻抗连续性的影响

根据通孔存在和通孔不存在时的TDR(时域反射仪)曲线,在通孔不存在的情况下确实发生明显的信号延迟。在不存在通孔的情况下,向第二测试孔传输信号的时间跨度为458ps,而在存在通孔的情况下,向第二测试孔传输信号的时间跨度为480ps。因此,通过引线将信号延迟22ps。

信号延迟主要由通孔的寄生电容引起,可通过以下公式得出:

1.png

在该式中,d2是指焊盘直径(mm)在地面上,d1是指焊盘通孔的直径(mm),TPCB板厚度(mm),εr参考层介电常数C到寄生电容( pF)。

在本讨论中,通孔的长度为0.96mm,通孔直径为0.3mm,焊盘的直径为0.5mm,介电常数为4.2,涉及上述公式,计算出的寄生电容约为0.562pF。对于电阻为50Ω的信号传输线,此过孔将导致信号的上升时间发生变化,其变化量由以下公式计算:

2.png

根据上面介绍的公式,由通孔电容引起的上升时间变化为30.9ps,比测试结果(22ps)长9ps,这表明理论结果和实际结果之间确实存在变化。

总之,通孔寄生电容引起的信号延迟不是很明显。然而,就高速电路设计而言,应特别注意在跟踪中应用过孔的多层转换。

与寄生电容相比,过孔具有的寄生电感会导致更多的电路损坏。通孔的寄生电感可以通过以下公式得出:

3.png

在该公式中,L表示通孔的寄生电感(nH),h表示通孔的长度(mm),d表示通孔的直径(mm)。通孔寄生电感引起的等效阻抗可以通过以下公式计算得出:

4.png

测试信号的上升时间为500ps,等效阻抗为4.28Ω。但是通孔导致的阻抗变化达到12Ω以上,这表明测量值与理论计算值存在极大的差异。

通孔直径对阻抗连续性的影响

根据一系列实验,可以得出结论,通孔直径越大,通孔的不连续性就越大。在高频,高速PCB设计过程中,通常将阻抗变化控制在±10%的范围内,否则可能会产生信号失真。

焊盘尺寸对阻抗连续性的影响

寄生电容对高频信号频带内的谐振点具有极大的影响,带宽会随着寄生电容而发生偏移。影响寄生电容的主要因素是焊盘尺寸,其对信号完整性的影响相同。因此,焊盘直径越大,阻抗不连续性就会越强。

当焊盘直径在0.5mm至1.3mm范围内变化时,由通孔引起的阻抗不连续性将不断减小。当焊盘尺寸从0.5mm增加到0.7mm时,阻抗将具有相对较大的变化幅度。随着焊盘尺寸的不断增加,通孔阻抗的变化将变得平滑。因此,焊盘直径越大,通孔引起的阻抗不连续性越小。

通过信号的返回路径

返回信号流的基本原理是,高速返回信号电流沿最低电感路径流动。由于PCB板包含一个以上的接地层,因此返回信号电流直接沿着信号线下方最靠近信号线的接地层的一条路径流动。当所有信号电流从一个点流到另一点时都沿着同一平面流动时,如果信号通过通孔从一个点流到另一个点,那么当接地时,返回信号电流将不会跳跃。

在高速PCB设计中,可以通过信号电流提供返回路径,以消除阻抗失配。围绕过孔,接地过孔可以设计成为信号电流提供返回路径,并在信号过孔和接地过孔之间产生电感环路。即使由于过孔的影响而导致阻抗不连续,电流也将能够流向电感环路,从而改善信号质量。

通孔的信号完整性

S参数可用于评估通孔对信号完整性的影响,表示通道中所有成分的特性,包括损耗,衰减和反射等。根据本文利用的一系列实验,表明接地通孔能够减小传输损耗,并且在通孔周围形成更多的接地通孔,传输损耗将更低。通过在过孔周围添加接地孔可以在一定程度上减少过孔引起的损耗。

根据上述内容可以得两个结论
1通孔引起的阻抗不连续性受通孔直径和焊盘尺寸的影响。通孔直径和焊盘直径越大,引起的阻抗不连续性将越严重。通孔引起的阻抗不连续性通常会随着焊盘尺寸的增加而减小。
2添加接地通孔可以明显改善通孔阻抗不连续性,可以将其控制在±10%的范围内。此外,添加接地通孔还可以明显提高信号完整性。

PCB设计中每个小细节对于PCB的可制造性都能造成不小的影响。华秋DFM软件可分析PCB可制造性设计、诊断潜在隐患、规范设计标准,从细节入手,从源头解决设计隐患。规范设计标准,提升可制造性设计。更有“DFM设计规范、不规范设计问题案例集”与一键打样估价,为你的每一块PCB降本增效。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • PCB设计
    +关注

    关注

    392

    文章

    4571

    浏览量

    83208
  • PCB打样
    +关注

    关注

    17

    文章

    2965

    浏览量

    21378
  • 电路板打样
    +关注

    关注

    3

    文章

    374

    浏览量

    4581
  • 华秋DFM
    +关注

    关注

    20

    文章

    3483

    浏览量

    3904
收藏 人收藏

    评论

    相关推荐

    高速PCB设计信号完整性问题你一定要清楚!

    随着集成电路输出开关速度提高以及PCB板密度增加,信号完整性(英语:Signalintegrity,Sl)已经成为高速数字 PCB设计 必须关心的问题之一。元器件和
    的头像 发表于 04-07 16:58 114次阅读

    构建系统思维:信号完整性,看这一篇就够了!

    努力,若不符合总线协议的要求,便失去了意义。因此,深入理解总线协议是每位信号完整性工程师的必备素质,它指引着工程师确保信号在传输过程完整性
    发表于 03-05 17:16

    要画好PCB,先学好信号完整性

    要画好PCB,先学好信号完整性! 在电子设计领域,高性能设计有其独特挑战。 1 高速设计的诞生 近些年,日益增多的高频信号设计与稳步增加的电子系统性能紧密相连。 随着系统性能的提高,
    发表于 02-19 08:57

    pcb阻抗控制是指什么?pcb怎么做阻抗

    pcb阻抗控制是指什么?pcb怎么做阻抗PCB阻抗
    的头像 发表于 01-17 16:38 1211次阅读

    分析高速数字PCB设计信号完整性解决方法

    PCB信号速度高、端接元件的布局不正确或高速信号的错误布线都会引起信号完整性问题,从而可能使系统输出不正确的数据、电路工作不正常甚至完全不
    发表于 01-11 15:28 128次阅读
    分析高速数字<b class='flag-5'>PCB设计</b><b class='flag-5'>信号</b><b class='flag-5'>完整性</b>解决方法

    PCB设计中的信号完整性问题

    信号传输并非严格针对网络设计师,您的PCB设计可能会遇到相同类型的问题。由于您无需费力地摆弄耳朵,因此防止电源完整性信号完整性问题对于您的
    的头像 发表于 11-08 17:25 404次阅读
    <b class='flag-5'>PCB设计</b>中的<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>问题

    什么是阻抗匹配?高速PCB设计为什么要控制阻抗匹配?

    什么是阻抗匹配?高速PCB设计为什么要控制阻抗匹配? 阻抗匹配是指在电路传输信号时,
    的头像 发表于 10-30 10:03 1156次阅读

    通孔的阻抗控制PCB信号完整性会触发什么样的影响?

    通孔的阻抗控制PCB信号完整性会触发什么样的影响?
    的头像 发表于 10-17 11:56 289次阅读
    通孔的<b class='flag-5'>阻抗</b><b class='flag-5'>控制</b>对<b class='flag-5'>PCB</b><b class='flag-5'>信号</b><b class='flag-5'>完整性</b>会触发什么样的影响?

    什么是可控阻抗?为什么控制阻抗很重要?

    可控阻抗是由PCB迹线及其相关参考平面形成的传输线的特性阻抗。当高频信号PCB传输线上传播时,
    的头像 发表于 09-28 10:01 2336次阅读
    什么是可控<b class='flag-5'>阻抗</b>?为什么<b class='flag-5'>控制</b><b class='flag-5'>阻抗</b>很重要?

    信号完整性分析

    就变得重要了,通常将这种情况称为高频领域或高速领域。这些术语意味着在那些互连线对信号不再透明的产品或系统,如果不小心就会出现一种或多种信号完整性问题。 从广义上讲,
    发表于 09-28 08:18

    信号完整性设计测试入门

    信号完整性设计,在PCB设计过程中备受重视。目前信号完整性的测试方法较多,从大的方向有频域测试、时域测试、其它测试3类方法。
    的头像 发表于 09-21 15:43 900次阅读
    <b class='flag-5'>信号</b><b class='flag-5'>完整性</b>设计测试入门

    pcb信号完整性详解

    pcb信号完整性详解 随着电子领域技术日新月异的发展,高速电路已经成为了电路设计的重要领域之一。在高速电路中,信号完整性显得尤为重要。在设计
    的头像 发表于 09-08 11:46 1018次阅读

    基于信号完整性分析的PCB设计方法

    在原理图设计完成后,结合PCB的叠层设计参数和原理图设计,对关键信号进行信号完整性原理分析,获取元器件布局、布线参数等的解空间,以保证在此解空间中,终的设计结果满足性能要求。
    发表于 08-29 14:34 201次阅读
    基于<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>分析的<b class='flag-5'>PCB设计</b>方法

    浅谈影响PCB信号完整性的关键因素

    今天给大家分享的是PCB信号完整性、9个影响PCB信号完整性因素、提高
    发表于 06-30 09:11 897次阅读
    浅谈影响<b class='flag-5'>PCB</b><b class='flag-5'>信号</b><b class='flag-5'>完整性</b>的关键因素

    高频高速PCB设计阻抗匹配,你了解多少?

    随着高频高速电子产品的快速发展,信号传输过程更容易出现反射、串扰等信号完整性问题,且频率越高、传输速率越快,信号损耗越严重,如何降低信号在传
    发表于 05-26 11:30