引线框是将芯片的功能极引出与电子线路连接的重要连接线,因此对质量有着严格的要求,以下以镀银为例来说明这些要求。
(1)镀层纯度与厚度
为了保证引线有良好的可焊性,以镀银为例,要求所镀镀层的纯度达99.9%,厚度则要求在3.5μm以上。
(2)镀层外观
镀层结晶要求细致,外观为半光亮,光亮度过高,会难免有内应力的影响,硬度也会偏高,会对焊接性能不利,但不光亮的镀层会结晶粗糙,容易表面变色,也影响焊接性能。
(3)镀层结合力
镀层结合力的要求是要能通过热冲击试验,即要求能通过在450℃温度下烘烤3min而不得有起皮、脱落、变色、氧化等情况发生。
(4)局部电镀
大多数引线框要求只对需要的部位进行电镀,背面是不需要镀上镀层的。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。
举报投诉
-
集成电路
+关注
关注
5320文章
10719浏览量
353279 -
电镀
+关注
关注
16文章
437浏览量
23788 -
引线框架
+关注
关注
1文章
5浏览量
9206 -
华秋DFM
+关注
关注
20文章
3483浏览量
3904
发布评论请先 登录
相关推荐
【分享】集成电路的介绍
了一遍单元图库的介绍之后就有胸有成竹的感觉了。 我再次提醒你:你到这里来,是为了设计出集成电路来,而不是研究版图设计技术,如果你是初学者,你设计的版图大概不会比库里面已有的版图更好吧?所以暂时了解一点
发表于 09-07 09:48
CMOS集成电路使用时的技术要求
1 . GMOS 集成电路输入端的要求 CMOS 集成电路具有很高的输入阻抗,其内部输入端接有二极管保护电路,以防范外界干扰、冲击和静电击穿。 CMOS
发表于 12-13 09:47
《炬丰科技-半导体工艺》集成电路加工
。图 2 - 集成电路芯片的封装:(a) 剖视图显示了芯片连接到引线框架并封装在塑料外壳中,以及 (b) 用户看到的封装。文章全部详情,请加V获取:hlknch/xzl1019如有侵权,请联系作者删除
发表于 07-01 09:37
KFC引线框架铜合金带材的生产工艺研究
摘 要:引线框架用铜带是集成电路的重要基础材料。KFC合金是具有代表性的高导电引线框架材料之一。本文在分析和比较国内厂家生产的KFC引线框架铜带与韩国优质KFC样品的性能
发表于 05-16 01:57
•81次下载
薄膜集成电路,什么是薄膜集成电路
薄膜集成电路,什么是薄膜集成电路
thin film hybrid integrated circuit
在同一个基片上用蒸发、溅射、电镀等薄膜
发表于 04-02 17:17
•2909次阅读
集成电路封装中的引线键合技术
在回顾现行的引线键合技术之后,本文主要探讨了集成电路封装中引线键合技术的发展趋势。球形焊接工艺比楔形焊接工艺具有更多的优势,因而获得了广泛使用。传统的前向拱丝越来越
发表于 10-26 17:13
•86次下载
如何测试半导体集成电路引线牢固性?
时,是完全可能出现的。下面__【科准测控】__小编就来介绍一下半导体集成电路引线牢固性试验的试验程序以及技术参数还有引线牢固性说明! 半导体集成电路
半导体集成电路引线键合的技术有哪些?
共享或原子的相互扩散,从而使两种金属间实现原子量级上的键合。下面__科准测控__小编就半导体集成电路引线键合主要材料、键合方式以及特点来为大家介绍一下! 在IC封装中,芯片和引线框架(
等离子清洗机在陶瓷封装、引线框架、芯片键合、引线键合的应用
1、陶瓷封装:在陶瓷封装中,通常采用金属膏状印刷电路板作为粘接区和封盖区。在这些材料表面电镀镍和金之前,采用金徕等离子清洗,可以去除有机污染物,显著提高镀层质量。2、引线框架的表面处理:引线框
一文读懂半导体引线框架
引线框架主要由两部分组成:芯片焊盘(die paddle)和引脚(lead finger)。作为集成电路的芯片载体,引线框架是一种借助于键合材料(金丝、铝丝、铜丝)使芯片内部电路引出端
评论