0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

浅谈pcb设计中MEI产生和MEC兼容性

PCB线路板打样 来源:上海韬放电子 作者:上海韬放电子 2021-02-09 10:32 次阅读

EMI指的是电子系统对外界所产生电磁辐射或干扰的强度。

EMC指的是对电子产品在电磁场方面干扰大小(EMI)和抗干扰能力(EMS)。

电磁干扰、噪声产生和信号传输不良是造成电子线路故障的主要原因。据估计,由原型PCB电路的电磁干扰(EMI)引起的故障率高达50%。较差的电路设计是导致不必要电磁辐射或易感性的最终原因。5G的到来将进一步推动未来几年对无EMI PCB的需求。

下面我们探讨PCB设计中如何避免MEI的产生和MEC兼容性问题:

一、 电源线布局

1、根据电源电流大小,计算出布线宽度,并尽可能加宽。

2、电源线和地线的方向应与数据传输方向一致。

3、在电源的输入端加上解耦电容,一般设置为10~100uF。

二、地线布局

1、数字地和模拟地进行分离

数字地和模拟地最终要连接在一起,有四种方法解决此问题:① 用磁珠连接;②用电容连接;③用电感连接;④用0欧姆电阻连接。

磁珠,等效电路相当于带阻限波器,只对某个频点的噪声有抑制作用,使用时需要预先估计噪声频率,以便选用适当型号。对于频率不确定或无法预知的情况,用磁珠连接不合理。

电容,隔直通交,造成浮地,没效果。

电感,体积较大,杂散参数多,不稳定。

0欧电阻,相当于很窄的电流通路,能够有效地限制环路电流,使噪声得到抑制。电阻在所有频带上都有衰减作用(0欧电阻也有阻抗),这点比磁珠强。

2、接地线尽量加宽或加厚,使其能通过计算出电流的3倍,一般我2~3mm。

3、地线应尽量形成死循环回路,减小地线压差。

三、解耦电容

1、为每个IC的VCC和GND都并联一个0.01uF~0.1uF陶瓷电容。

2、抗噪声能力弱、关断电流变化大的器件,及ROMRAM,在VCC和GND间并联电容,进行解耦。

3、单片机的Reset引脚加0.01uF解耦电容。

4、解耦电容的走线不能太长,特别是高频旁路电容的走线。

5、电源的输入端加上解耦电容,一般设置为10~100uF。

电源与集成电路之间的解耦电容有两方面作用:①集成电路储能电容;②绕过器件的高频噪声。

一般情况下,解耦电容的大小为C=1/F,F为数据传输频率,0.1uF对应10Mhz,0.01对应100Mhz。典型的解耦电容是0.1uF,其分布电感典型值是5uH,并联共振频率是7Mhz。也就是说对10Mhz一下的噪声有良好解耦效果,对于40Mhz以上的噪声几乎没有什么作用。解耦电容的管教尽量短,长引脚会引起解耦电容自谐振。例如:当1nF陶瓷贴片电容引脚长6.3mm时,其自谐振频率是35Mhz,当引脚长度我12.6mm时,自谐振频率约为32Mhz。

四、器件布置

1、晶振、时钟CPU时钟输入端等尽量远离其他低频器件;

2、大电流走线和信号走线尽量远离逻辑电路器件;

3、pcb电路板在机箱中运行时,发热器件尽量放在机箱的顶部。

五、PCB抗干扰设计

1、IO驱动线采用串联电阻法,降低控制电路电位上下跳变速度,减少信号反射;

2、时钟线的周围用地线包裹,以及时钟线尽量的短;

3、I/O驱动电路尽可能的靠近PCB板的边缘,对进入PCB板的信号进行滤波,对来自高噪声区的信号进行滤波;

4、对未使用的门电路输出端不应挂起。未使用的运放电路的正输入接地,负输入接在输出端上;

5、尽量使用45度折线代替90度折线,减少高频信号的外部传输和耦合

6、采用垂直布线,垂直于I/O线的时钟线小于平行于IO线的时钟干扰;

7、元器件的引脚引线尽可能的短,降低耦合或干扰;

8、不要在石英晶振或易受干扰的器件下面布线;

9、不要在弱信号或低频信号的周围形成电流回路。

六、其它

1、总线加上10K上拉或下拉电阻,抗干扰比较好;

2、每个地址线的线长尽可能的短,抗干扰比较好;

3、对于2层PCB板,两侧的布线尽量垂直;

4、未使用的引脚通过上拉电阻(约10K)连接到GND或VCC引脚上;

5、发热的元件尽量离开IC、晶振、电解电容等容易受到影响的器件;

6、抑制大功率器件对单片机等数字器件的干扰及数字电路对模拟电路的干扰,用高频扼流线圈连接模拟地和数字地。

7、电源线、交流线、信号线要做到分离开。电源线和交流线尽量另布一个PCB板。

8、一个过孔引起大约0.6pF的电容,一个集成电路的封装材料引起2-10pF的分布电容,一个接插件引起约有520uF的分布电感,一个双列直插24引脚的集成电路插座引起4-18uF的分布电感。
编辑:hfy

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4193

    文章

    22376

    浏览量

    383966
  • 晶振
    +关注

    关注

    31

    文章

    2444

    浏览量

    66710
  • 电磁干扰
    +关注

    关注

    36

    文章

    2003

    浏览量

    104684
收藏 人收藏

    评论

    相关推荐

    PCB开发技术的电磁的兼容性

    PCB开发技术的电磁的兼容性电磁兼容性(EMC, Electromagnetic Compatibility)是指电子设备在各种电磁环境
    发表于 03-04 17:41

    电磁兼容pcb设计资料 (很经典的教程)

    电磁兼容pcb设计资料本应用文档从元件选择、电路设计和印制电路板的布线等几个方面讨论了电路板级的电磁兼容性(EMC)设计。本文从以下几个部分进行论述:第一部分:电磁兼容性的概述第二部
    发表于 03-31 13:59

    PCB设计与电磁兼容

    PCB设计的好坏对电路的干扰及抗干扰能力影响很大。要使电子电路获得最佳性能,除了元器件的选择和电路设计之外,良好的PCB布线在电磁兼容性也是一个非常重要的因素。既然
    发表于 06-11 08:28

    PCB设计的EMC、EMI电磁兼容性考虑!

    和装置在设定的电磁环境,在规定的安全界限内以设计的等级或性能运行,而不会由于电磁干扰引起损坏或不可接受到性能恶化的能力。这里所说的电磁环境是指存在于给定场所的所有电磁现象的总和。这表明电磁兼容性一方面
    发表于 11-05 13:30

    电磁兼容性PCB设计约束

    电磁兼容性PCB设计约束 PCB布线对PCB的电磁兼容性影响很大,为了使PCB上的电路正常工
    发表于 05-12 16:56

    PCB电磁兼容性设计

    PCB设计的好坏对电路的干扰及抗干扰能力影响很大。要使电子电路获得最佳性能,除了元器件的选择和电路设计之外,良好的PCB的设计在电磁兼容性也是一个非常重要的因素。  1.1 合理
    发表于 09-06 21:32

    PCB设计能提高产品的兼容性能,且看这些电路措施?

    PCB设计能提高产品的兼容性能,且看这些电路措施?layout工程师在画板是要考虑诸多方面的问题,这样才能让一款产品能实现它的最大功能,有时候想想能不能别有那么的多的规则和要求,这样我就能提高
    发表于 12-07 17:04

    浅谈射频PCB设计

    浅谈射频PCB设计
    发表于 03-20 15:07

    高速PCB的可控与电磁兼容性设计介绍

    各因素,做出全面的折衷考虑;既满足设计要求,又降低设计复杂度。本文从PCB的布线、布局及高速PCB的设计三个部分进行分析,介绍高速PCB的可控与电磁
    发表于 07-25 08:14

    PCB布线对电磁兼容性的影响

    请问PCB布线对电磁兼容性的影响有哪些?
    发表于 04-13 15:43

    提升电路板电磁兼容性的方法

    来源:互联网电磁兼容一般是对电子设备在各种电磁环境仍能够协调、有效地进行工作的能力。它能使使电子设备既能抑制各种外来的干扰,使电子设备在特定的电磁环境能够正常工作,同时又能减少电子设备本身对其它电子设备的电磁干扰。遵循以下
    发表于 10-22 07:52

    如何在PCB设计避免出现电磁问题

    PCB设计,电磁兼容性(EMC)及关联的电磁干扰(EMI)历来是让工程师们头疼的两大问题,特别是在当今电路板设计和元器件封装不断缩小、OEM要求更高速系统的情况下。本文给大家分享如何在PC
    发表于 02-01 07:42

    如何防止和抑制电磁干扰,提高PCB的电磁兼容性

    如何防止和抑制电磁干扰,提高PCB的电磁兼容性PCB设计流程是怎样的?如何进行PCB布线 ?
    发表于 04-21 07:14

    PCB设计之如何设计电磁兼容性

      电磁兼容性设计  所谓电磁兼容性,是指电子设备在各种电磁环境仍能够协调、有效的尽心进行工作的能力。  电磁兼容性设计的目的是使电子设备既能抑制各种外来的电磁干扰,使电子设备能够在
    发表于 04-10 15:48

    电磁兼容性PCB设计约束

    电磁兼容性PCB设计约束    PCB布线对PCB的电磁兼容性影响很大,为了使P
    发表于 03-25 11:33 895次阅读