侵权投诉

DDR5的基本信号完整性 DDR5频率相关损耗和反射

39度创意研究所 2021-01-22 15:29 次阅读

2020年7月,DDR5新标准诞生,令人兴奋的DDR5技术保证了更高的数据速率和更低的功耗。这是接口设计人员熟悉的承诺。但是,就像生活中的大多数事情一样,没有免费的午餐。降低功耗和提高速度的进步伴随着设计复杂性的增加。DDR5与前几代产品之间最显着的区别是判决反馈均衡的引入,这是串行链路系统中用于改善接收信号完整性的一项技术。

随着新技术的发展,本文将研究DDR5上下文中的一些基本信号完整性概念。第一部分介绍了眼图:确定信号完整性的指标。第二部分通过检查单脉冲响应来描述信号完整性问题的根本原因。第三部分规定了信号完整性发生问题时的解决方案。

眼图确定信号完整性

眼图是评估通道信号完整性的主要指标。它是通过对通道接收的伪随机二进制序列(PRBS)的适当处理而创建的。为了在存储器操作的“写”周期的上下文中创建眼图,控制器(发送器)通过通道发送PRBS到达存储器模块(接收器)。在存储模块上接收到的PRBS模式被划分为具有相同时间间隔的段。然后将具有相同时间间隔的这些片段彼此堆叠以创建眼图。

在图1中,有两个蓝色的眼图和红色的眼图模板。通过将通道输出端的眼图与模板进行比较,可以确定通道的信号完整性。模板是接收阈值的图形表达。模板显示对于给定的误码率(BER),接收信号的可接受时序和幅度。

如图1左侧所示,眼睛是张开的。当输出眼图和眼图模板之间没有重叠时,该通道具有良好的信号完整性。如果输出眼图与模板不重叠,则接收器可以根据接收到的模拟电压电平和时序确定数字1或数字0。另一方面,如果存在违反模型的情况(如图1右侧所示),则眼睛会闭合,接收器无法区分数字1或数字0。

4273-khxeamv9184185.jpg

眼图为工程师提供了给定通道性能的指标。当接收器的眼睛合上时,需要其他分析技术来确定闭眼的根本原因。

DDR5中的频率相关损耗和反射

DDR5标准中指定的主要问题是反射和与频率有关的损耗[1]。图2显示了从控制器到存储模块的DQ线的单脉冲响应。单脉冲响应是从控制器发送单脉冲(数字脉冲)时在存储模块上接收到的波形。

在图2中,红色虚线是通道中没有反射或与频率相关的损耗的理想情况。以蓝色表示,随着理想脉冲的扩展,观察到通道的频率相关损耗。通道中的反射会在稍后出现。由于单个脉冲的扩散和反射会干扰其他脉冲,因此人们常将其称为符号间干扰(ISI)。

782b-khxeamv9184183.jpg

由频率相关损耗引起的ISI在串行链路通道中很常见,而由阻抗不连续性引起的反射问题则是DDR特有的。

DDR5中的决策反馈均衡

如果信号完整性问题的根本原因是与频率有关的损耗,那么最直接的解决方案是减少通道的长度或在制造过程中使用低损耗的材料。为了使反射量最小,走线应设计为可控阻抗。如果通过适当的通道长度,制造材料和阻抗控制使眼图保持闭合,则接收器处的均衡可以帮助进一步改善/张开接收器中的眼图。

在DDR5中,指定了四抽头决策反馈均衡(DFE)来减轻损耗和反射,而不放大噪声。每个抽头代表一个单位间隔,四抽头DFE在当前接收的比特之后最多校正四个单位间隔。顾名思义,决策反馈均衡算法对每个接收到的比特做出决策,并将比特的修改反馈给接收器。

在DFE算法中,接收到的模拟波形首先到达符号检测器。符号检测器确定接收到的模拟波形代表数字1还是数字0。如果检测到的符号是数字符号,则模拟波形的缩放版本将是加入原始数字以强调下一个数字0。如果检测到的符号是数字0,则将模拟波形的缩放版本添加到原始波形中,以强调下一个数字1。

图3的左侧显示了几乎闭合的眼图。通过应用DFE,几乎可以闭眼。如图3的右侧所示,DFE算法成功地打开了几乎闭合的眼睛图。DFE均衡眼图的另一个独特功能是睁眼前后的扭结。

5c61-khxeamv9184388.jpg

随着数据速率的提高,人们看到了串行链路和DDR之间的技术融合。在DDR5之前,无需进行均衡即可使接收器处的像样张开。随着对更高速度和更低功耗的推动,均衡已经成为适当睁眼的必要条件。

尽管在接收器处配备一个均衡器以改善眼图是令人欣慰的,但仍然需要适当地设计信道损耗和走线阻抗,以便均衡可以对系统性能产生最积极的影响。

为了更好地理解不同通道设计和均衡功能之间的平衡,使用电子设计自动化(EDA)软件作为虚拟原型环境验证也已成为必需。通过将虚拟样机的结果和实际设计的测量结果相结合,可以形成一个强大的设计工作流程,以应对新的令人兴奋的技术。
编辑:hfy

收藏 人收藏
分享:

评论

相关推荐

哪些电路中可能使用脉冲电路?

电脉冲有各式各样的形状,有矩形、三角形、锯齿形、钟形、阶梯形和尖顶形的,最具有代表性的是矩形脉冲。但是如何正确使用脉冲电...
发表于 03-05 08:20 0次 阅读
哪些电路中可能使用脉冲电路?

信号完整性关键名词都有什么

信号完整性关键名词都有什么 ?
发表于 03-05 08:09 0次 阅读
信号完整性关键名词都有什么

什么是串扰?

串扰的概念是什么?到底什么是串扰?   ...
发表于 03-05 07:54 0次 阅读
什么是串扰?

如何理解采样噪声和输出缓冲放大器噪声?

求问采样噪声分量、 输出缓冲放大器噪声分量、采样放大器的噪声密度、非采样放大器的噪声密度? ...
发表于 03-05 07:02 0次 阅读
如何理解采样噪声和输出缓冲放大器噪声?

光电二极管传感器电路要怎么优化?怎么设计?

光电二极管是很多光学测量中最常用的传感器类型之一。诸如吸收和发射光谱、色彩测量、浑浊度、气体探测等应用均有赖于光电二极管...
发表于 03-05 06:05 0次 阅读
光电二极管传感器电路要怎么优化?怎么设计?

我们仿真DDR究竟是仿真什么

我们仿真DDR究竟是仿真什么?
发表于 03-04 07:32 0次 阅读
我们仿真DDR究竟是仿真什么

信号完整性到底要怎么“完整”?

信号完整性的定义 信号完整性包含哪些内容 ...
发表于 03-04 06:09 0次 阅读
信号完整性到底要怎么“完整”?

国产品牌阿斯加特推首款DDR5内存

2021年将是DDR内存技术升级换代元年,DDR5内存下半年就会正式亮相。今天国产存储品牌阿斯加特宣....
的头像 如意 发表于 02-22 16:31 569次 阅读
国产品牌阿斯加特推首款DDR5内存

DDR主要讯号及种类

内存的历史 DDR 历代规格介绍 DDR主要讯号介绍DDR种类 ...
发表于 02-22 08:02 0次 阅读
DDR主要讯号及种类

CY7C1643KV18和CY7C1645KV18静态存储器的数据手册免费下载

CY7C1643KV18和CY7C1645KV18是1.8V同步流水线SRAM,配备QDR II+架....
发表于 02-22 08:00 32次 阅读
CY7C1643KV18和CY7C1645KV18静态存储器的数据手册免费下载

DDR走线复用分析

  针对位号一致,复用走线的方式进行复用   1、首先打开要复用的PCB板,设置定位点(非常重要)把走线以及过孔建立复用模...
发表于 02-20 15:05 1212次 阅读
DDR走线复用分析

紫光国芯成功研发基于DDR4的NVDIMM-N

我们知道,传统的DDR DIMM内存是易失性的,也就是必须维持通电才能保持数据,一旦断电就都没了。
的头像 lhl545545 发表于 02-19 09:33 400次 阅读
紫光国芯成功研发基于DDR4的NVDIMM-N

历代DRAM的讯号规格演进介绍

在开始介绍 DDR 之前,首先要了解内存的功用为何。大多数的 3C 产品在运作时,会将正在使用的程式....
发表于 02-09 10:37 761次 阅读
历代DRAM的讯号规格演进介绍

Intel将全球首发DDR5、PCIe 5.0

Intel将在本季度末发布代号Ice Lake-SP的新一代至强处理器,面向单路、双路领域,首次在服....
的头像 如意 发表于 02-05 17:30 995次 阅读
Intel将全球首发DDR5、PCIe 5.0

DDR5、PCIe 5.0全球首发!Intel 10nm下代至强

Intel将在本季度末发布代号Ice Lake-SP的新一代至强处理器,面向单路、双路领域,首次在服....
的头像 工程师邓生 发表于 02-05 17:12 1218次 阅读
DDR5、PCIe 5.0全球首发!Intel 10nm下代至强

【紫光同创国产FPGA教程】【第十章】DDR3读写测试实验

本实验为后续使用DDR3内存的实验做铺垫,通过循环读写DDR3内存,了解其工作原理和DDR3控制器的....
的头像 FPGA技术专栏 发表于 02-05 13:27 1650次 阅读
【紫光同创国产FPGA教程】【第十章】DDR3读写测试实验

DDR SDRAM的访问特性

DDR SDRAM访问特性 DDR控制器效率对比
发表于 02-04 07:14 0次 阅读
DDR SDRAM的访问特性

尘埃落定,1月份DDR4内存合约价全面上涨

从去年11月、12月开始,内存市场变得敏感了,美光的内存工厂还出现了火灾事故,再加上全球性的半导体缺....
的头像 璟琰乀 发表于 02-03 16:59 395次 阅读
尘埃落定,1月份DDR4内存合约价全面上涨

内存已经部分涨价 供不应求会持续好多年

经过两年多的低潮期之后,内存市场已经在2020年底开始变天,价格止跌,部分产品甚至已经开始涨价了。 ....
的头像 工程师邓生 发表于 02-01 10:20 557次 阅读
内存已经部分涨价 供不应求会持续好多年

【ZYNQ Ultrascale+ MPSOC FPGA教程】第三十二章PL读写PS端DDR数据

PL和PS的高效交互是zynq soc开发的重中之重,我们常常需要将PL端的大量数据实时送到PS端处....
的头像 FPGA技术专栏 发表于 01-30 09:54 2037次 阅读
【ZYNQ Ultrascale+ MPSOC FPGA教程】第三十二章PL读写PS端DDR数据

三星在存储领域投资217亿美元,DDR5蓄势待发

电子发烧友网报道(文/程文智)最近,据韩国媒体报道,三星电子预计今年在半导体行业投资35万亿韩元(约....
的头像 21克888 发表于 01-30 06:27 1443次 阅读
三星在存储领域投资217亿美元,DDR5蓄势待发

十铨首发SO-DIMM DDR5-4800内存:单条容量16GB 频率4800MHz

报道称,十铨作为计算机内存领域的全球领导者,深知在下一代DDR技术中取得领先地位的重要性。在JEDE....
的头像 21克888 发表于 01-27 10:28 882次 阅读
十铨首发SO-DIMM DDR5-4800内存:单条容量16GB 频率4800MHz

信号完整性系列之“信号完整性简介”

本文主要介绍信号完整性是什么,信号完整性包括哪些内容,什么时候需要注意信号完整性问题? 信号完整性是....
发表于 01-26 09:28 65次 阅读
信号完整性系列之“信号完整性简介”

信号完整性系列之“信号完整性简介”

本文主要介绍信号完整性是什么,信号完整性包括哪些内容,什么时候需要注意信号完整性问题?
发表于 01-23 08:45 105次 阅读
信号完整性系列之“信号完整性简介”

浅谈“串扰”

串扰是两条信号线之间的耦合、信号线之间的互感和互容引起线上的噪声。容性耦合引发耦合电流,而感性耦合引....
发表于 01-23 08:19 93次 阅读
浅谈“串扰”

USB接口演进历史

要同时支持 USB2.0 功能和新的超高速度模式,电缆必须采用新的结构,以提供三条差分耦合信号线(T....
的头像 电磁兼容EMC 发表于 01-18 15:12 422次 阅读
USB接口演进历史

EMC和SI之间的关系

导读 由于日常与硬件开发/互连等人员合作的过程中,他们经常问及EMC与SI的问题,且时常发生因电磁兼....
的头像 EDA365 发表于 01-15 14:44 513次 阅读
EMC和SI之间的关系

威刚演示下一代DDR5内存渲染图

CES 2021期间,存储大厂威刚“拿”出了他们的下一代DDR5内存,不过不是实物,只是渲染图。
的头像 如意 发表于 01-15 09:44 392次 阅读
威刚演示下一代DDR5内存渲染图

威刚展示 DDR5-8400 内存渲染图:8400MT/s,内置 ECC 功能,更省电

1 月 14 日消息 根据威刚的消息,威刚在 CES 上展示了 DDR5-8400 内存的渲染图。官....
的头像 工程师邓生 发表于 01-14 14:50 387次 阅读
威刚展示 DDR5-8400 内存渲染图:8400MT/s,内置 ECC 功能,更省电

DDR5升级背后的技术玄机

DDR5标准推出之后,Micron等内存及模块制造商都已经积极行动起来,陆续推出了相关的样品,为即将....
的头像 安富利 发表于 01-13 10:27 585次 阅读
DDR5升级背后的技术玄机

威刚将为英特尔 12 代 Alder Lake 平台开发最高 64GB 容量的 DDR5-8400 内存模组

WCCFTech 报道称,威刚(ADATA)已透露将为英特尔 12 代 Alder Lake 平台开....
的头像 工程师邓生 发表于 01-08 15:30 606次 阅读
威刚将为英特尔 12 代 Alder Lake 平台开发最高 64GB 容量的 DDR5-8400 内存模组

金泰克:致力于打造存储全产业链的发展模式

2021中国IC风云榜“年度新锐公司”征集现已启动!入围标准要求为营收过亿元的未上市、未进入IPO辅....
的头像 我快闭嘴 发表于 01-08 14:41 548次 阅读
金泰克:致力于打造存储全产业链的发展模式

内存厂商笃定DDR内存2021年反弹,价格有望上涨30%

2020年内存价格总体还是在下跌,DDR4内存也到了尾声阶段,2021年服务器市场就会率先引入DDR....
的头像 电子发烧友网工程师 发表于 01-08 10:18 975次 阅读
内存厂商笃定DDR内存2021年反弹,价格有望上涨30%

厂商加快DDR5内存条研发速度

继十铨(TEAMGROUP)之后,威刚也公布了旗下DDR5内存条的最新进展。
的头像 如意 发表于 01-06 17:04 337次 阅读
厂商加快DDR5内存条研发速度

16位数模转换器 (DAC) LTC2000特性简介

 LTC2000是之前Linear推出的16 位 2.5Gsps 数模转换器 (DAC) LTC20....
发表于 01-05 09:28 228次 阅读
16位数模转换器 (DAC) LTC2000特性简介

2021年将是DDR5的DRAM竞争,手机存储容量升级驱动移动存储器需求

存储器市场已出现典范转型,以智能型手机为中心的行动时代(mobile era),逐步转进人工智能(A....
的头像 牵手一起梦 发表于 01-04 14:16 763次 阅读
2021年将是DDR5的DRAM竞争,手机存储容量升级驱动移动存储器需求

内存厂商:DDR内存2021年反弹 价格有望上涨30%

2020年内存价格总体还是在下跌,DDR4内存也到了尾声阶段,明年服务器市场就会率先引入DDR5内存....
的头像 工程师邓生 发表于 12-31 16:27 1183次 阅读
内存厂商:DDR内存2021年反弹 价格有望上涨30%

为何DDR技术至关重要?

当前,“国产化”+“新基建”是大势所趋,如何快速把握机会,满足高端芯片国产化市场需求?有哪些先进工艺....
的头像 我快闭嘴 发表于 12-30 10:19 613次 阅读
为何DDR技术至关重要?

Xilinx IDDR原语时序图的详细资料说明

传统的输入DDR解决方案或OPPOSITE_EDGE模式是通过ILOGIC模块中的单个输入实现的。 ....
发表于 12-28 17:13 83次 阅读
Xilinx IDDR原语时序图的详细资料说明

Xilinx 7系列FPGA SelectIO IDDR的操作模式详细概述

在7系列设备的ILOGIC block中有专属的registers来实现input double-d....
发表于 12-28 17:13 93次 阅读
Xilinx 7系列FPGA SelectIO  IDDR的操作模式详细概述

一个月内DDR内存价格涨幅已超10%

年底了,很多人要升级或者装新电脑了,对现在的内存价格满意吗?今年的DDR4内存整体是比较便宜,不过下....
的头像 如意 发表于 12-28 11:21 352次 阅读
一个月内DDR内存价格涨幅已超10%

高速数据传输在汽车解决方案中的应用

将重复执行仿真获得的信息与实证的测试数据配对到一起,可以真正推动高品质 SI 和 EMC 设计分析的....
发表于 12-24 17:20 537次 阅读
高速数据传输在汽车解决方案中的应用

龙耀D50 Xtreme DDR4系列内存超过即将到来的DDR5

威刚旗下电竞品牌XPG今天发布了超高频率的XPG龙耀D50 Xtreme DDR4系列内存,频率高达....
的头像 lhl545545 发表于 12-24 10:05 513次 阅读
龙耀D50 Xtreme DDR4系列内存超过即将到来的DDR5

TeamGroup计划在2021年第三季度推出DRAM模块

TeamGroup今天宣布,它是第一家进入DDR5内存模块测试和验证过程的公司。该公司还表示,它正在....
的头像 倩倩 发表于 12-19 09:19 689次 阅读
TeamGroup计划在2021年第三季度推出DRAM模块

英特尔新一代傲腾持久内存推出,将兼容DDR5 DIMM形态

在今年的内存与存储日活动上,Intel不但推出了基于144层QLC NAND闪存的企业级SSD D7....
的头像 牵手一起梦 发表于 12-18 15:05 778次 阅读
英特尔新一代傲腾持久内存推出,将兼容DDR5 DIMM形态

Intel官宣第三代傲腾持久内存

在今年的内存与存储日活动上,Intel不但推出了基于144层QLC NAND闪存的企业级SSD D7....
的头像 如意 发表于 12-18 09:34 533次 阅读
Intel官宣第三代傲腾持久内存

十铨已开启DDR5内存模组的开发测试

继早前展望了消费级 DDR5 内存产品线的规划之后,十铨(TeamGroup)现已开启 DDR5 内....
的头像 如意 发表于 12-16 15:40 426次 阅读
十铨已开启DDR5内存模组的开发测试

辞旧迎新、“示伴”功倍,泰克给工程师的新年福袋

电源测试工具包,涵盖各种电源转换工具测试软件,优化电源性能设计,提升效率。示波器存储深度提升至少一倍....
的头像 工程师人生 发表于 12-16 09:50 738次 阅读
辞旧迎新、“示伴”功倍,泰克给工程师的新年福袋

DDR5最大优势是容量而非速度

DDR4内存条的价格已经很便宜了,2021年就会有DDR5内存上市了,虽然初期主要面向数据中心市场,....
的头像 璟琰乀 发表于 12-12 10:35 689次 阅读
DDR5最大优势是容量而非速度

DDR5内存将面向数据中心市场

DDR4内存条的价格已经很便宜了,2021年就会有DDR5内存上市了,虽然初期主要面向数据中心市场,....
的头像 lhl545545 发表于 12-12 10:01 830次 阅读
DDR5内存将面向数据中心市场

DDR5内存将在明年实现量产

DDR4内存占据主流地位已经有差不多5年的时间了,算算迭代的速度,DDR5也该来了,而国内存储品牌的....
的头像 如意 发表于 12-09 10:19 465次 阅读
DDR5内存将在明年实现量产

国内厂商已开始布局DDR5内存明年量产

DDR4内存占据主流地位已经有差不多5年的时间了,算算迭代的速度,DDR5也该来了,而国内存储品牌的....
的头像 工程师邓生 发表于 12-08 17:14 729次 阅读
国内厂商已开始布局DDR5内存明年量产

如何才能解决DDR电路电磁辐射

在设计带有 DDR 的主板时,设计 PCB 最难的莫过于 DDR 信号走线的设计。好的设计走线,可以....
发表于 12-08 16:12 58次 阅读
如何才能解决DDR电路电磁辐射

关于四层板PCB设计阻抗匹配的要求和建议

最近设计了一块四层板pcb,因为是高速电路,有阻抗匹配的要求,所以在发给pcb板厂打样时,特定指定了....
的头像 PCB线路板打样 发表于 12-07 12:08 1682次 阅读
关于四层板PCB设计阻抗匹配的要求和建议

嘉合劲威布局导入DDR5内存新技术 明年量产

作为国产存储品牌的领袖,拥有光威(Gloway)、阿斯加特(Asgard)两大品牌的嘉合劲威今天宣布....
的头像 21克888 发表于 12-03 09:53 947次 阅读
嘉合劲威布局导入DDR5内存新技术 明年量产

嘉合劲威将在2021年率先实现DDR5内存量产

拥有光威和阿斯加特品牌的嘉合劲威宣布率先全面布局 DDR5 内存模组,有望在 2021 Q2 推出单....
的头像 璟琰乀 发表于 12-02 16:04 366次 阅读
嘉合劲威将在2021年率先实现DDR5内存量产

嘉合劲威布局DDR5内存:明年量产、Q2首发单条16GB

作为国产存储品牌的领袖,拥有光威(Gloway)、阿斯加特(Asgard)两大品牌的嘉合劲威今天宣布....
的头像 工程师邓生 发表于 12-02 12:12 356次 阅读
嘉合劲威布局DDR5内存:明年量产、Q2首发单条16GB

厂商已确定Intel和AMD将在明年Q3支持DDR5

本周,十铨科技(TEAMGROUP)公布了旗下DDR5内存ELITE系列,16GB 4800MHz起....
的头像 如意 发表于 12-02 10:20 566次 阅读
厂商已确定Intel和AMD将在明年Q3支持DDR5

十铨宣布首批DDR5产品将归属于ELITE序列

日前,十铨(TEAMGROUP)宣布了旗下DDR5内存产品,归属ELITE序列。
的头像 如意 发表于 12-01 16:02 703次 阅读
十铨宣布首批DDR5产品将归属于ELITE序列

从DDR4到DDR5花了将近10年,DDR5将有什么重大突破?

2018年10月,Cadence和镁光公布了自己的DDR5内存研发进度,两家厂商已经开始研发16GB....
的头像 strongerHuang 发表于 11-29 10:09 2688次 阅读
从DDR4到DDR5花了将近10年,DDR5将有什么重大突破?

FAN5236 宽输入电压范围双通道输出/ DDR PWM / PFM控制器

6 PWM控制器为两个可调输出电压提供高效率和调节功能,范围为0.9V至5.5V,用于为高性能笔记本电脑,PDA和Internet设备中的I / O,芯片组,存储器库供电。同步整流和轻载时的滞后运行为大量不同负载提供了高效率。如果所有负载水平都需要PWM模式,滞后模式可在每个PWM转换器上单独禁用。通过使用MOSFET RDS(ON 前馈斜坡调制,平均电流模式控制机制以及内部反馈补偿等功能实现了负载瞬态快速响应。具有180度相位偏移动异相操作减少了输入电流纹波。控制器可通过激活专用引脚,转变成完整的DDR存储器电源解决方案。在DDR模式中,一个通道跟踪另一通道的输出电压并提供输出灌电流和源功能,这对于DDR芯片正确加电至关重要。还提供了此类存储器所需的缓冲参考电压.FAN5236监控这些输出,在软启动完成且输出在其设定点的±10%内时生成独立的PGx(电源正常)信号。内置过压保护可防止输出电压超过其设定点的120%。过压条件停止后,会自动恢复正常操作。当此输出在其软启动序列完成后降至其设定值的75%以下时,欠压保护会闩锁芯片。可调过流功能通过感测较低MOSFET两端的压降来监控输出电流。需要精确电流感测时,可使...
发表于 04-18 22:35 132次 阅读
FAN5236 宽输入电压范围双通道输出/ DDR PWM / PFM控制器

FAN5026 双输出/ DDR PWM控制器

6 PWM控制器为两个输出电压提供高效率的调节,可调范围从0.9v至5.5V,这是高性能计算机,机顶盒以及VGA卡中的电源I / O,芯片组,存储器库所必需的。同步整流有利于在较宽的负载范围内获得高效率。如果使用MOSFETR DS(ON)作为电流感测组件,效率还可进一步提高。斜坡调制,平均电流模式控制机制以及内部反馈补偿等功能实现了负载瞬态快速响应。具有180°相位偏移的异相操作减少了输入电流纹波。控制器可通过激活专用引脚,转变成完全的DDR存储器电源解决方案。在DDR模式中,一个通道跟踪另一通道的输出电压并提供输出灌电流和源功能,这对于DDR芯片正确加电至关重要。还提供了此类存储器所需的缓冲参考电压.FAN5026监控这些输出,并在软启动完成并输出在其设定点的±10%内时生成独立的PGx(电源正常)信号。压保护可防止输出电压超过其设定点的120%。过压条件停止后,会自动恢复正常操作。当输出在其软启动序列完成后降至其设定值的75%以下时,欠压保护会闩锁芯片。可调过流功能通过感测较低MOSFET两端的压降来监控输出电流。需要精确电流感测时,可使用外部电流感测电阻。 特性 高灵活性,双同步开关PWM控...
发表于 04-18 22:35 172次 阅读
FAN5026 双输出/ DDR PWM控制器

NCP51403 3安培VTT终端稳压器DDR1 DDR2 DDR3 LPDDR3 DDR4

03是一款源/吸收双倍数据速率(DDR)终端稳压器,专为低输入电压和低噪声系统而设计,其中空间是关键考虑因素。 NCP51403保持快速瞬态响应,仅需要20 uF的最小输出电容。 NCP51403支持远程感应功能和DDR VTT总线终端的所有电源要求。 NCP51403还可用于需要动态可调输出电压的低功耗芯片组和图形处理器内核。 特性 输入电压轨:支持2.5 V,3.3 V和5 V导轨 PVCC电压范围:1.1至3.5 V 集成功率MOSFET 快速负载瞬态响应 PGOOD - 监控VTT规则的逻辑输出引脚 VRI - 参考输入允许直接或通过电阻分压器进行灵活的输入跟踪 EN - 关闭模式的逻辑输入引脚 内置 - 欠压锁定和过流限制 应用 终端产品 DDR内存终端 服务器和网络设备 图形处理器核心耗材 芯片组/ RAM耗材低至0.5 V 机顶盒,液晶电视/等离子电视,复印机/打印机 台式电脑,笔记本电脑和工作站 电路图、引脚图和封装图...
发表于 04-18 21:45 63次 阅读
NCP51403 3安培VTT终端稳压器DDR1 DDR2 DDR3 LPDDR3 DDR4

NCP51510 ±3A吸收/源DDR终端稳压器

10是一款源/汇双倍数据速率(DDR)终端稳压器,专为低输入电压和低噪声系统而设计,其中空间是关键考虑因素。 NCP51510保持快速瞬态响应,并且只需要10uF的最小VTT负载电容即可实现输出稳定性。 NCP51510支持远程感应和DDR VTT总线终端的所有电源要求。 NCP51510还可用于需要动态可调输出电压的低功耗芯片组和图形处理器内核。 NCP51510采用热效率高的DFN10裸露焊盘封装,额定绿色和无铅。 特性 支持最高3 A的负载(典型值) ),输出是过流保护 DDRI,DDRII,DDRIII源/接收电流 具有热关断保护功能的集成MOSFET PGOOD输出引脚监视VTT输出调节状态 SS输入引脚用于暂停关闭模式 灵活电压跟踪的VRI输入参考 用于遥感的VTTS输入(开尔文连接) 内置软启动,欠压锁定 应用 DDR内存终端 台式电脑,笔记本电脑和工作站 服务器和网络设备 电信/数据通信,GSM基站 图形处理器核心耗材 机顶盒,LCDTV / PDPTV,复印机/打印机 为芯片组/ RAM提供低至0.5 V的电源 有源/汇总总线终端 电路图、引脚图和封装图...
发表于 04-18 21:45 77次 阅读
NCP51510 ±3A吸收/源DDR终端稳压器

NCP51400 3安培VTT终端稳压器DDR1 DDR2 DDR3 LPDDR3 DDR4

00是一款源/汇双倍数据速率(DDR)终端稳压器,专为低输入电压和低噪声系统而设计,其中空间是关键考虑因素.NCP51400保持快速瞬态响应,仅需要最小的输出电容20 F. NCP51400支持远程感应功能和DDR VTT总线终端的所有电源要求。 NCP51400还可用于需要动态可调输出电压的低功耗芯片组和图形处理器内核。 特性 输入电压轨:支持2.5 V,3.3 V和5 V导轨 PVCC电压范围:1.1 V至3.5 V 快速负荷瞬态响应 PGOOD - 监视VTT规则的逻辑输出引脚 EN - 关闭模式的逻辑输入引脚 VRI - 参考输入允许灵活的输入跟踪直接或通过电阻分频器 内置软启动,欠压锁定和过流限制 应用 终端产品 DDR内存终端 服务器和网络设备 图形处理器核心耗材 芯片组/ RAM耗材低至0.5 V 台式电脑,笔记本电脑和工作站 电信/数据通信,GSM基站 机顶盒,液晶电视/等离子电视,复印机/打印机 电路图、引脚图和封装图...
发表于 04-18 21:42 99次 阅读
NCP51400 3安培VTT终端稳压器DDR1 DDR2 DDR3 LPDDR3 DDR4

NCP51200 用于DDR1 DDR2 DDR3 LPDDR3 DDR4的3A源/汇VTT终端稳压器

00是一款源/吸收双倍数据速率(DDR)终端稳压器,专为低输入电压和低噪声系统而设计,其中空间是关键考虑因素。 NCP51200保持快速瞬态响应,仅需要20 uF的最小输出电容。 NCP51200支持远程感应功能和DDR VTT总线终端的所有电源要求。 NCP51200还可用于需要动态可调输出电压的低功耗芯片组和图形处理器内核。 NCP51200采用热效率高的DFN10裸露焊盘封装,额定绿色和无铅。 特性 输入电压轨:支持2.5和3.3 V Rails PVCC电压范围:1.1至3.5 V 集成功率MOSFET 快速负载 - 瞬态响应 PGOOD-Logic输出引脚监控VTT规则 关闭模式的EN-Logic输入引脚 VRI参考输入允许直接或通过电阻分压器进行灵活的输入跟踪 遥感(VTTS) ) 内置软启动,欠压锁定和过流限制 应用 终端产品 DDR内存终止 图形处理器核心耗材 芯片组/ RAM耗材低至0.5 V 有源总线终端 台式电脑,笔记本电脑和工作站 服务器和网络设备 机顶盒,液晶电视/ PDP-电视,复印机/打印机 电路图、引脚图和封装图...
发表于 04-18 21:42 103次 阅读
NCP51200 用于DDR1 DDR2 DDR3 LPDDR3 DDR4的3A源/汇VTT终端稳压器

NCP51401 3安培VTT端接稳压器DDR1 DDR2 DDR3 LPDDR3 DDR4

01是一款源/吸收双倍数据速率(DDR)终端稳压器,专为低输入电压和低噪声系统而设计,其中空间是关键考虑因素。 NCP51401保持快速瞬态响应,仅需要20 F的最小输出电容.NCP51401支持远程感应功能和DDR VTT总线终端的所有电源要求。 NCP51401还可用于需要动态可调输出电压的低功耗芯片组和图形处理器内核。 特性 输入电压轨:支持2.5 V,3.3 V和5 V导轨 PVCC电压范围:1.1至3.5 V 集成功率MOSFET 快速负载瞬态响应 PGOOD - 监控VTT规则的逻辑输出引脚 VRI - 参考输入允许直接或通过电阻分压器进行灵活的输入跟踪 EN - 关闭模式的逻辑输入引脚 内置 - 欠压锁定和过流限制 应用 终端产品 DDR内存终端 服务器和网络设备 图形处理器核心耗材 芯片组/ RAM耗材低至0.5 V 机顶盒,液晶电视/等离子电视,复印机/打印机 台式电脑,笔记本电脑和工作站 电路图、引脚图和封装图...
发表于 04-18 21:42 134次 阅读
NCP51401 3安培VTT端接稳压器DDR1 DDR2 DDR3 LPDDR3 DDR4

NCP51402 3安培VTT终端稳压器DDR1 DDR2 DDR3 LPDDR3 DDR4

02是一款源/吸收双倍数据速率(DDR)终端稳压器,专为低输入电压和低噪声系统而设计,其中空间是关键考虑因素。 NCP51402保持快速瞬态响应,仅需要20μF的最小输出电容。 NCP51402支持远程感应功能和DDR VTT总线终端的所有电源要求。 NCP51402还可用于需要动态可调输出电压的低功耗芯片组和图形处理器内核。 特性 输入电压轨:支持2.5 V,3.3 V和5 V导轨 PVCC电压范围:1.1至3.5 V 集成功率MOSFET 快速负载瞬态响应 PGOOD - 监控VTT规则的逻辑输出引脚 VRI - 参考输入允许直接或通过电阻分压器进行灵活的输入跟踪 EN - 关闭模式的逻辑输入引脚 内置 - 欠压锁定和过流限制 应用 终端产品 DDR内存终端 服务器和网络设备 图形处理器核心耗材 芯片组/ RAM耗材低至0.5 V 机顶盒,液晶电视/等离子电视,复印机/打印机 台式电脑,笔记本电脑和工作站 电路图、引脚图和封装图...
发表于 04-18 21:41 129次 阅读
NCP51402 3安培VTT终端稳压器DDR1 DDR2 DDR3 LPDDR3 DDR4

NCP51199 2安培DDR终端稳压器

99是一款线性稳压器,旨在为DDR-2和DDR-3存储器应用提供稳定的VTT端接电压。稳压器能够为DDR-2和DDR-3主动提供和吸收+ -2A峰值电流高达+ -1.5A,同时将VTT输出电压调节到+ -10mV。输出端接电压通过连接到PVCC,GND和VREF引脚的两个外部分压电阻调节到跟踪VDDQ2。 特性 支持DDR2 VTT端接至2 A,DDR3至1.5 A(峰值 在1.2 A(峰值)下支持低至600 mV的DDR VTT电压 集成功率MOSFET VTT输出上的10uF陶瓷电容稳定 FullLoad的高精度VTT输出 快速瞬态响应 内置软启动 待机或挂起模式关机 集成散热和CurrentLimit保护 应用 DDR2 / DDR3的SDRAM端接电压 主板,笔记本电脑和VGA卡内存终止 机顶盒,数字电视,打印机 电路图、引脚图和封装图...
发表于 04-18 21:41 83次 阅读
NCP51199 2安培DDR终端稳压器

NCP51198 1.5 DDR终端稳压器

98是一款简单,经济高效的高速线性稳压器,专为DDR-I,DDR-II和DDR-III存储器生成VTT终端电压轨。稳压器能够为DDR-I主动提供或吸收高达-1.5 A,或者DDR-II高达-0.5 A,-III,同时将输出电压调节到-30 mV以内。 特性 生成DDR存储器终端电压(VTT) 对于DDRI,DDRII,DDRIII源/接收电流 支持DDRI至1.5 A,DDRII至0.5 A(峰值) 具有热保护功能的集成功率MOSFET 使用10UF陶瓷VTT电容器稳定 FullLoad时的高精度输出电压 最小外部元件数 关机待机或暂停至RAM(STR)模式 内置软启动 机顶盒,数字电视,打印机 应用 台式电脑,笔记本电脑和工作电台 显卡DDR内存终端 嵌入式系统 有源总线终端 电路图、引脚图和封装图...
发表于 04-18 21:41 63次 阅读
NCP51198 1.5 DDR终端稳压器

NCP51145 1.8A源/汇VTT DDR终端稳压器

45是一款线性稳压器,旨在为DDR-II,DDR-III,LPDDR-III和DDR-IV存储器应用提供稳定的VTT端接电压。稳压器能够主动提供和吸收±1.8 A峰值电流,同时将输出电压调节到±20 mV以内。输出端接电压通过连接到PVCC,GND和VREF引脚的两个外部分压电阻进行调节,以跟踪VDDQ / 2.NCP51145集成了一个高速差分放大器,可对线路和负载瞬态提供超快速响应。其他功能包括源/灌电流限制,软启动和片上热关断保护。 特性 对于DDR VTT应用,源/汇电流 支持DDR-II至±1.8 A,DDR-III至±1.5 A 支持LPDDR-III和DDR-IV至±1.2 A 使用仅陶瓷(极低ESR)电容器稳定 集成电源MOSFETs 满载时的高精度VTT输出 快速瞬态响应 内置软件-Start 关机待机或挂起模式 集成热量和限流保护 应用 终端产品 DDR-II / DR-III / DDR-IV SDRAM端接电压 低功耗DDR-3LP 主板,笔记本电脑和VGA卡内存终止 机顶盒,数字电视,打印机 电路图、引脚图和封装图...
发表于 04-18 21:41 104次 阅读
NCP51145 1.8A源/汇VTT DDR终端稳压器

NCP51190 1.5安培DDR终端稳压器

90是一款简单,经济高效的高速线性稳压器,专为DDR-I,DDR-II和DDR-III存储器生成VTT终端电压轨。稳压器能够为DDR-I主动提供或吸收高达-1.5 A A,或者DDR-II高达-0.5 A,-III,同时将输出电压调节到+ -30 mV。 特性 生成DDR存储器终端电压(VTT) 对于DDRI,DDRII,DDRIII源/汇电流 支持DDRI至1.5 A,DDRII至0.5 A(峰值) 带热保护的集成功率MOSFET 使用10UF陶瓷VTT电容器稳定 高精度输出FullLoad的电压 最小的外部元件数 关机待机或暂停至RAM(STR)模式 内置软启动 应用 台式电脑,笔记本电脑和工作站 嵌入式系统 显卡DDR内存终端 机顶盒,数字电视,打印机 有源总线终端 电路图、引脚图和封装图...
发表于 04-18 21:40 183次 阅读
NCP51190 1.5安培DDR终端稳压器

FAN23SV04TAMPX 4 A同步降压调节器 实现DDR终止

V04TAMPX是一款极为高效的集成式同步降压调节器,适合DDR终止电轨等跟踪应用.V DDQ 输入包括一个可以减少总电路尺寸和元件数量的内部2 :1电阻分压器。该调节器在7 V到18 V的输入电压范围内工作,并支持4 A的连续负载电流。如果V IN ,P VIN 和P VCC 连接在一起,绕开内部线性调节器,则该器件可以在5V电轨(±10%)下工作。该器件采用飞兆恒定导通时间控制结构,可提供出色的瞬态响应,并保持相对恒定的开关频率。开关频率和吸收过流保护功能可配置,为各种应用提供灵活的解决方案。输出过压和热关断保护功能可以保护器件在故障期间免受损害。热关断功能被激活后,达到正常工作温度时,滞后功能会重新启动器件。 特性 V IN 范围:在7 V到18 V时使用内部线性偏压稳压器 V IN 范围:4.5 V至5.5 V时,V IN / P VIN / P VCC 连接到旁路内部调节器 高效率 连续输出电流:4 A 内部线性偏压稳压器 内部V DDQ 电阻分压器 出色的线路和负载瞬态响应 输出电压范围:0.5V至1.5V 可编程频率:200kHz到1.5MHz 可配置软...
发表于 04-18 21:09 99次 阅读
FAN23SV04TAMPX 4 A同步降压调节器 实现DDR终止

TPS59116 全套 DDR、DDR2 和 DDR3 存储器功率解决方案、用于嵌入式计算的同步降压控制器

信息描述 The TPS59116 provides a complete power supply for DDR/SSTL-2, DDR2/SSTL-18, and DDR3 memory systems. It integrates a synchronous buck controller with a 3-A sink/source tracking linear regulator and buffered low noise reference. The TPS59116 offers the lowest total solution cost in systems where space is at a premium. The TPS59116 synchronous controller runs fixed 400-kHz pseudo-constant frequency PWM with an adaptive on-time control that can be configured in D-CAP™ Mode for ease of use and fastest transient response or in current mode to support ceramic output capacitors. The 3-A sink/source LDO maintains fast transient response only requiring 20-µF (2 × 10 µF) of ceramic output capacitance. In addition, the LDO supply input is available externally to significantly reduce the total power losses. The TPS59116 supports all of the sleep state controls placing VTT at high-Z in S3 (suspend to RAM) and dischargin...
发表于 04-18 20:05 266次 阅读
TPS59116 全套 DDR、DDR2 和 DDR3 存储器功率解决方案、用于嵌入式计算的同步降压控制器

TPS54116-Q1 具有 4A/2MHz VDDQ DC/DC 转换器、1A VTT LDO 和 VTTREF 的汽车类 DDR 电源解决方案

信息描述 TPS54116-Q1 器件是一款功能全面的 6V、4A 同步降压转换器,其配有两个集成型 MOSFET 以及带 VTTREF 缓冲参考输出的 1A 拉/灌电流双倍数据速率 (DDR) VTT 终端稳压器。TPS54116-Q1 降压稳压器通过集成 MOSFET 和减小电感尺寸来最大限度减小解决方案尺寸,开关频率最高达 2.5MHz。开关频率可设置在中波频段以上以满足噪声敏感型 应用 的需求,而且能够与外部时钟同步。同步整流使频率在整个输出负载范围内保持为固定值。效率通过集成 25mΩ 低侧 MOSFET 和 33mΩ 高侧 MOSFET 得到了最大限度的提升。逐周期峰值电流限制在过流状态下保护器件,并且可通过 ILIM 引脚上的电阻进行调整,从而针对小尺寸电感进行优化。VTT 终端稳压器仅利用 2 × 10µF 的陶瓷输出电容即可保持快速瞬态响应,从而减少外部组件数量。TPS54116-Q1 使用 VTT 进行远程感测,从而实现最佳的稳压效果。该器件可利用使能引脚进入关断模式,从而使电源电流降至 1µA。欠压闭锁阈值可通过任一使能引脚上的电阻网络进行设置。VTT 和 VTTREF 输出被 ENLDO 禁用时会进行放电。该器件具备全集成特性,并且采用小尺...
发表于 04-18 20:05 199次 阅读
TPS54116-Q1 具有 4A/2MHz VDDQ DC/DC 转换器、1A VTT LDO 和 VTTREF 的汽车类 DDR 电源解决方案

TPS53317A 用于 DDR 存储器终端的 6A 输出 D-CAP+ 模式同步降压集成 FET 转换器

信息描述 TPS53317A 器件是一款设计为主要用于 DDR 终端的集成场效应晶体管 (FET) 同步降压稳压器。 它能够提供一个值为 ½ VDDQ的经稳压输出,此输出具有吸收电流和源电流功能。TPS53317A 器件采用 D-CAP+ 运行模式,简单易用,所需外部组件数较少并可提供快速瞬态响应。 该器件还可用于其他电流要求高达 6A 的负载点 (POL) 稳压应用。此外,该器件支持具有严格电压调节功能的 6A 完整灌电流输出。该器件具有两种开关频率设定值(600kHz 和 1MHz),可提供集成压降支持、外部跟踪功能、预偏置启动、输出软放电、集成自举开关、电源正常功能、V5IN 引脚欠压锁定 (UVLO) 保护功能,支持采用陶瓷和 SP/POSCAP 电容。 该器件支持的输入电压最高可达 6V,而输出电压在 0.45V 至 2.0V 范围内可调。TPS53317A 器件采用 3.5mm × 4mm 20 引脚超薄四方扁平无引线 (VQFN) 封装(绿色环保,符合 RoHS 标准并且无铅),其中应用了 TI 专有的集成 MOSFET 和封装技术,其额定运行温度范围为 –40°C 至 85°C。特性 采用 TI 专有的集成金属氧化物半导体场效应晶体管 (MOSFET) 和封装技术支持 DDR 内存...
发表于 04-18 20:05 134次 阅读
TPS53317A 用于 DDR 存储器终端的 6A 输出 D-CAP+ 模式同步降压集成 FET 转换器

TPS51716 完整 DDR2、DDR3 和 DDR3L 存储器功率解决方案同步降压

信息描述 TPS51716 用最少总体成本和最小空间提供一个针对 DDR2,DDR3,DDR3L 和 LPDDR3 内存系统的完整电源。 它集成了同步降压稳压器控制器 (VDDQ),此控制器具有 2A 灌电流/拉电流跟踪 LDO (VTT) 和经缓冲的低噪声基准 (VTTREF)。 TPS51716 采用与 500kHz 或 670kHz 工作频率相耦合的 D-CAP2™ 模式,此模式在无需外部补偿电路的情况下可支持陶瓷输出电容器。 VTTREF 跟踪 VDDQ/2 的精度高达 0.8%。 能够提供 2A 灌电流/拉电流峰值电流功能的 VTT 只需 10μF 的陶瓷电容器。 此外,此器件特有一个专用的 LDO 电源输入。TPS51716 提供丰富、实用的功能以及出色的电源性能。 它支持灵活功率级控制,将 VTT 置于 S3 中的高阻抗状态并在 S4/S5 状态中将 VDDQ,VTT 和 VTTREF 放电(软关闭)。 它包括具有低侧 MOSFET RDS(接通)感测的可编程 OCL,OVP/UVP/UVLO 和热关断保护。TPS51716 从 TI 出厂时采用 20引脚,3mm x 3mm QFN 封装并且其额定环境温度范围介于 -40°C 至 85°C 之间。特性 同步降压控制器 (VDDQ)转换电压范围:3V 至 28V输出...
发表于 04-18 20:05 505次 阅读
TPS51716 完整 DDR2、DDR3 和 DDR3L 存储器功率解决方案同步降压

TPS51216 DDR2/3/3L/4 存储器电源解决方案同步降压控制器,2A LDO,缓冲参考

信息描述 The TPS51216 provides a complete power supply for DDR2, DDR3 and DDR3L memory systems in the lowest total cost and minimum space. It integrates a synchronous buck regulator controller (VDDQ) with a 2-A sink/source tracking LDO (VTT) and buffered low noise reference (VTTREF). The TPS51216 employs D-CAP™ mode coupled with 300 kHz/400 kHz frequencies for ease-of-use and fast transient response. The VTTREF tracks VDDQ/2 within excellent 0.8% accuracy. The VTT, which provides 2-A sink/source peak current capabilities, requires only 10-μF of ceramic capacitance. In addition, adedicated LDO supply input is available.The TPS51216 provides rich useful functions as well as excellent power supply performance. It supports flexible power state control, placing VTT at high-Z in S3 and discharging VDDQ, VTT and VTTREF (soft-off) in S4/S5 state. Programmable OCL with low-side MOSFET RDS(...
发表于 04-18 20:05 260次 阅读
TPS51216 DDR2/3/3L/4 存储器电源解决方案同步降压控制器,2A LDO,缓冲参考

TPS51116 DDR1、DDR2、DDR3 转换开关和 LDO

信息描述The TPS51116 provides a complete power supply for DDR/SSTL-2, DDR2/SSTL-18,DDR3/SSTL-15, and LPDDR3 memory systems. It integrates a synchronous buckcontroller with a 3-A sink/source tracking linear regulator and buffered lownoise reference. The TPS51116 offers the lowest total solution cost in systemswhere space is at a premium. The TPS51116 synchronous controller runs fixed400-kHz, pseudo-constant frequency PWM with an adaptive on-time control that canbe configured in D-CAP Mode for ease of use and fastest transient response or incurrent mode to support ceramic output capacitors. The 3-A sink/source LDOmaintains fast transient response only requiring 20-μF (2 × 10 μF) of ceramicoutput capacitance. In addition, the LDO supply input is available externally tosignificantly reduce the total power losses. The TPS51116 supports all of thesleep state controls placing VTT at high-Z in S3 (suspend to RAM) an...
发表于 04-18 20:05 195次 阅读
TPS51116 DDR1、DDR2、DDR3 转换开关和 LDO

TPS51206 具有适用于 DDR2/3/3L/4 的 VTTREF 缓冲参考输出的 2A 峰值灌/拉电流 DDR 终端稳压器

信息描述 TPS51206 是一款具有 VTTREF 缓冲参考输出的灌/拉电流双倍数据速率 (DDR) 终端稳压器。该器件专门针对低输入电压、低成本、低外部元件数的空间受限类系统而设计。TPS51206 可保持快速的瞬态响应,并且仅需 1 个 10µF 的陶瓷输出电容。TPS51206 支持远程感测功能,并且可满足 DDR2、DDR3 和低功耗 DDR3 (DDR3L) 及 DDR4 VTT 总线的所有电源要求。VTT 具有 ±2A 峰值电流能力。该器件支持所有 DDR 电源状态,在 S3 状态下将 VTT 置于高阻态(挂起到 RAM);在 S4/S5 状态下使 VTT 和 VTTREF 放电(挂起到磁盘)。TPS51206 采用 10 引脚、2mm × 2mm SON (DSQ) PowerPAD封装,额定工作温度范围为 –40°C 至 85°C。特性 电源输入电压:支持 3.3V 和 5V 电源轨 VLDOIN 输入电压范围:VTT+0.4V 至 3.5V VTT 端接稳压器输出电压范围:0.5V 至 0.9V 2A 峰值灌电流和拉电流 仅需 10μF 的多层陶瓷电容 (MLCC) 输出电容 ±20mV 精度VTTREF 缓冲参考输出VDDQ/2 ± 1% 精度 10mA 灌/拉电流支持高阻态(S3 状态)和软停止(S4 和 S5 状态),通过 ...
发表于 04-18 20:05 414次 阅读
TPS51206 具有适用于 DDR2/3/3L/4 的 VTTREF 缓冲参考输出的 2A 峰值灌/拉电流 DDR 终端稳压器