0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

CMOS的闩锁效应:Latch up的原理分析

电子设计 来源:硬件助手 作者:硬件助手 2020-12-23 16:06 次阅读

本篇主要针对CMOS电平,详细介绍一下CMOS的闩锁效应。

1、Latch up

闩锁效应是指CMOS电路中固有的寄生可控硅结构(双极晶体管)被触发导通,在电源和地之间存在一个低阻抗大电流通路,导致电路无法正常工作,甚至烧毁电路。

Latch up是指CMOS晶片中,在电源VDD和地线GND(VSS)之间由于寄生的PNP和NPN双极性BJT相互影响而产生的一低阻抗通路,它的存在会使VDD和GND之间产生大电流;

随着IC制造工艺的发展,封装密度和集成度越来越高,产生Latch up的可能性会越来越大;

Latch up产生的过度电流量可能会使芯片产生永久性的破坏,Latch up的防范是IC Layout的最重要措施之一;

Latch up最易产生在易受外部干扰的I/O电路处,也偶尔发生在内部电路。

2、Latch up的原理分析

pIYBAF9uHb6Ab2QTAAEWM0NXuRk274.png

Q1为垂直式PNP BJT,基极(base)是nwell,基极到集电极的增益可达数百倍;Q2是侧面式的NPN BJT,基极为P substrate,到集电极的增益可达数十倍;Rwell是nwell的寄生电阻Rsub是substrate电阻。

以上四元件构成可控硅(SCR)电路,当无外界干扰引起触发时,两个BJT(可控硅结构)处于截止状态,集电极电流由C-B的反向漏电流构成,电流增益非常小,此时Latch up不会产生。当其中一个BJT的集电极电流受外部干扰突然增加到一定值时,会反馈至另一个BJT,从而使两个BJT因触发而同时导通,VDD至GND间形成低阻抗通路,Latch up由此而产生。

3、Latch up的产生原因

实际电路中Latch up产生的原因主要有一下几种:

芯片一开始工作时VDD变化导致nwell和P substrate间寄生电容中产生足够的电流,当VDD变化率大到一定程度,将会引起Latch up(VDD上电太快导致闩锁);

当I/O的信号变化超出VDD-GND(VSS)的范围时,有大电流在芯片中产生,也会导致SCR的触发(信号过压导致闩锁);

ESD静电加压,可能会从保护电路中引入少量带电载流子到nwell或substrate中,也会引起SCR的触发(ESD导致闩锁,VDD过压);

当很多的驱动器同时动作,负载过大使VDD和GND突然变化,也有可能打开SCR的一个BJT;

nwell侧面漏电流过大。

4、Latch up的防护措施

针对上述产生原因,Latch up的防护方法主要有以下几个方面入手:

在基体(substrate)上改变金属的掺杂,降低BJT的增益;

避免source和drain的正向偏压;

增加一个轻掺杂的layer在重掺杂的基体上,阻止侧面电流从垂直BJT到低阻基体上的通路;

使用Guard ring:P+ ring环绕NMOS并接GND;N+ ring环绕PMOS并接VDD,一方面可以降低Rwell和Rsub的阻值,另一方面可阻止载流子到达BJT的基极。如果可能,可再增加两圈ring;

Substrate contact和well contact应尽量靠近source,以降低Rwell和Rsub的阻值;使NMOS尽量靠近GND,PMOS尽量靠近VDD,保持足够的距离在PMOS和NMOS之间以降低引发SCR的可能;

除在I/O处需采取防Latch up的措施外,凡接I/O的内部MOS也应接guard ring;

I/O处尽量不使用PMOS(nwell)。

CMOS电路由于输入太大的电流,内部的电流急剧增大,除非切断电源,电流一直在增大这种效应就是锁定效应。当产生锁定效应时,CMOS的内部电流能达到40mA以上,很容易烧毁芯片。

针对CMOS的闩锁效应,板级设计可以从以下几个方面采取相应的防御措施:

在输入端和输出端加钳位电路,使输入和输出不超过规定电压,二极管通常选用导通压降较低的锗二极管或肖特基势垒二极管;

芯片的电源输入端加去耦电路,防止VDD端出现瞬间的高压

在VDD和外电源之间加限流电阻,即使有大的电流也不让它进去,但这种方法降低了电源的利用率,在电流消耗较小的情况下使用;

上电时序:当系统由几个电源分别供电时,开关要按下列顺序:开启时,先开启COMS电路的电源,再开启输入信号和负载的电源;关闭时,先关闭输入信号和负载的电源,再关闭COMS电路的电源。

o4YBAF9uHb-ADVWBAAB05ZYCxss563.png

5、guard ring

guard ring是为了防止闩锁效应,隔离噪声,提供衬底连接的作用。保护环分为两种:多数载流子保护环和少数载流子保护环。guard ring分为两种:double guard ring和dual guard ring,把两个P型环接GND的称作double guard ring,把通常的P型和N型的称作dual guard ring。

编辑:hfy

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • CMOS
    +关注

    关注

    58

    文章

    5151

    浏览量

    233319
  • VDD
    VDD
    +关注

    关注

    1

    文章

    300

    浏览量

    31905
  • GND
    GND
    +关注

    关注

    2

    文章

    512

    浏览量

    38041
收藏 人收藏

    评论

    相关推荐

    浅谈IGBT的闩锁效应

    闩锁(Lanch-up)效应,一般我们也可以称之为擎住效应,是由于IGBT超安全工作区域而导致的电流不可控现象,当然,闩锁效应更多的是决定于IGBT芯片本身的构造。实际工作中我们可能很
    发表于 04-06 17:32 1351次阅读
    浅谈IGBT的<b class='flag-5'>闩锁效应</b>

    闩锁效应Latch-up)原理及其抑制方法解析

    闩锁效应:实际上是由于CMOS电路中基极和集电极相互连接的两个BJT管子(下图中,侧面式NPN和垂直式PNP)的回路放大作用形成的
    的头像 发表于 12-01 14:10 4092次阅读
    <b class='flag-5'>闩锁效应</b>(<b class='flag-5'>Latch-up</b>)原理及其抑制方法解析

    芯片设计都不可避免的考虑要素—闩锁效应latch up

    闩锁效应latch up,是个非常重要的问题。现在的芯片设计都不可避免的要考虑它。我今天就简单地梳理一下LUP的一些问题。
    的头像 发表于 12-01 17:11 846次阅读
    芯片设计都不可避免的考虑要素—<b class='flag-5'>闩锁效应</b><b class='flag-5'>latch</b> <b class='flag-5'>up</b>

    Latch UP

    本帖最后由 不认识曹操 于 2011-12-16 17:07 编辑 [post][/post]Latch up 是指cmos晶片中, 在电源power VDD和地线GND(VSS)之间由于寄生
    发表于 12-16 16:37

    什么是闩锁效应

    闩锁效应在早期的CMOS工艺中很重要。不过,现在已经不再是个问题了。在近些年,工艺的改进和设计的优化已经消除了闩锁的危险。Latch up 的定义
    发表于 08-01 11:04

    如何解决CMOS电路中的闩锁效应在现实生活中有什么具体的...

    如何解决CMOS电路中的闩锁效应在现实生活中有什么具体的事例应用没有?
    发表于 05-29 17:28

    失效分析和热点测试

    缺陷(Gate oxide defects)、静电放电破坏(ESD Failure)、闩锁效应(Latch Up)、漏电(Leakage)、接面漏电(Junction Leakage) 、顺向偏压
    发表于 08-22 09:20

    寄生电路的效应Latch-Up(锁定)

    Latch-Up(锁定)是CMOS存在一种寄生电路的效应,它会导致VDD和VSS短路,使得晶片损毁,或者至少系统因电源关闭而停摆。这种效应是早期CM
    发表于 08-23 06:06

    静电放电/过度电性应力/闩锁试验 (ESD/EOS/Latch-up)

    Mode) 测试制具式组件充/放电模式(Socket -Charge Device Mode) 测试闩锁效应(Latch-up) 测试静电放电闩锁测式(Transient-Induced Latch
    发表于 09-18 09:09

    什么是闩锁效应闩锁效应的触发方式有哪几种?

    什么是闩锁效应闩锁效应是如何产生的?闩锁效应的触发方式有哪几种?
    发表于 06-17 08:10

    CMOS闩锁效应

    闩锁效应是指CMOS器件所固有的寄生双极晶体管被触发导通,在电源和地之间存在一个低阻通路,大电流,导致电路无法正常工作,
    发表于 09-26 17:04 83次下载

    CMOS电平的介绍和CMOS闩锁效应详细概述

    闩锁效应是指CMOS电路中固有的寄生可控硅结构(双极晶体管)被触发导通,在电源和地之间存在一个低阻抗大电流通路,导致电路无法正常工作,甚至烧毁电路。
    发表于 01-06 17:40 11次下载
    <b class='flag-5'>CMOS</b>电平的介绍和<b class='flag-5'>CMOS</b>的<b class='flag-5'>闩锁效应</b>详细概述

    避免电路中闩锁效应的3个实用方法!

    闩锁效应 (Latch Up) 是在器件的电源引脚和地之间产生低阻抗路径的条件。这种情况将由触发事件(电流注入或过电压)引起,但一旦触发,即使触发条件不再存在,低阻抗路径仍然存在。这种低阻抗路径可能会由于过大的电流水平而导致系统
    发表于 02-10 11:17 4次下载
    避免电路中<b class='flag-5'>闩锁效应</b>的3个实用方法!

    浅谈Latch-up(二)

    目前通用的Latch-up测试标准是JESD78E。该标准中将Latch-up测试分为两种:1.电流测试 I-test,用于测试非电源管脚;2.电压测试 V-test 用于测试电源管脚。
    的头像 发表于 06-12 16:27 3011次阅读
    浅谈<b class='flag-5'>Latch-up</b>(二)

    单片机发生闩锁效应的因素,如何防止发生单片机闩锁效应

    单片机闩锁效应指的是单片机内部金属配线发生熔断的现象,那么导致单片机闩锁效应的因素是什么?单片机开发工程师表示,已知的导致单片机发生闩锁效应的因素有很多个。现总结如下:
    的头像 发表于 07-10 11:21 998次阅读