0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

ARM推出新一代Neoverse处理器平台,面向5nm及3nm工艺性能提升30%以上

牵手一起梦 来源:快科技 作者:宪瑞 2020-09-23 16:08 次阅读

作为移动处理器中的霸主,ARM想要抢数据中心处理器市场的野心也不是一天两天了,为此他们专门推出了Neoverse处理器平台,去年发了第一代Neoverse N1,现在又发布了新一代的Neoverse N2及Neoverse V1处理器平台。

ARM的Cortex-A系列处理器在手机、平板等移动产品中已经很出名了,此前也基于A系列推出了服务器版处理器,只是之前的成效不大,而且也没有很好的区分,所以才专门打造了Neoverse平台,主要用于高性能计算领域,包括超算、数据中心、5G云计算、边缘计算等等。

2019年ARM推出第一代的Neoverse N1处理器,也就是之前的7nm Ares战神,CPU架构跟A76同源,原本预期是每代性能提升30%,实际上性能提升超过60%,翻倍超过目标值(想起AMD的52% IPC性能提升没)。

Neoverse N1去年3月份发布之后,已经有多家厂商推出了基于Neoverse N1的高性能平台,并获得了亚马逊等多家厂商的力挺。

这次推出的Neoverse新一代处理器平台定位更加清晰,官方将其分为三大系列——E系列主打能效,功耗、核心面积要优先于性能,N系列性能、功耗、面积并重,并行能力强大(也就是核心更多),而V系列是新增的,主打高性能,核心更大一些。

Neoverse V1系列现在就已经可用,面向7nm及5nm工艺,而Neoverse N2系列则是面向2021年,以5nm工艺为主,2022年之后还会更强大的波塞冬平台,面向5nm及3nm工艺,性能再次提升30%以上。

具体来看,Neoverse V1因为主打高性能,所以ST单核性能比Neoverse N1提升了50%以上,它还支持2x256bit的SVE可伸缩矢量扩展(Scalable Vector Extensions, SVE),这是ARM与富士通联合开发的高性能浮点指令集,目前TOP500性能第一的超算Fugaku就是靠SVE性能实现的。

对ARM给出的数据来看,SVE 2x256bit的性能相比之前的NEON 2x128bit高出80%以上,功耗则降低了40-50%。

至于Neoverse N2处理器平台,它是正宗的Neoverse N1继任者,ST核性能提升40%。

此外,Neoverse N2不仅重视性能,也重视并行性能,可以根据不同的负载灵活搭配核心。

比如5G基站这样的环境,可以使用8-16核,功耗控制在20-35W,而5G边缘计算可选择12-36核,功耗不超过80W。

云数据中心这样的高性能场景下,最多可以做到32-192核心,80-350W的功耗空间,一切都看需求。

ARM做数据中心最大的问题还在生态上,为此ARM也在这方面下了不少功夫,新一代Neoverse平台也加入了CCIX及CXL互联支持,不但提供领先的处理器核,还为合作伙伴提供可扩展性的交换网,用以支持大量的处理器核。

此外,ARM还跟软件生态系统达成了合作,与Project Cassini合作的目的就在于为软件开发者提供流畅的体验。

通过标准、平台安全性与参考实施,Project Cassini让行业伙伴在基于Arm平台上部署“装机即用“的软件充满信心。

最后,ARM也持续推动基础设施的基础软件支持,操作系统、虚拟机管理程序,例如 Xen、KVM、Docker容器以及越来越多的Kubernetes,都已经陆续宣布支持Arm架构。

许多初期由ARM推动的开源项目正在变得自主运转,同时,商用ISV应用程序也齐步演进。

责任编辑:gt

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 处理器
    +关注

    关注

    68

    文章

    18024

    浏览量

    221539
  • ARM
    ARM
    +关注

    关注

    134

    文章

    8615

    浏览量

    361311
  • 数据中心
    +关注

    关注

    15

    文章

    4125

    浏览量

    69344
收藏 人收藏

    评论

    相关推荐

    台积电扩增3nm产能,部分5nm产能转向该节点

    目前,苹果、高通、联发科等世界知名厂商已与台积电能达成紧密合作,预示台积电将继续增加 5nm产能至该节点以满足客户需求,这标志着其在3nm制程领域已经超越竞争对手三星及英特尔。
    的头像 发表于 03-19 14:09 94次阅读

    Arm发布新一代Neoverse数据中心计算平台,AI负载性能显著提升

    据公开信息显示,Arm去年推出Neoverse CSS运算子系统提供了包含处理器设计的预验证平台,加快了定制SoC上市进程,首发型号为
    的头像 发表于 02-22 14:48 212次阅读

    三星3nm良率 0%!

    2500处理器时,发现均存在缺陷,良品率0%。 因为3nm工艺的Exynos 2500处理器存在生产缺陷,导致没能通过质量测试,后续Galaxy Watch 7的
    的头像 发表于 02-04 09:31 316次阅读

    台积电3nm工艺预计2024年产量达80%

    据悉,2024年台积电的第二代3nm工艺(称为N3E)有望得到更广泛运用。此前只有苹果有能力订购第一代N3B高端晶圆。经过解决工艺难题及提升产量后,台积电
    的头像 发表于 01-03 14:15 280次阅读

    全球首颗3nm电脑来了!苹果Mac电脑正式进入3nm时代

    前两代M1和M2系列芯片均采用5nm制程工艺,而M3系列芯片的发布,标志着苹果Mac电脑正式进入3nm时代。 3nm利用先进的EUV(极紫外光刻)技术,可制造极小的晶体管,一根头发的横
    发表于 11-07 12:39 312次阅读
    全球首颗<b class='flag-5'>3nm</b>电脑来了!苹果Mac电脑正式进入<b class='flag-5'>3nm</b>时代

    苹果A17芯片将采用台积电3nm工艺,GPU提升可达30%

    芯片。 首先,我认为这一代的CPU提升会很大,我们都知道从A14开始,CPU就开始使用台积电的5nm工艺,一直到iPhone 14 Pro/ProMax上的A16,依然还是5nm
    的头像 发表于 09-11 16:17 737次阅读

    华为海思麒麟9000s是处于什么水平的处理器

      华为海思麒麟9000s是款旗舰级处理器,采用了5nm工艺制程,是目前华为公司最强大的芯片之。该芯片主要应用于华为Mate40系列手机
    发表于 08-31 09:34

    Arm Neoverse V2参考设计版本C技术概述

    内存。 支持双通道内存的接口·基于ARM®Cortex®-M7处理器的系统控制处理器和可管理性控制处理器·ARM®酷睿™调试和跟踪支持·
    发表于 08-11 07:54

    苹果拒绝为3nm工艺缺陷买单 台积电3nm按良率收费!

    根据外媒报道,据称台积电新的3nm制造工艺的次品率约为30%。不过根据独家条款,该公司仅向苹果收取良品芯片的费用!
    的头像 发表于 08-08 15:59 784次阅读

    70%!台积电3nm按良率收费!

    8月8日消息,据外媒报道,台积电新的3nm制造工艺的次品率约为30%,但根据独家条款,该公司仅向苹果收取良品芯片的费用!
    的头像 发表于 08-08 14:13 499次阅读

    Intel自曝:3nm工艺良率、性能简直完美!

    Intel将在下半年发布的Meteor Lake酷睿Ultra处理器将首次使用Intel 4制造工艺,也就是之前的7nm,但是Intel认为它能达到4nm级别的水平,所以改了名字。
    的头像 发表于 08-01 09:41 567次阅读

    台积电的3nm工艺价格为每片19150美元

    尽管英特尔的第14代酷睿尚未发布,但第15代酷睿(代号Arrow Lake)已经曝光。新的酷睿系列产品将改为酷睿Ultra系列,并使用台积电的3nm工艺,预计会有显著的性能提升
    的头像 发表于 06-20 17:48 1115次阅读

    国产第二“香山”RISC-V 开源处理器计划 6 月流片:基于中芯国际 14nm 工艺性能Arm A76

    提供高性能 CPU IP 核。“香山”处理器核的开发的重要决策之,是选择了敏捷设计语言 Chisel,原因是开发效率远高于 Verilog,实现相同的功能,Chisel 代码量仅为 Verilog 的 1/
    发表于 06-05 11:51

    性能ARM A76!国产第二“香山”RISC-V开源处理器最快6月流片

    ,SPEC 2006得分为20分。 据了解,“香山”是当前国际上性能最高的开源RISC-V处理器核,目前已确定“香山”经典核、“香山”高性能核“两核”发展目标。 经典核基于第二“香山
    发表于 05-28 08:41

    Cadence 发布面向 TSMC 3nm 工艺的 112G-ELR SerDes IP 展示

    3nm 时代来临了!Cadence 在 2023 年 TSMC 北美技术研讨会期间发布了面向台积电 3nm 工艺(N3E)的 112G 超长距离(112G-ELR)SerDes IP
    发表于 05-19 16:25 787次阅读
    Cadence 发布<b class='flag-5'>面向</b> TSMC <b class='flag-5'>3nm</b> <b class='flag-5'>工艺</b>的 112G-ELR SerDes IP 展示